VLSI實(shí)驗(yàn)報(bào)告.doc_第1頁
VLSI實(shí)驗(yàn)報(bào)告.doc_第2頁
VLSI實(shí)驗(yàn)報(bào)告.doc_第3頁
VLSI實(shí)驗(yàn)報(bào)告.doc_第4頁
VLSI實(shí)驗(yàn)報(bào)告.doc_第5頁
已閱讀5頁,還剩7頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

MOS晶體管特性仿真光信息0702 馮盼 05073062一、題目 在Windows下Tanner環(huán)境下SPICE的使用任務(wù): 完成NMOS和PMOS晶體管I-V特性的仿真,包括 A. W,L不變,在不同的Vgs下,Ids與Vds關(guān)系 B. W,L不變,在不同的Vds下,Ids與Vgs關(guān)系 C. Vgs不變,在不同的W/L下,Ids與Vds關(guān)系 D. 襯底調(diào)制效應(yīng)的仿真二、要求: 實(shí)驗(yàn)報(bào)告要求畫出各個(gè)曲線,上交電子版。在A,B中W/L應(yīng)該與自己的學(xué)號(hào)成正比。三、實(shí)驗(yàn)內(nèi)容1、完成NMOS晶體管I-V特性的仿真A. W,L不變,在不同的Vgs下,Ids與Vds關(guān)系(1)實(shí)驗(yàn)電路圖:(2)程序:* SPICE netlist written by S-Edit Win32 7.03* Written on Oct 21, 2010at 22:56:51* Waveform probing commands.include F:工具種子tannerTSpice70modelsml2_125.md.print dc id(m1).dc lin source v2 0 20 0.01 sweep lin source v3 0 5 1.probe.options probefilename=File0.dat+ probesdbfile=File0.sdb+ probetopmodule=Module0* Main circuit: Module0M1 Vdd in Gnd Gnd NMOS L=2u W=36u AD=66p PD=24u AS=66p PS=24u v2 Vdd Gnd 5.0v3 in Gnd 5.0* End of main circuit: Module0(3)實(shí)驗(yàn)結(jié)果:B. W,L不變,在不同的Vds下,Ids與Vgs關(guān)系(1)電路圖:(2)程序:* SPICE netlist written by S-Edit Win32 7.03* Written on Oct 21, 2010at 22:56:51* Waveform probing commands.include F:工具種子tannerTSpice70modelsml2_125.md.print dc id(m1).dc lin source v3 0 20 0.01 sweep lin source v2 0 5 1.probe.options probefilename=File0.dat+ probesdbfile=File0.sdb+ probetopmodule=Module0* Main circuit: Module0M1 Vdd in Gnd Gnd NMOS L=2u W=36u AD=66p PD=24u AS=66p PS=24u v2 Vdd Gnd 5.0v3 in Gnd 5.0* End of main circuit: Module0(3)實(shí)驗(yàn)結(jié)果:C. Vgs不變,在不同的W/L下,Ids與Vds關(guān)系(1) 實(shí)驗(yàn)電路圖:(2) 程序:* SPICE netlist written by S-Edit Win32 7.03* Written on Oct 21, 2010at 20:35:34* Waveform probing be.options probefilename=File0.dat+ probesdbfile=File0.sdb+ probetopmodule=Module0* Main circuit: Module0.include F:工具種子tannerTSpice70modelsml2_125.mdM1 Vdd in Gnd Gnd NMOS L=2u W=ww AD=66p PD=24u AS=66p PS=24u v2 Vdd Gnd 5.0v3 in Gnd 5.0.param ww=1.print dc id(M1).dc lin source v3 0 5 0.01 sweep lin param ww 1 12 2* End of main circuit: Module0(3)實(shí)驗(yàn)結(jié)果:D. 襯底調(diào)制效應(yīng)的仿真(1) 電路圖:(2) 程序:* SPICE netlist written by S-Edit Win32 7.03* Written on Oct 21, 2010at 20:56:18* Waveform probing be.options probefilename=File0.dat+ probesdbfile=File0.sdb+ probetopmodule=Module1* Main circuit: Module1M1 Vdd in N2 Gnd NMOS L=2u W=18u AD=66p PD=24u AS=66p PS=24u v2 Vdd Gnd 5.0v3 in Gnd 5.0v4 N2 Gnd 4.0.dc lin source v3 0 5 0.01 sweep lin source v4 0 2 0.5.include F:工具種子tannerTSpice70modelsml2_125.md.print dc i1(M1)* End of main circuit: Module1(3) 實(shí)驗(yàn)結(jié)果:2、完成PMOS晶體管I-V特性的仿真A. W,L不變,在不同的Vgs下,Ids與Vds關(guān)系(1) 電路圖:(2) 程序:* SPICE netlist written by S-Edit Win32 7.03* Written on Oct 21, 2010at 21:12:34* Waveform probing be.options probefilename=File0.dat+ probesdbfile=File0.sdb+ probetopmodule=Module0* Main circuit: Module0M1 Gnd in Vdd Vdd PMOS L=2u W=36u AD=66p PD=24u AS=66p PS=24uv2 Vdd in 5.0v3 Vdd Gnd 5.0.dc lin source V3 0 5 0.01 sweep lin source V2 0 5 1.include F:工具種子tannerTSpice70modelsml2_125.md.print dc i1(M1)* End of main circuit: Module0(3) 結(jié)果:B. W,L不變,在不同的Vds下,Ids與Vgs關(guān)系(1) 電路圖:(2) 程序:* SPICE netlist written by S-Edit Win32 7.03* Written on Oct 21, 2010at 21:12:34* Waveform probing be.options probefilename=File0.dat+ probesdbfile=File0.sdb+ probetopmodule=Module0* Main circuit: Module0M1 Gnd in Vdd Vdd PMOS L=2u W=36u AD=66p PD=24u AS=66p PS=24uv2 Vdd in 5.0v3 Vdd Gnd 5.0.dc lin source V2 0 5 0.01 sweep lin source V3 0 5 1.include F:工具種子tannerTSpice70modelsml2_125.md.print dc i1(M1)* End of main circuit: Module0(3)結(jié)果:C. Vgs不變,在不同的W/L下,Ids與Vds關(guān)系(1)電路圖:(2)程序:* SPICE netlist written by S-Edit Win32 7.03* Written on Oct 21, 2010at 21:12:34* Waveform probing be.options probefilename=File0.dat+ probesdbfile=File0.sdb+ probetopmodule=Module0* Main circuit: Module0M1 Gnd in Vdd Vdd PMOS L=2u W=ww AD=66p PD=24u AS=66p PS=24uv2 Vdd in 5.0v3 Vdd Gnd 5.0.param ww=1.dc lin source V3 0 5 0.01 sweep lin param ww 1 12 2.include F:工具種子tannerTSpice70modelsml2_125.md.print dc i1(M1)* End of main circuit: Module0(3)結(jié)果:D. 襯底調(diào)制效應(yīng)的仿真(1)電路圖:(2)程序:* SPICE netlist written by S-Edit Win32 7.03*Written on Oct 21, 2010at 21:45:28.include F:工具種子tannerTSpice70modelsml2_125.md.dc lin source V2 0 5 0.01 sweep lin source V4 0 2 0.5.print dc id(M1)* Waveform probing be.options probefilename=File

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論