CMOS模擬集成電路設(shè)計—電流鏡PPT課件_第1頁
CMOS模擬集成電路設(shè)計—電流鏡PPT課件_第2頁
CMOS模擬集成電路設(shè)計—電流鏡PPT課件_第3頁
CMOS模擬集成電路設(shè)計—電流鏡PPT課件_第4頁
CMOS模擬集成電路設(shè)計—電流鏡PPT課件_第5頁
已閱讀5頁,還剩15頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、CMOS模擬集成電路設(shè)計模擬集成電路設(shè)計電流鏡第1頁/共20頁2021-12-82提綱 1、基本電流鏡 2、共源共柵電流鏡 3、電流鏡作負(fù)載的差動對第2頁/共20頁2021-12-83Review:MOS電流源 處于飽和區(qū)的MOS管可以作為一種電流源)1 ()(212DSthGSoxnDoutVVVLWCII第3頁/共20頁2021-12-841、基本電流鏡 電流源的設(shè)計是基于對基準(zhǔn)電流的“復(fù)制”; 兩個都工作在飽和區(qū)且具有相等柵源電壓的相同晶體管傳輸相同的電流(忽略溝道長度調(diào)制效應(yīng))。第4頁/共20頁2021-12-85 按比例復(fù)制電流(忽略溝道長度調(diào)制效應(yīng))得到該電路可以精確地復(fù)制電流而不

2、受工藝和溫度的影響;Iout與IREF的比值由器件尺寸的比率決定。忽略溝道長度調(diào)制效應(yīng)!第5頁/共20頁2021-12-86 例子: 實際設(shè)計中,所有晶體管采用相同的柵長,以減小由于源漏區(qū)邊緣擴散所產(chǎn)生的誤差。 采用叉指結(jié)構(gòu)。如圖,每個叉指的W為50.1m ,則M1和M2的實際的W為:W150.1m, W24(50.1)m則IOUT/IREF= 4(50.1)/ (50.1)=44IREFIOUT版圖設(shè)計請同學(xué)們思考:如果不采用叉指結(jié)構(gòu),對電流復(fù)制會有什么影響?第6頁/共20頁2021-12-87 溝道長度調(diào)制效應(yīng)使得電流鏡像產(chǎn)生極大誤差,因此2、共源共柵電流鏡第7頁/共20頁2021-12-

3、88 共源共柵電流源 為了抑制溝道長度調(diào)制的影響,可以采用共源共柵電流源。共源共柵結(jié)構(gòu)可以使底部晶體管免受VP變化的影響。 共源共柵電流鏡 共源共柵電流鏡確定共源共柵電流源的偏置電壓Vb,采用共源共柵電流鏡結(jié)構(gòu)。 第8頁/共20頁2021-12-89 共源共柵電流鏡消耗了電壓余度 忽略襯偏效應(yīng)且假設(shè)所有晶體管都是相同的,則P點所允許的最小電壓值等于VP =比較于余度損耗的共源共柵電流鏡最小余度損耗的共源共柵電流源第9頁/共20頁2021-12-810 低電壓工作(大輸出擺幅)的共源共柵電流鏡 如圖(a),共源共柵輸入輸出短接結(jié)構(gòu), 為使M1和M2處于飽和區(qū),Vb應(yīng)滿足: 考察圖(b),所有晶體

4、管均處于飽和區(qū),選擇合適的器件尺寸,使VGS2=VGS4,若選擇 M3M4消耗的電壓余度最小(M3與M4過驅(qū)動電壓之和)。且可以精確復(fù)制IREF。得到 ,Vb有解第10頁/共20頁2021-12-811 低壓的共源共柵電流鏡中的偏置Vb如何產(chǎn)生? 設(shè)計思路: 讓Vb等于(或稍稍大于)VGS2+(VGS1-VTH1), 例1:在圖a中,選擇I1和器件的尺寸,使M5產(chǎn)生VGS5VGS2,進一步調(diào)整M6的尺寸和Rb的阻值,使VDS6VGS6-RbI1 VGS1-VTH1。 缺點:由于M2有襯偏效應(yīng),而M5沒有 實際中RbI1大小不好控制,產(chǎn)生誤差。 例2:在圖b中,采用二極管連接的M7代替電阻。在一

5、定I1下,選擇大(W/L)7,從而VGS7 VTH7,這樣Vb=VGS5+VGS6-VTH7 缺點:雖然不需要電阻,但M2有襯偏效應(yīng),而M5沒有,仍會產(chǎn)生誤差。 因此,設(shè)計中給出余量。第11頁/共20頁2021-12-8123、電流鏡作負(fù)載的差動對大信號分析 Vin1-Vin2足夠負(fù)時,M1、M3和M4均關(guān)斷,M2和M5工作在深線性區(qū),傳輸?shù)碾娏鳛?,Vout=0; 隨Vin1-Vin2增長,M1開始導(dǎo)通,使ID5的一部分流經(jīng)M3,M4開啟,Vout增長 當(dāng)Vin1和Vin2相當(dāng)時,M2和M4都處于飽和區(qū),產(chǎn)生一個高增益區(qū)。 當(dāng)Vin1-Vin2變得正的多時,ID1,|ID3|, |ID4|的

6、趨勢,ID2 ,最終導(dǎo)致M4進入線性區(qū) 當(dāng)Vin1-Vin2足夠正時,M2關(guān)斷,M4的電流為0且處于深線性區(qū),VoutVDD第12頁/共20頁2021-12-813 輸入共模電壓的選擇 為使M2飽和,輸出電壓不能小于Vin,CM-VTH,因此,為了提高輸出擺幅,應(yīng)采用盡量低的輸入共模電平,輸入共模電平的最小值為VGS1,2+VDS5,min。 當(dāng)Vin1=Vin2時,電路的輸出電壓Vout=VF=VDD-|VGS3|第13頁/共20頁2021-12-814 3.2 小信號分析 (忽略襯偏效應(yīng)) 方法一 利用 計算Gmgm1Vin/2gm1Vin/2gm2Vin/2得到,第14頁/共20頁202

7、1-12-815 計算Rout M1和M2用一個RXY=2rO1,2代替,RXY從VX抽取的電流以單位增益(近似),由M3鏡像到M4。則,ssI1 若2rO1,2(1/gm3)|rO3, 電路增益:第15頁/共20頁2021-12-816 方法二(利用戴維南定理) Veq=gm1,2rO1,2Vin Req=2rO1,2 流經(jīng)Req的電流IX部分通過1/gm3,并以單位增益被鏡像到M4 若2rO1,2(1/gm3,4)|rO3,4, IX1+IX1 ssI1第16頁/共20頁2021-12-817 3.3 共模特性 電路不存在器件失配時第17頁/共20頁2021-12-818 電路存在器件失配時忽略rO1和rO2的影響,考慮到結(jié)點F和X的變化相對較小,對P點的影響等效為源跟隨器結(jié)構(gòu)第18頁/共20頁2021-12-819ID1乘上M3的輸出電阻得到vgs3,vgs3=vgs4,可以得到ID4的變化量為忽略rO1和rO2的影

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論