




版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、一、填空題(10分,每小題1分)1. 用EDA技術(shù)進(jìn)行電子系統(tǒng)設(shè)計(jì)的目標(biāo)是最終完成 的設(shè)計(jì)與實(shí)現(xiàn)。2. 可編程器件分為 和 。3. 隨著EDA技術(shù)的不斷完善與成熟, 的設(shè)計(jì)方法更多的被應(yīng)用于Verilog HDL設(shè)計(jì)當(dāng)中。4. 目前國(guó)際上較大的PLD器件制造公司有 和 公司。5. 完整的條件語(yǔ)句將產(chǎn)生 電路,不完整的條件語(yǔ)句將產(chǎn)生 電路。6. 阻塞性賦值符號(hào)為 ,非阻塞性賦值符號(hào)為 。 二、選擇題 (10分,每小題2分)1. 大規(guī)??删幊唐骷饕?FPGA、CPLD兩類,下列對(duì)FPGA結(jié)構(gòu)與工作原理的描述中,正確的是 。 AFPGA全稱為復(fù)雜可編程邏輯器件;BFPGA是基于乘積項(xiàng)結(jié)構(gòu)的可編程
2、邏輯器件;C基于SRAM的FPGA器件,在每次上電后必須進(jìn)行一次配置;D在Altera公司生產(chǎn)的器件中,MAX7000系列屬FPGA結(jié)構(gòu)。2. 基于EDA軟件的FPGA / CPLD設(shè)計(jì)流程為:原理圖/HDL文本輸入 綜合 _ _ 適配編程下載硬件測(cè)試。正確的是 。功能仿真時(shí)序仿真邏輯綜合配置分配管腳 ABCD3. 子系統(tǒng)設(shè)計(jì)優(yōu)化,主要考慮提高資源利用率減少功耗(即面積優(yōu)化),以及提高運(yùn)行速度(即速度優(yōu)化);指出下列哪些方法是面積優(yōu)化 。 流水線設(shè)計(jì)資源共享邏輯優(yōu)化串行化寄存器配平關(guān)鍵路徑法AB CD4. 下列標(biāo)識(shí)符中,_是不合法的標(biāo)識(shí)符。A9moon BState0 C Not_Ack_0D
3、 signall5. 下列語(yǔ)句中,不屬于并行語(yǔ)句的是:_A過(guò)程語(yǔ)句 Bassign語(yǔ)句 C元件例化語(yǔ)句Dcase語(yǔ)句三、EDA名詞解釋(10分)寫出下列縮寫的中文含義:ASIC: RTL: FPGA: SOPC: CPLD: LPM: EDA: IEEE: IP: ISP: 四、簡(jiǎn)答題(10分)1. 簡(jiǎn)要說(shuō)明仿真時(shí)阻塞賦值與非阻塞賦值的區(qū)別(本題4分)。2. 簡(jiǎn)述有限狀態(tài)機(jī)FSM分為哪兩類?有何區(qū)別?有限狀態(tài)機(jī)的狀態(tài)編碼風(fēng)格主要有哪三種?FSM的三段式描述風(fēng)格中,三段分別描述什么?(本
4、題6分)五、程序注解(20分,每空1分)module AAA ( a ,b ); output a ; input 6:0 b ; reg2:0 sum; integer i; reg a ; always (b) begin sum = 0; for(i = 0;i<=6;i = i+1) if(bi) sum = sum+1; if(sum2) a = 1; else a = 0; endendmodule 本程序的邏輯功能是: 。四、VerilogHDL語(yǔ)言編程題(1、2小題10分,3小題20分) 要求:寫清分析設(shè)計(jì)步驟和注釋。1. 試用Verilog HDL描述一個(gè)帶進(jìn)位輸入、輸
5、出的8位全加器。端口:A、B為加數(shù),CI為進(jìn)位輸入,S為和,CO為進(jìn)位輸出2. 編寫一個(gè)帶異步清零、異步置位的D觸發(fā)器。端口:CLK為時(shí)鐘,D為輸入,CLK為清零輸入端,SET為置位輸入端;Q輸出端。3. 設(shè)計(jì)一個(gè)帶有異步復(fù)位控制端和時(shí)鐘使能控制端的10進(jìn)制計(jì)數(shù)器。端口設(shè)定如下:輸入端口:CLK:時(shí)鐘,RST:復(fù)位端,EN:時(shí)鐘使能端,LOAD:置位控制端,DIN:置位數(shù)據(jù)端;輸出端口:COUT:進(jìn)位輸出端,DOUT:計(jì)數(shù)輸出端。一、填空題(每空2分,共20分)1、 ASIC 2、 FPGA 和 CPLD 。3、 自頂向下4、 Altera 和 Xilinx 5、 組合 時(shí)序 6、 = <
6、;= 二、選擇題 (10分,每小題2分)1、C 2、 B 3、B 4、 A 5、D 三、EDA名詞解釋(10分)ASIC 專用集成電路 RTL 寄存器傳輸級(jí)FPGA 現(xiàn)場(chǎng)可編程門陣列 SOPC 可編程片上系統(tǒng)CPLD 復(fù)雜可編程邏輯器件 LPM 參數(shù)可定制宏模塊庫(kù)EDA電子設(shè)計(jì)自動(dòng)化 IEEE 電子電氣工程師協(xié)會(huì)IP 知識(shí)產(chǎn)權(quán)核 ISP
7、 在系統(tǒng)可編程四、簡(jiǎn)答題(10分)1、簡(jiǎn)要說(shuō)明仿真時(shí)阻塞賦值與非阻塞賦值的區(qū)別(本題4分)。答:非阻塞(non-blocking)賦值方式 ( b<= a):b的值被賦成新值a的操作, 并不是立刻完成的,而是在塊結(jié)束時(shí)才完成;塊內(nèi)的多條賦值語(yǔ)句在塊結(jié)束時(shí)同時(shí)賦值;硬件有對(duì)應(yīng)的電路。阻塞(blocking)賦值方式 ( b = a):b的值立刻被賦成新值a;完成該賦值語(yǔ)句后才能執(zhí)行下一句的操作;硬件沒(méi)有對(duì)應(yīng)的電路,因而綜合結(jié)果未知。2、 簡(jiǎn)述有限狀3、4、5、6、7、8、9、10、11、12、13、14、15、16、17、18、19、20、21、22
8、、23、24、25、26、27、28、29、30、31、32、33、34、35、36、37、38、39、40、41、42、43、44、45、46、47、48、49、50、51、52、53、54、55、56、57、58、59、60、61、62、63、64、65、66、67、68、69、70、71、72、73、74、75、76、77、78、79、80、81、82、83、84、85、86、87、88、89、90、91、92、93、94、95、96、97、98、99、100、101、102、103、104、105、106、107、108、109、110、111、112、113、114、115、116、
9、117、118、119、120、121、122、123、124、125、126、127、128、129、130、131、132、133、134、135、136、137、138、139、140、141、142、143、 態(tài)機(jī)FSM分為哪兩類?有何區(qū)別?有限狀態(tài)機(jī)的狀態(tài)編碼風(fēng)格主要有哪三種?FSM的三段式描述風(fēng)格中,三段分別描述什么?(本題6分)答:Mearly型,Moore型;前者與輸入與當(dāng)前狀態(tài)有關(guān),而后者只和當(dāng)前狀態(tài)有關(guān);Binary,Gray,One-Hot編碼;分別為狀態(tài)保存,狀態(tài)切換,輸出;五、程序注解(20分,每空1分)module AAA ( a ,b ); 定義模塊名為AAA,端
10、口為a,b output a ; 定義a為輸出端口 input 6:0 b ; 定義b為輸出端口,b為7位二進(jìn)制數(shù) reg2:0 sum; sum為reg型變量,用于統(tǒng)計(jì)贊成的人數(shù) integer i; 定義整型變量i為循環(huán)控制變量 reg a ; 定義a為寄存器變量 always (b) 過(guò)程語(yǔ)句,敏感變量為b begin 語(yǔ)句塊 sum = 0; sum初值為0 for(i = 0;i<=6;i = i+1) for語(yǔ)句,統(tǒng)計(jì)b為1的個(gè)數(shù) if(bi) 條件語(yǔ)句 sum = sum+1; 只要有人投贊成票,則 sum加1 if(sum2) a = 1; 若超過(guò)4人贊成,則表決通過(guò) e
11、lse a = 0; 若不到4人,則不通過(guò) endendmodule 本程序的邏輯功能是: 7人投票表決器 。六、VerilogHDL編程題(1、2小題10分,3小題20分) 要求:寫清分析設(shè)計(jì)步驟和注釋。1.試用Verilog HDL描述一個(gè)帶進(jìn)位輸入、輸出的8位全加器。端口:A、B為加數(shù),CIN為進(jìn)位輸入,S為和,COUT為進(jìn)位輸出module add4v(a,b,ci,s,co); input3:0 a; input3:0 b; input ci; output3:0 s; output co; wire3:0 carry; function fa_s(input a,input b,i
12、nput ci); fa_s = a b ci; endfunction function fa_c(input a,input b,input ci); fa_c = a & b | a & ci | b & ci; endfunction assign s0 = fa_s(a0,b0,ci); assign carry0 = fa_c(a0,b0,ci); assign s1 = fa_s(a1,b1,carry0); assign carry1 = fa_c(a1,b1,carry0); assign s2 = fa_s(a2,b2,carry1); assign
13、 carry2 = fa_c(a2,b2,carry1); assign s3 = fa_s(a3,b3,carry2); assign co = fa_c(a3,b3,carry2);endmodule2.編寫一個(gè)帶異步清零、異步置位的D觸發(fā)器。3.設(shè)計(jì)一個(gè)帶有異步復(fù)位控制端和時(shí)鐘使能控制端的10進(jìn)制計(jì)數(shù)器。mdule CNT10 (CLK,RST,EN,LOAD,COUT,DOUT,DATA);input CLK ;input EN ;input RST ;input LOAD ;input 3:0 DATA ;output 3:0 DOUT ;output COUT ;reg 3:0 Q1 ;reg COUT ;assign DOUT = Q1;always (posedge CLK or negedge RST
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024年池州市東至縣總醫(yī)院招聘專業(yè)技術(shù)人員真題
- 智能家居技術(shù)對(duì)能源消費(fèi)的影響
- 修改車間管理制度
- 公司24條管理制度
- 公司宣傳部管理制度
- 化工分公司管理制度
- 廚房調(diào)料柜管理制度
- 商品房質(zhì)量管理制度
- 奶茶店設(shè)備管理制度
- 小公司規(guī)章管理制度
- 2025屆高三語(yǔ)文最后一課
- 中國(guó)數(shù)據(jù)中心產(chǎn)業(yè)發(fā)展白皮書023年
- 創(chuàng)新創(chuàng)業(yè)創(chuàng)造:職場(chǎng)競(jìng)爭(zhēng)力密鑰智慧樹知到期末考試答案章節(jié)答案2024年上海對(duì)外經(jīng)貿(mào)大學(xué)
- 醫(yī)院檢驗(yàn)科實(shí)驗(yàn)室生物安全程序文件SOP
- 中外古典園林史-南京林業(yè)大學(xué)中國(guó)大學(xué)mooc課后章節(jié)答案期末考試題庫(kù)2023年
- 小班音樂(lè)游戲《會(huì)跳舞的跳跳糖》原版有聲動(dòng)態(tài)PPT課件
- 合伙公司管理制度規(guī)定辦法
- 羽毛球課教學(xué)大綱
- YORK(約克)-多聯(lián)式空調(diào)-安裝、操作和維護(hù)手冊(cè)
- 裝修工程承包合同中英文
- 藥物臨床試驗(yàn)的倫理審查課件
評(píng)論
0/150
提交評(píng)論