



下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、基于FPGA的IIR數(shù)字濾波器硬件模塊的設(shè)計 摘要:根據(jù)設(shè)計要求,利用Matlab 信號處理工具箱中的濾波器,可以很方便地設(shè)計出符合應用要求的未經(jīng)量化的IIR濾波器, 并進一步用VHDL 語言加以描述, 通過編譯、功能仿真、綜合和時序仿真之后就可以在 FPGA 上實現(xiàn)了。此設(shè)計擴展性好, 在實際使用中, 可適當修改外圍參數(shù)改變?yōu)V波器的頻率響應, 根據(jù)不同的要求在不同規(guī)模的 FPGA 上加以實現(xiàn)。 關(guān)鍵詞: IIR 數(shù)字濾
2、波器, 級聯(lián)結(jié)構(gòu), FPGA Abstract:The introduction of this paper is in height of the method of the high-step IIR digital adopting cascade structure of wave filter in realizing on FPGA . the wave filter of Matlab design of in signal handling tool case are used to design the IIR wave filter that does
3、not be quantified in accordance with application requirement very conveniently, and it is further described with VHDL language, through compiling, function emulatation, synthesis and can be realized on FPGA after sequential emulatation. This design development is good, and in actual use, the proper
4、modificaion of peripheral parameter frequency that changes wave filter respondence can be realized according to different requirements on the FPGA of different scales.Keywords: IIR digital wave filter; cascade structure; FPGA1 引言近年來由于半導體技術(shù)、計算機技術(shù)的成熟與迅速發(fā)展,使得科技與生活的密切結(jié)合,尤其是數(shù)字信號處理的突飛猛進,以及許多組件得以數(shù)字化及一體化,提供
5、了小型、多功能、低成本與低功率消耗的特性。由于數(shù)字信號先天上優(yōu)于模擬信號,因此數(shù)字信號對噪聲的免疫力遠較模擬信號來得好,使得數(shù)字信號能長時間的保存或長距離的傳輸且比較不容易產(chǎn)生失真現(xiàn)象。數(shù)字信號處理(Digital Signal Processing DSP)在通信與信息系統(tǒng)、信號與信息系統(tǒng)、自動控制、雷達、軍事、航空航天、醫(yī)療和家用電器等眾多領(lǐng)域得到了廣泛應用。本設(shè)計是基于數(shù)字信號處理的基礎(chǔ)上,實現(xiàn)的IIR數(shù)字濾波,對于采集信號精度的提高,具有借鑒意義。2 硬件系統(tǒng)介紹2.1 系統(tǒng)框圖 系統(tǒng)硬件框圖如圖2.1所示。主要由
6、A/D轉(zhuǎn)換、FPGA、存儲器和轉(zhuǎn)換四部分組成。2.部分芯片介紹一個電路的性能與元器件的選擇是密切相關(guān)的,下面將從控制芯片、存儲器、轉(zhuǎn)換和轉(zhuǎn)換四個方面介紹系統(tǒng)硬件設(shè)計。數(shù)字信號處理芯片,我們選用采用Xilinx公司的XC2S50型號的FPGA芯片。用FPGA進行數(shù)據(jù)采集存儲的有以下優(yōu)點:(1)FPGA采取有多少數(shù)據(jù)轉(zhuǎn)換芯片用多少控制單元模塊的策略,功能控制模塊與數(shù)據(jù)轉(zhuǎn)換芯片是一一對應的關(guān)系,在硬件上保證了數(shù)據(jù)采集的完全并行性;(2)XC2S50芯片內(nèi)有RAM塊,可以設(shè)計為數(shù)據(jù)緩沖,方便解決數(shù)據(jù)流阻塞的問題;(3)FPGA芯片讀寫速度較高,在采集和存儲速度都上不會存在任何問題;(4)FPGA的設(shè)計
7、采用在線編程的方式進行,修改和調(diào)試都相當快捷、方便;(5)FPGA的外圍電路除了一塊配置芯片外,不再需要其他任何外圍器件,集成度高,可靠性強。對于A/D和D/A轉(zhuǎn)換芯片,我們選用高精度的16位轉(zhuǎn)換芯片ADS8402和MAX5631,有利于提高所測數(shù)據(jù)的精度。2. 硬件工作過程傳感器采集的模擬信號,經(jīng)過ADS8402芯片以后轉(zhuǎn)換為數(shù)字信號,將數(shù)字信號輸入FPGA芯片中,F(xiàn)PGA芯片采用IIR數(shù)字濾波算法對輸入信號進行處理,將處理后的信號一方面可以通過數(shù)字接口進行傳輸,另一方面可以經(jīng)AD變換以模擬量的形式輸出,通過前后輸出和輸入信號的對比,我們就可以直觀的分析濾波效果。3 IIR數(shù)字濾
8、波器的原理和設(shè)計數(shù)字濾波器是實現(xiàn)數(shù)字濾波的核心器件,按類型分為2大類:無限沖激響應 IIR和有限沖激響應FIR數(shù)字濾波器。IIR數(shù)字濾波器在很多領(lǐng)域中有著廣闊的應用前景,與FIR數(shù)字濾波器相比,它可以用較低的階數(shù)獲得高選擇性,所要求的階用存儲單元少,且成本低、信號延遲小,同時還可以利用模擬濾波器設(shè)計成果,設(shè)計工作量相對較小。3.1 IIR 數(shù)字濾波器的結(jié)構(gòu)高階IIR濾波器可通過傳遞函數(shù), 表示為:
9、0; (3.1-1)由于高階IIR濾波器可以用若干個二階網(wǎng)絡級聯(lián)起來構(gòu)成。對于每一個二階基本節(jié),它可以用轉(zhuǎn)置直接II型結(jié)構(gòu)加以實現(xiàn), 如圖3.1所示。圖 3.1標準二階部分的轉(zhuǎn)換3.2 濾波器系數(shù)的計算該系統(tǒng)的設(shè)計指標為:模擬信號采樣頻率為2MHZ,每周期最少采樣20點,即模擬信號的通帶邊緣頻率為fp = 100KHZ,阻帶邊緣頻率fs = 1MHz,通帶波動RP不大于0.1dB(通帶誤差不大于5%),阻帶衰減AS不小于32dB。本系統(tǒng)函數(shù)H(z)的計算
10、采用MATLAB軟件中數(shù)字信號處理工具箱比較方便,其中有兩個現(xiàn)成的函數(shù)可以使用:ellipord(Fp/,F(xiàn)s/,Rp,As)函數(shù)用來計算數(shù)字橢圓濾波器的階次N和3dB截止頻率Fn,而 ellip(N,Rp,As,F(xiàn)n)函數(shù)可以求得直接型橢圓IIR濾波器的各個系數(shù)。利用MATLAB軟件進行計算,可得:b =(0.0271 -0.0724 0.0984 -0.0724 0.0271),a =(1.0000 -3.3553
11、; 4.3439 -2.5578 0.5771)。通過調(diào)用以上兩個函數(shù)計算得到的系統(tǒng)函數(shù) : (3.2-1) 上面的式子是直接型結(jié)構(gòu),它的實現(xiàn)需用的乘法器和延遲單元相對較多,而且分子和分母的系數(shù)相差較大,需要較多的二進制位數(shù)才能實現(xiàn)相應的精度要求。如果采用二階節(jié)級聯(lián)實現(xiàn),一來各個基本節(jié)的零點、極點可以很方便地單獨進行調(diào)整,二來可以降低對二進制數(shù)位數(shù)
12、的要求。下面給出了一個直接型結(jié)構(gòu)轉(zhuǎn)為級聯(lián)型結(jié)構(gòu)的 文件,即利用b0,b,a=dir2cas(b,a) ,可得b0 = 0.0271。對該系數(shù)進行合理安排后可得式(3.2-2):為了使設(shè)計簡便以及資源得充分利用,我們應該對系數(shù)進行進一步的量化,將系數(shù)由小數(shù)轉(zhuǎn)化為整數(shù),根據(jù)需要主要考慮量化精度和系統(tǒng)資源兩方面,將二階網(wǎng)絡的系數(shù)同時擴大N倍后作為新的系數(shù),然后再將輸出網(wǎng)絡的系數(shù)縮小N倍,并用二進制數(shù)進行表示,如下表3.1所示:表3.1濾波器系數(shù)擴大 系數(shù)a0a1a2b0b1IIR1原數(shù)據(jù)0.110.10410.111.580.6469擴大1024 后的系數(shù)1131071131618662IIR2原系
13、數(shù)0.24640.4260.24641.77530.892擴大1024 后的系數(shù)2524362521818913經(jīng)過系數(shù)擴大后的系統(tǒng)函數(shù)級聯(lián)表達式為: (3.2-3) 以下為用VHDL語言所編寫濾波器級聯(lián)結(jié)構(gòu)的部分源程序第一級乘累加器的源程序如下:entity mac is Port (clk:in std_logic; x0:in bits8;
14、 x1:in bits8; x2:in bits8; y0:in bits8; y1:in bits8;
15、160; y2:out bits8 );end mac;architecture flex of mac is begin processbeginwait until clk='1' y2<=(113*x2-107*x1+113*x0+1618*y1-662*y0)/1024; end process;end flex;其中第二級乘累加器的源程序與第一級基本相似,第一級的乘累加器輸出為第二級乘累加器的一個輸入,其余輸入為第一級輸出經(jīng)過寄存器后的輸出,或為反饋回來的信號,輸入時鐘和復位信號相同,第二級乘累加器的輸出,也為總的輸出,。4 結(jié)束語該驗證過程的輸入信號是一個正弦100HZ信號,在信號輸出穩(wěn)定后加上一個高脈沖200,一個低脈沖50,在初始狀態(tài)時,信號的值初始化為0,當X信號經(jīng)過連續(xù)的輸入,信號逐漸穩(wěn)定,并輸入IIR濾波器的差分方程進行濾波,將干擾脈沖濾掉,輸出100HZ穩(wěn)定的正弦信
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 新解讀《CB-T 3858 - 1999起錨機和起錨絞盤性能參數(shù)》新解讀
- 華師大版七下(2024版)8.1.1認識三角形第2課時 課件
- Brand KPIs for health insurance:Zurich Santander in Brazil-英文培訓課件2025.4
- 汽車傳感器與檢測技術(shù)電子教案:濕度傳感器
- 景觀綠化工程施工組織設(shè)計
- 樂亭金沙島假日酒店可研報告78p
- 中考地理復習教案第21課時 北京市、珠三角、長三角、長株潭城市群
- 從化市宣傳周活動方案
- 代步競走活動方案
- 代表教育募捐活動方案
- 大象版科學一年級下冊《水的特征》(省一等獎)課件
- 農(nóng)夫山泉營銷策劃方案
- 施工圖設(shè)計文件審查合格書(市政基礎(chǔ)設(shè)施工程)
- 13價肺炎球菌多糖結(jié)合疫苗預防接種知情同意書170531
- 幼兒園繪本故事:《小熊不刷牙》 課件
- 門窗設(shè)備操作規(guī)程
- 韓茂莉中國歷史地理講義(2009年版)
- DIN32711軸環(huán)連接多邊形輪廓P3G第2部分計算和定尺寸
- 叉車日常維護保養(yǎng)檢查記錄表
- 空白個人簡歷表格
- 吹瓶機工藝培訓資料-sidel
評論
0/150
提交評論