




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、數(shù)字邏輯實驗指導(dǎo)書實驗者須知一、明確實驗?zāi)康膶嶒炇菫榱蓑炞C理論,鞏固所學(xué)理論知識,同時學(xué)習(xí)工程技術(shù)中許多書本上學(xué)不到的東西,學(xué)生在實驗過程中可以運用已學(xué)過的理論去分析解決問題。再者為了訓(xùn)練學(xué)生的科學(xué)作風(fēng)及不斷提高實驗技能等。二、實驗前的準(zhǔn)備實驗前學(xué)生必須仔細閱讀本次實驗的內(nèi)容,弄清楚實驗的目的、任務(wù)、及進行實驗的步驟,復(fù)習(xí)有關(guān)的理論,以便提高實驗效率。三、實驗要求1、遵守實驗室規(guī)則,養(yǎng)成良好的實驗作風(fēng);2、實驗時學(xué)生根據(jù)書中要求,在指定的儀器上進行連線,連線后應(yīng)自己首先認真地檢查一遍無誤后,經(jīng)指導(dǎo)老師檢查,方可通電進行實驗,否則,造成儀器及元件的損壞由本人負責(zé);3、在連線后出現(xiàn)一些故障這是難免
2、的,學(xué)生此時要頭腦冷靜地檢查原因,認真思考、判斷,盡量獨立地解決。因為排除故障是學(xué)生綜合運用所學(xué)理論,訓(xùn)練自己分析問題,解決問題的能力的好機會。總之,不但要會分析正常線路的各點電位或波形,而且還要學(xué)會根據(jù)不正確的現(xiàn)象估計故障的可能性,通過對比進行觀察,必要時可另行設(shè)置實驗條件,判斷問題所在,排除故障,以達到設(shè)計要求,提高實驗?zāi)芰?4、實驗中如果發(fā)生異常現(xiàn)象,應(yīng)立即斷電,保留現(xiàn)場,請指導(dǎo)教師檢查原因。待教師允許繼續(xù)進行實驗時方可繼續(xù),不可私自處理;5、實驗完畢整理好儀器、導(dǎo)線、芯片。四、實驗報告內(nèi)容1、實驗題目、任務(wù)、要求。2、實驗前進行理論分析、計算。3、實驗步驟,實驗線路、實驗記錄。4、電平
3、及波形的分析、討論。5、結(jié)論(出現(xiàn)了故障如何排除的,通過實驗有何體會與收獲寫實驗報告是一個綜合運用所學(xué)理論解決實際問題的過程,它不僅可以對所學(xué)的理論加深理解,還可以培養(yǎng)學(xué)生分析問題,解決問題的能力,實驗報告應(yīng)當(dāng)寫的簡明扼要,有事實,有分析,有結(jié)論。成為一份科學(xué)實踐的總結(jié),不要寫成實驗指導(dǎo)書的復(fù)制品,更不要抄襲和偽造實驗內(nèi)容。目錄實驗一門電路實驗 . - 1 - 實驗二全加器. - 3 - 實驗三組合邏輯電路的設(shè)計與測試 . - 6 - 實驗四譯碼器及其應(yīng)用. - 8 - 實驗五觸發(fā)器及其應(yīng)用. - 11 - 實驗六計數(shù)器及其應(yīng)用. - 17 - 實驗七移位寄存器及其應(yīng)用 . - 23 - 實驗
4、八時序邏輯電路的設(shè)計及其應(yīng)用 . - 28 - 實驗九脈沖信號產(chǎn)生電路的研究. - 31 - 實驗十555時基電路及其應(yīng)用 . - 34 - 實驗十一數(shù)一模、模一數(shù)轉(zhuǎn)換. - 41 - 附錄 . - 46 -實驗一門電路實驗一、實驗?zāi)康?、熟悉數(shù)字邏輯實驗臺的使用方法及注意事項。2、驗證各種器件的邏輯功能,并用實驗的方法驗證摩根定理的正確性。二、實驗設(shè)備:1、RTDZ5型電子技術(shù)實驗臺2、74LS系列00、02、04、08、32各1片。三、實驗電路圖 圖11 圖12 圖13 圖14注:A、B表示電平開關(guān)輸入;P表示門電路的輸出;K表示實驗臺從1K1K中任n意一個開關(guān),開關(guān)向上扳為高電平;L表示
5、實驗臺從1L12L中任意一個燈,燈亮為n高電平。表11 真值表 四、實驗步驟1、按照電路圖1、2、3、4的順序一次做一個電路;2、將芯片缺口向左邊插入實驗臺的芯片座上,芯片的腳7接地,腳14接正極;3、A、B接開關(guān)K1K中任意兩個。(按A左B右的順序;14、P接燈L12L中任意一個;15、接完線后經(jīng)指導(dǎo)教師檢查后方可通電;6、扳動開關(guān)給A、B不同的值,記錄P的狀態(tài),填寫真值表,并驗證與手算一致否;7、同理同法,完成其它三種線路的測試。五、問題1、比較圖a和圖b的真值表,說明了什么?2、比較圖c和圖d的真值表,說明了什么?3、用你手中的器件,自己證明一個布爾代數(shù)公式,寫出線路及真值表。實驗二全加
6、器一、實驗?zāi)康?測試全加器電路,掌握組合邏輯電路的分析方法。二、實驗器件:1、RTDZ5型電子技術(shù)實驗臺2、芯片,74LS00 x 3 74LS83三、邏輯圖:1、用74LS00組成全加器: 圖21 74LS00組成的全加器表21:真值表: 注:A、i B為加數(shù)和被加數(shù);1i J-為低位進位;i H為全加和;i J為高位進位;i hi為半加和。2、利用全加器可把8421碼轉(zhuǎn)換到余3碼。如圖2所示,用四個全加器來實現(xiàn),14的一個輸入端接112K k 任選四個,12的另一輸入端接高電平5V+,34的另一輸入端接低電平(接地,即可實現(xiàn)將8421碼轉(zhuǎn)換到余3碼 圖22 用 74LS 83把8421碼轉(zhuǎn)
7、換成余3碼表22 四、實驗內(nèi)容和步驟:1、先推算填好真值表。2、將74LS00 三片插入面包板,不要插的距離太近。每個芯片均要接電源的正負極;3、i A 、i B 、1i J -接開關(guān)(按真值表從左到右的順序;4、i H 、i J 、i h 接燈(按真值表從左到右的順序;5、給出不同的i A 、i B 、1i J -值,驗證其與你推算的真值表一致否,如不同則查找錯誤;6、寫出i H 、i J 、i h 的邏輯表達式;7、測量74LS 83全加器的功能并填寫真值表。按圖2所示,將A B C D 、,0J 接開關(guān),模擬給出8421碼,1234H H H H 、接燈,0J 為低位進位,4J 為向高位
8、進位,并將所轉(zhuǎn)換結(jié)果填入表2中。(如1設(shè)為個位,則0J 為0。,否則0J 自定。實驗三組合邏輯電路的設(shè)計與測試一、實驗?zāi)康恼莆战M合邏輯電路的設(shè)計與測試方法二、實驗原理1、使用中、小規(guī)模集成電路來設(shè)計組合電路的一般步驟是:(1、根據(jù)設(shè)計任務(wù)的要求,列出真值表;(2、用卡諾圖或代數(shù)化簡法求出簡化的邏輯表達式;(3、根據(jù)邏輯表達式,用標(biāo)準(zhǔn)器件構(gòu)成邏輯電路;(4、最后,用實驗來驗證設(shè)計的正確性。2、組合邏輯電路設(shè)計舉例用“與非”門設(shè)計一個表決電路。當(dāng)四個輸入端中有三個或四個為“1”時,輸出端才為1。三、設(shè)計步驟:根據(jù)題意列出真值表如表31所示,再填入卡諾圖表32中。表31 表32 由卡諾圖得出邏輯表達
9、式,并演化成“與非”的形式=+=*Z ABC BCD ACD ABD ABC BCD ACD ABD 最后畫出用“與非門”構(gòu)成的邏輯電路如圖71所示。 圖31表決電路邏輯圖四、實驗設(shè)備與器件1、+5V直流電源2、十六位開關(guān)電平輸出3、十六位邏輯電平輸入及高電平顯示4、直流數(shù)字電壓表5、74 LS 10、74LS20五、實驗內(nèi)容1、設(shè)計一個四人無棄權(quán)表決電路(多數(shù)贊成則提案通過,本設(shè)計要求采用四2輸入與非門實現(xiàn)。要求按本文所述的設(shè)計步驟進行,直到測試電路邏輯功能符合設(shè)計要求為止。2、設(shè)計一個保險箱的數(shù)字代碼鎖,該鎖有規(guī)定的4位代碼A、B、C、D的輸入端和一個開箱鑰匙孔信號E的輸入端,鎖的代碼由實
10、驗者自編(例如1100。當(dāng)用鑰匙開箱時(1E=,如果輸人代碼符合該鎖設(shè)定的代碼,保險箱被打開(11Z=。如果不符,電路將發(fā)出報警信號(21Z=。要求使用最少的與非門來實現(xiàn),檢測并記錄實驗結(jié)果。(提示:實驗時鎖被打開,用實驗臺上的LED發(fā)光二極管點亮表示;在未按規(guī)定按下開關(guān)鍵時,防盜蜂鳴器響。3、設(shè)計一個對兩個兩位無符號的二進制數(shù)進行比較的電路;根據(jù)第一個數(shù)是否大于、等于、小于第二個數(shù),使相應(yīng)的三個輸出端中的一個輸出為“1”。4、用異或門、或非門和非門設(shè)計一全加器邏輯電路,對其進行測試,并記錄測試結(jié)果。六、實驗預(yù)習(xí)要求根據(jù)實驗任務(wù)要求設(shè)計組合電路,并根據(jù)所給的標(biāo)準(zhǔn)器件畫出邏輯圖。七、實驗報告1、
11、列寫實驗任務(wù)的設(shè)計過程,畫出設(shè)計的電路圖;2、對所設(shè)計的電路進行實驗測試,記錄測試結(jié)果;3、組合電路設(shè)計體會。實驗四譯碼器及其應(yīng)用一、實驗?zāi)康?、掌握中規(guī)模集成譯碼器的邏輯功能和使用方法2、了解半導(dǎo)體數(shù)碼管的使用方法二、實驗原理1、譯碼是將每個代碼的特定含義“翻譯”出來的過程。能完成譯碼功能的邏輯電路稱為譯碼器。2、74LS138 3線8線譯碼器 圖41 74LS138譯碼器的邏輯圖及引腳排列74LS138譯碼器的邏輯圖及引腳排列如圖41(a、(b所示。,其中A、1A和0A為2地址輸入端,Y7Y為譯碼輸出端,1S、2S和3S是使能端。表41為74LS138功能表,當(dāng)S=1,2S+3S=0時,譯
12、碼器工作,地址碼所指定1的輸出端有信號(為0輸出,其它所有輸出端均無信號(全為1當(dāng)S=0,2S+3S=X1時,譯碼器被禁止,所有輸出同時為1。帶控制輸入端的譯碼器又是一個完整的數(shù)據(jù)分配器。若利用使能端中的一個輸入端輸入數(shù)據(jù)信息,器件就成為一個數(shù)據(jù)分配器(又稱多路分配器,如圖42所示。若在S輸入端輸入數(shù)據(jù)信息,2S=3S=0,地址碼所對應(yīng)的輸出是1S,數(shù)據(jù)信息的反1碼;若從S端輸入數(shù)據(jù)信息,令1S=1、2S=0,地址碼所對應(yīng)的輸出就是2S端數(shù)據(jù)信2息的原碼。若數(shù)據(jù)信息是時鐘脈沖,則數(shù)據(jù)分配器便成為時鐘脈沖分配器。表41 二進制譯碼器還能方便地實現(xiàn)邏輯函數(shù),如圖83所示。實現(xiàn)的邏輯函數(shù)是=+Z A
13、BC ABC ABC ABC 圖42作數(shù)據(jù)分配器圖圖43 實現(xiàn)邏輯函數(shù)三、實驗設(shè)備與器件1、+ 5V直流電源2、雙蹤示波器(另配3、連續(xù)脈沖源4、十六位開關(guān)電平輸出5、十六位邏輯電平輸入及高電平顯示6、撥碼開關(guān)組7、74LS 138四、實驗內(nèi)容1、74LS138譯碼器邏輯功能測試將譯碼器使能端S、2S和3S及地址端2A、1A和0A分別接至邏輯電平開關(guān)輸出口,1八個輸出端Y7Y連接在邏輯電平顯示器的八個輸入口上,撥動邏輯電平開關(guān),按表41逐項測試74LS138的邏輯功能。2、用74LS138構(gòu)成時序脈沖分配器參照圖42,令S接高電平,2S接時鐘脈沖C P,3S接地,時鐘脈沖C P的頻率1為10K
14、Hz。畫出分配器的實驗電路,用示波器觀察和記錄在地址端A、1A和0A分別取0002111 8種不同狀態(tài)時Y7Y端的輸出波形,注意輸出波形與C P輸入波形之間的相位關(guān)系。五、實驗報告1、畫出實驗線路,畫出觀察到的波形,并標(biāo)上對應(yīng)的地址碼;2、對實驗結(jié)果進行分析、討論。六、實驗預(yù)習(xí)要求1、復(fù)習(xí)有關(guān)譯碼器和分配器的原理;2、根據(jù)實驗任務(wù),畫出所需的實驗線路及記錄表格。實驗五 觸發(fā)器及其應(yīng)用一、實驗?zāi)康?、掌握基本RS 、JK 、D 和T 觸發(fā)器的邏輯功能及測試方法。2、掌握集成觸發(fā)器74LS 73及74LS 74的使用方法。3、進一步理解觸發(fā)器之間相互轉(zhuǎn)換的方法。 二、實驗原理觸發(fā)器具有兩個穩(wěn)定狀態(tài)
15、,通常把0Q =,1Q =的狀態(tài)定為觸發(fā)器“0”狀態(tài);而把1Q =,0Q =定為“1”狀態(tài)。在一定的外界信號作用下,可以從一個穩(wěn)定狀態(tài)翻轉(zhuǎn)到另一個穩(wěn)定狀態(tài),它是一個具有記憶功能的二進制信息存貯器件,是構(gòu)成各種時序電路的最基本邏輯單元。 1、基本R S 觸發(fā)器圖51為由兩個與非門交叉藕合構(gòu)成的基本R S 觸發(fā)器,它是無時鐘控制低電平直接觸發(fā)的觸發(fā)器?;綬 S 觸發(fā)器具有置“0”、置,“1”和“保持”三種功能。表51R S 觸發(fā)器功能表 圖51基本R S 觸發(fā)器 2、JK 觸發(fā)器本實驗采用74LS 73雙JK 觸發(fā)器,屬下降沿觸發(fā)的邊沿觸發(fā)器。引腳功能及邏輯符號如圖92所示。 圖5274LS 7
16、3雙JK 觸發(fā)器引腳功能及邏輯符號JK觸發(fā)器的特性方程為1n n n+=+Q JQ K QJ和K是數(shù)據(jù)輸入端,是觸發(fā)器狀態(tài)更新的依據(jù)。表52 JK觸發(fā)器功能表 注:為任意態(tài);為高到低電平跳變;為低到高電平跳變;nQ(n Q為現(xiàn)態(tài);1n Q+(1n Q+為次態(tài);為不定態(tài)3、D觸發(fā)器本實驗采用74LS74雙D觸發(fā)器。其輸出狀態(tài)取決于C P脈沖上升沿到來時的D 端輸入。特性方程為1n+=圖53為雙D觸發(fā)器74LS74的引腳排列和邏輯符號。Q D其功能表如表53 圖53為D觸發(fā)器74LS74的引腳排列和邏輯符號表53 D 觸發(fā)器功能表 表54 T 觸發(fā)器功能表 4、觸發(fā)器之間的相互轉(zhuǎn)換在集成觸發(fā)器的產(chǎn)
17、品中,每一種觸發(fā)器都有自己固定的邏輯功能。但可以利用轉(zhuǎn)換的方法獲得具有其它功能的觸發(fā)器。例如將JK 觸發(fā)器的J 、K 兩端連在一起,就得到所需的T 觸發(fā)器。如圖54(a 所示,其狀態(tài)方程為:1n n n Q TQ TQ +=+ 圖5-4 JK 觸發(fā)器轉(zhuǎn)換為T 、T '觸發(fā)器T觸發(fā)器的功能如表54所示。由功能可見,當(dāng)T =0時,時鐘脈沖作用后,其狀態(tài)保持不變;當(dāng)T =1時,時鐘脈沖作用后,觸發(fā)器狀態(tài)翻轉(zhuǎn)。所以,若將T 觸發(fā)器的T 端置“1”,如圖5-4(b 所示,即得T '觸發(fā)器。每來一個CP 脈沖信號,觸發(fā)器的狀態(tài)就翻轉(zhuǎn)一次,故稱之為反轉(zhuǎn)觸發(fā)器,廣泛用于計數(shù)電路中。同樣,若將D
18、觸發(fā)器Q端與D端相連,便轉(zhuǎn)換成T'觸發(fā)器。如圖5-5所示。JK觸發(fā)器也可轉(zhuǎn)換為D觸發(fā)器,如圖5-6所示。 圖55D觸發(fā)器轉(zhuǎn)換成T'觸發(fā)器圖56 JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器三、實驗設(shè)置與器件1、 +5V直流電源2、雙蹤示波器(另配3、連續(xù)脈沖源4、單次脈沖源5、十六位開關(guān)電平輸出6、十六位開關(guān)電平輸入及高電平顯示7、74LS73、74LS74、 74LS00四、實驗內(nèi)容1、測試基本R S觸發(fā)器的邏輯功能按圖51,用兩個與非門組成基本R S觸發(fā)器,輸入端R、S接邏輯開關(guān)的輸出插口,輸出端Q、Q接邏輯電平顯示輸入插口,按表5-5要求測試,記錄之。表5-5 2、測試雙JK觸發(fā)器74LS7
19、3邏輯功能(1、測試R ,D S的復(fù)位、置位功能D從74LS73任取一只JK觸發(fā)器,R、D S,J,K端接邏輯開關(guān)輸出插口,CP端D接單次脈沖源,Q、Q端接至邏輯電平顯示輸入插口。改變R、D S(J、K、CP處D于任意狀態(tài),并在R=0(D S=1或D R=1(D S=0作用期間任意改變J,K及CPD的狀態(tài),觀察Q、Q狀態(tài)。(2、測試J K觸發(fā)器的邏輯功能按表56的要求改變J,K,CP端狀態(tài),觀察Q、Q狀態(tài)變化,觀察觸發(fā)器狀態(tài)更新是否發(fā)生在CP脈沖的下降沿(即CP由10,記錄之。表56 (3、將環(huán)觸發(fā)器的J,K端連在一起,構(gòu)成T觸發(fā)器。在CP端輸入1K H z連續(xù)脈沖,分別令T=0和T=1且具有
20、不同的初態(tài),即nQ分別為0和1,用雙蹤示波器觀察CP,Q端波形,描繪之。3、測試雙D觸發(fā)器74LS74的邏輯功能(1、測試R、D S的復(fù)位、置位功能D測試方法同實驗內(nèi)容2(1,自擬表格記錄。(2、測試D觸發(fā)器的邏輯功能按表5-7要求進行測試,并觀察觸發(fā)器狀態(tài)更新是否發(fā)生在CP脈沖的上升沿(即由01,記錄之。表5-7 (3、將D觸發(fā)器的Q端與D端相連接,構(gòu)成T 觸發(fā)器。在CP端輸入1K H z連續(xù)脈沖,用雙蹤示波器觀察,C P、Q端波形,并描繪之。4、將D觸發(fā)器轉(zhuǎn)換為JK觸發(fā)器,用電路實現(xiàn)之并進行功能測試。五、實驗報告1、列表整理各類觸發(fā)器的邏輯功能;2、總結(jié)觀察到的波形,說明觸發(fā)器的觸發(fā)方式。
21、六、實驗預(yù)習(xí)要求1、復(fù)習(xí)有關(guān)觸發(fā)器內(nèi)容;2、列出各觸發(fā)器功能測試表格;3、按實驗內(nèi)容4的要求設(shè)計線路,擬定實驗方案。實驗六計數(shù)器及其應(yīng)用一、實驗?zāi)康?、學(xué)習(xí)運用集成觸發(fā)器構(gòu)成計數(shù)器的方法2、掌握中規(guī)模集成計數(shù)器的使用及功能測試方法二、實驗原理計數(shù)器是一個用以實現(xiàn)計數(shù)功能的時序部件,其種類很多。按構(gòu)成計數(shù)器的各觸發(fā)器是否使用一個時鐘脈沖源來分,可分為同步計數(shù)器和異步計數(shù)器;按計數(shù)制的不同,可分為二進制、十進制和任意進制計數(shù)器;按計數(shù)規(guī)律不同,又可分為加法計數(shù)器、減法計數(shù)器和可逆計數(shù)器。1、觸發(fā)器構(gòu)成異步二進制加/減計數(shù)器 圖61 四位二進制異步加法計數(shù)器圖61是用四只D觸發(fā)器構(gòu)成的四位二進制異步
22、加法計數(shù)器,它的連接特點是將每只D觸發(fā)器接成T 觸發(fā)器,再由低位觸發(fā)器的Q端和高一位的CP端相連接。若將圖61中的低位觸發(fā)器的Q端與高一位的CP端相連接,即構(gòu)成了一個4位二進制減法計數(shù)器。2、中規(guī)模十進制計數(shù)器74LS192是同步十進制可逆計數(shù)器,具有雙時鐘輸入,并具有清除和置數(shù)等功能,其引腳排列及邏輯符號如圖62所示。 圖62 74LS192引腳排列邏輯符號圖中LD 為置數(shù)端;U C P 為加計數(shù);D C P 為減計數(shù);CO 為進位輸出端;BO 為錯位輸出端;0D 、1D 、2D 、3D 為計數(shù)器輸入端;0Q 、1Q 、2Q 、3Q 為數(shù)據(jù)輸出端;D R 為清除端。74LS 192(同CC4
23、092,二者可以互換的功能表如表61(74LS 192 14腳為D R ,4腳為D C P ,5腳為U C P 表61 由此可見:當(dāng)清除端D R 為高電平“1”時,計數(shù)器直接清零;D R 為低電平則執(zhí)行其它功能。當(dāng)D R 為低電平,置數(shù)端LD 也為低電平時,數(shù)據(jù)直接從3D 、2D 、1D 、0D 置數(shù)端置入計數(shù)器。當(dāng)D R 為低電平,LD 為高電平時,執(zhí)行計數(shù)功能。執(zhí)行加計數(shù)時,減計數(shù)端D C P 接高電平,計數(shù)脈沖由U C P 輸入;在計數(shù)脈沖上升沿進行十進制加法計數(shù)。執(zhí)行減計數(shù)時,加計數(shù)端U C P 接高電平,計數(shù)脈沖由減計數(shù)端D C P 輸入,表62為十進制加、減計數(shù)器的狀態(tài)轉(zhuǎn)換真值表。
24、3、計數(shù)器的級聯(lián)使用圖63是由74LS 192利用進位輸出CO 控制高一位的U C P 端構(gòu)成的級聯(lián)圖 圖63 同步計數(shù)器級聯(lián)方案表62 4、實現(xiàn)任意進制計數(shù)、用反饋復(fù)位法獲得任意進制計數(shù)假定已有N進制計數(shù)器,而需要得到一個M進制計數(shù)器時,只要M N,用復(fù)位法使計數(shù)器計數(shù)到M時置“0”,即可獲得M進制計數(shù)器,如圖64為一個由74LS192十進制計數(shù)器接成的六進制計數(shù)器 圖64六進制計數(shù)器圖65 421進制計數(shù)器、利用預(yù)置功能獲得M進制計數(shù)器圖65為用三個74LS192組成的421進制計數(shù)器該計數(shù)器當(dāng)計數(shù)值為421時,立即置數(shù)為000圖66是一個特殊12進制的計數(shù)器電路方案。在數(shù)字鐘里,對時位的
25、計數(shù)序列是1,2,11,12,1,是12進制的,且無0數(shù)。如圖所示,當(dāng)計數(shù)到13時,通過與非門產(chǎn)生一個復(fù)位信號,使74LS192(2時十位直接置成0000,而74LS192(1,即時的個位直接置成0001,從而實現(xiàn)了1-12計數(shù) 圖66 特殊12進制的計數(shù)器三、實驗設(shè)備、部件與器件1、+5V 直流電源2、雙蹤示波器(另配3、連續(xù)脈沖源4、單次脈沖源5、十六位電平開關(guān)輸出6、十六位邏輯電平輸入及高電平顯示7、譯碼顯示器8、74LS 74 x2、774LS 192 x3、74LS 00、74LS 20四、實驗內(nèi)容1、用74LS 74正沿觸發(fā)雙D 觸發(fā)器構(gòu)成4位二進制異步加法計數(shù)器。(1按圖61連接
26、,D R 接至邏輯開關(guān)輸出插口,將低位0C P 端接單次脈沖源,輸出端3Q 0Q 接邏輯電平顯示輸入插口,各D S 接高電平+5V 。(2清零后,逐個送入單次脈沖,觀察并列表記錄3Q 0Q 狀態(tài)。 (3將單次脈沖改為1H z 的連續(xù)脈沖,觀察3Q 0Q 的狀態(tài)。(4將圖61電路中的低位觸發(fā)器的Q 端與高一位的C P 端相連接,構(gòu)成減法計數(shù)器,按實驗內(nèi)容(2、(3進行實驗,觀察并列表記錄3Q 0Q 的狀態(tài)。2、測試74LS 192同步十進制可逆計數(shù)器的邏輯功能。計數(shù)脈沖由單次脈沖源提供,清零端D R 、置數(shù)端LD 、數(shù)據(jù)輸入端3D 、2D 、1D 、0D 分別接邏輯開關(guān),輸出端3Q 、2Q 、1
27、Q 、0Q 接實驗設(shè)備的一個譯碼顯示輸入的相應(yīng)插口A 、B 、C 、D ;CO 和BO 接邏輯電平顯示插口。按表61逐項測試并判斷該集成塊的功能是否正常。(1、清除今D R =1,其它輸入為任意態(tài),這時3Q 2Q 1Q 0Q =0000,譯碼數(shù)字顯示為0。清除功能完成后,置D R =0(2、置數(shù)DR =0,U C P 、D C P 任意,數(shù)據(jù)輸入端輸入任意一組二進制數(shù)一令LD =0,觀察計數(shù)譯碼顯示輸出,檢查予置功能是否完成,此后置LD =1。(3、加計數(shù)DR =0,LD =D C P =1,U C P 接單次脈沖源。清零后送入10個單次脈沖,觀察輸出狀態(tài)變化是否發(fā)生在U C P 的上升沿。(
28、4、減計數(shù)DR =0,LD =U C P =1,D C P 接單次脈沖源。參照(3進行實驗。3、用兩片74LS 192組成兩位十進制加法計數(shù)器,輸入1H z 連續(xù)計數(shù)脈沖,進行00一99累加計數(shù),記錄之。 五、實驗報告1、畫出實驗線路圖,記錄、整理實驗現(xiàn)象及實驗所得的有關(guān)波形,對實驗結(jié)果進行分析;2、總結(jié)使用集成計數(shù)器的體會。實驗七移位寄存器及其應(yīng)用一、實驗?zāi)康?、掌握中規(guī)模4位雙向移位寄存器邏輯功能及使用方法2、熟悉移位寄存器的應(yīng)用構(gòu)成串行累加器和環(huán)形計數(shù)器二、實驗原理1、移位寄存器是一個具有移位功能的寄存器,是指寄存器中所存的代碼能夠在移位脈沖的作用下依次左移或右移。既能左移又能右移的稱為
29、雙向移位寄存器,只需要改變左、右移的控制信號便可實現(xiàn)雙向移位要求。根據(jù)移位寄存器存取信息的方式不同分為:串入串出、串入并出、并入串出、并入并出四種形式。本實驗選用的4位雙向通用移位寄存器,型號為74LS194(或CC40194 其邏輯符號及引腳排列如圖71所示。 圖71 74LS194邏輯符號及引腳排列其中D、2D、1D、0D為并行輸入端;3Q、2Q、1Q、0Q為并行輸出端;R S為3右移串行輸入端,S為左移串行輸入端;1S、0S為操作模式控制端;為直接無條件L清零端;CP為時鐘脈沖輸入端。74LS194有5種不同操作模式:即并行送數(shù)寄存,右移(方向由Q0Q,左移(方3向由Q3Q,保持及清零。
30、S、0S和C R端的控制作用如表71所示。12、移位寄存器應(yīng)用很廣,可構(gòu)成移位寄存器型計數(shù)器;順序脈沖發(fā)生器;串行累加器;可用作數(shù)據(jù)轉(zhuǎn)換,即把串行數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù),或把并行數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)等。本實驗研究移位寄存器用作環(huán)形計數(shù)器和串行累加器的線路及其原理。(1、環(huán)形計數(shù)器:把移位寄存器的輸出反饋到它的串行輸入端,就可以進行循環(huán)移位,如圖72所示,把輸出端0Q 和右移串行輸入端R S 相連接。設(shè)初始狀態(tài)3Q 2Q 1Q 0Q =1000,則在時鐘脈沖作用下3Q 2Q 1Q 0Q 將依次變?yōu)?100001000011000,可見它是一個具有四個有效狀態(tài)的計數(shù)器,這種類型的計數(shù)器通常稱為環(huán)形計數(shù)器
31、。圖72電路可以由各個輸出端輸出在時間上有先后順序的脈沖,因此也可作為順序脈沖發(fā)生器。表71 圖72順序脈沖發(fā)生器(2、四相時序脈沖發(fā)生器圖73是用74LS 194構(gòu)成的序脈沖發(fā)生器。 圖73 用74LS 194構(gòu)成的序脈沖發(fā)生器由此可以看出,當(dāng)啟動信號端輸入一負脈沖時,1G 門輸出為高電平,此時1S ,0S =1故寄存器執(zhí)行并行輸入功能,3Q 2Q 1Q 0Q =1110。啟動信號撤除后,由于寄存器的輸出端之一0Q =0;使2G 門輸出為高電平,1G 門的輸出為低電平0,即1S =0,0S =1,寄存器開始執(zhí)行右移操作功能。由于在移位的過程中,與非門2G 的輸入總有一個為0,故總能保持2G
32、的輸出為1,使1G 的輸出為0,以維持1S =0,0S =1,右移便會不斷地進行下去。三、實驗設(shè)備、部件及器件1、+5V 直流電源2、單次脈沖源3、邏輯電平開關(guān)4、74LS 194 x2(或CC40194四、實驗內(nèi)容1、測試74LS 194(或CC40194的邏輯功能 圖74 74LS 194邏輯功能測試按圖74接線,C R、S、1S、0S、L S、3D、2D、1D、0D分別接至邏輯開關(guān)R的輸出插口;Q、2Q、1Q、0Q接至L E D邏輯電平顯示輸入插口。CP端接單次脈沖3源輸出插口。按表72所規(guī)定的輸入狀態(tài),逐項進行測試。表72 (1、清除:令C R=0,其它輸入均為任意態(tài),這時寄存器輸出Q
33、、2Q、1Q、0Q3應(yīng)均為0,清零后,置C R=1(2送數(shù):令C R=S=0S=1,送入任意4位二進制數(shù),如3D2D1D0D=dcba,加1CP脈沖,觀察CP=O、CP由01、CP由10三種情況下寄存器輸出狀態(tài)的變化,觀察寄存器輸出狀態(tài)變化是否發(fā)生在CP脈沖的上升沿。(3右移:清零后,令C R=1,S=0,0S=1,由右移輸入端R S送入二進制數(shù)碼如10100,由CP端連續(xù)加4個脈沖,觀察輸出情況,記錄之。(4左移:先清零,再令C R=1,S=1,0S=0,由左移輸入端L S送入二進制數(shù)碼1如1111,連續(xù)加4個CP脈沖,觀察輸出端情況,記錄之。(5保持:寄存器予置任意4位二進制數(shù)碼dcba,
34、令C R=1,S=0S=0,加CP脈1沖,觀察寄存器輸出狀態(tài),記錄之。2、循環(huán)移位按圖72連接電路。用并行送數(shù)法予置寄存器為某二進制數(shù)碼(如0100,然后進行右移循環(huán),觀察寄存器輸出端狀態(tài)的變化,記入表73中。3、按圖圖73連接實驗電路。C R、S、3D、2D、1D、0D接邏輯開關(guān)電平輸出端。Q、2Q、1Q、0Q接邏輯電平顯示輸入端。CP接單次脈沖源。啟動脈沖,可3由邏輯開關(guān)電平輸出端產(chǎn)生。連續(xù)輸入移位脈沖(多于5個,觀察Q、2Q、1Q、0Q的輸出狀態(tài)。并記入表734中。表73 表74 五、實驗報告1、分析表72的實驗結(jié)果總結(jié)移位寄存器74LS194邏輯功能并寫入表格功能總結(jié)一欄中;2、根據(jù)實
35、驗內(nèi)容2的結(jié)果,畫出4位環(huán)形計數(shù)器的狀態(tài)轉(zhuǎn)換圖及波形圖。實驗八時序邏輯電路的設(shè)計及其應(yīng)用一、實驗?zāi)康?、了解同步時序邏輯電路的設(shè)計過程。2、進一步掌握時序邏輯電路的測試方法。二、實驗原理設(shè)計時序邏輯電路時,要求設(shè)計者根據(jù)給出的具體邏輯問題,求出實現(xiàn)這一邏輯功能的邏輯電路。設(shè)計同步時序邏輯電路的一般步驟如下:1、邏輯抽象,得出電路的狀態(tài)轉(zhuǎn)換圖或狀態(tài)轉(zhuǎn)換表。a、分析給定的邏輯問題,確定輸入變量,輸出變量以及電路的狀態(tài)數(shù)。通常都是取原因(或條件作為輸入邏輯變量,取結(jié)果作輸出邏輯變量。b、定義輸入、輸出邏輯狀態(tài)和各個電路狀態(tài)的含意,并將電路狀態(tài)順序編號。c、按照題意列出電路的狀態(tài)轉(zhuǎn)換表或畫出電路的狀態(tài)
36、轉(zhuǎn)換圖。2、狀態(tài)化簡若兩個電路狀態(tài)在相同的輸入下有相同的輸出,并且轉(zhuǎn)換到同樣一個狀態(tài)去,則稱這兩個狀態(tài)為等價狀態(tài)。等價狀態(tài)可以合并為一個。3、狀態(tài)分配狀態(tài)分配又稱狀態(tài)編碼。時序邏輯電路的狀態(tài)是用觸發(fā)器狀態(tài)的不同組合來表示的。即需要確定觸發(fā)器的數(shù)目n。4、選定觸發(fā)器的類型,求出電路的狀態(tài)方程、驅(qū)動方程和輸出方程。5、根據(jù)得到的方程式,畫出邏輯圖。6、檢查設(shè)計的電路能否自啟動。圖81所示為某一三相步進電機的驅(qū)動電路示意圖。 圖81 三相步進電機的驅(qū)動電路A、B、C別表示步進電機的三相繞組。步進電機按三相六拍方式運行,步進電機正轉(zhuǎn)時,電機三相繞組的通電順序為AA BBB CCC A步進電機反轉(zhuǎn)時,電
37、機三相繞組的通電順序為:AA CCB CBA B按照同步時序邏輯電路的設(shè)計方法,可得如圖82所示的由三個JK觸發(fā)器構(gòu)成的電路,用于產(chǎn)生按六拍通電方式(正轉(zhuǎn)的脈沖序列。 圖82 六拍通電方式的脈沖環(huán)行分配器邏輯圖要使步進電機反轉(zhuǎn),脈沖分配器應(yīng)如何聯(lián)線,請自行考慮。通常應(yīng)加有正轉(zhuǎn)脈沖輸入控制和反轉(zhuǎn)脈沖輸入控制端。三、實驗設(shè)備、部件與器件1、+5V直流電源2,雙蹤示波器(另配3、連續(xù)脈沖源4、單次脈沖源5、十六位邏輯電平開關(guān)輸出6、十六位邏輯電平輸入及高電平顯示7、74LS73四、實驗內(nèi)容1、按照圖82連接實驗電路。CP輸入端接單次脈沖源。三個JK觸發(fā)器的Q 輸出端接邏輯電平顯示輸入端。在CP輸入端
38、逐個加入脈沖觀察三個觸發(fā)器輸出端的狀態(tài)。并記入表81中;表81 2、設(shè)計一個可逆運行的三相六拍環(huán)形分配器線路,并自擬實驗觀察方案;3、設(shè)計一個串行數(shù)據(jù)檢測器。對它的要求是:連續(xù)輸入3個或3個以上的1時輸出為1,其他輸入情況下輸出為0,設(shè)計電路并測試。五、實驗報告1、畫出完整的實驗線路;2、總結(jié)分析實驗結(jié)果。六、實驗預(yù)習(xí)要求1、復(fù)習(xí)有關(guān)脈沖分配器的原理;2、按實驗任務(wù)要求,設(shè)計實驗線路,并擬定實驗方案及步驟。實驗九 脈沖信號產(chǎn)生電路的研究一、實驗?zāi)康?、掌握使用門電路構(gòu)成脈沖信號產(chǎn)生電路的基本方法2、進一步了解影響輸出脈沖波形參數(shù)與電路參數(shù)的關(guān)系3、學(xué)習(xí)石英晶體穩(wěn)頻原理和使用石英晶體構(gòu)成振蕩器的
39、方法 二、實驗原理1、利用與非門組成脈沖信號產(chǎn)生電路與非門作為一個開關(guān)倒相器件,可用以構(gòu)成各種脈沖波形的產(chǎn)生電路。電路的基本工作原理是利用電容器的充放電,當(dāng)輸入電壓達到與非門的闌值電壓r V 時,門的輸出狀態(tài)即發(fā)生變化。因此,電路輸出的脈沖波形參數(shù)直接取決于電路中阻容元件的數(shù)值。2、非對稱型多諧振蕩器 圖91非對稱型振蕩器 圖92對稱型振蕩器如圖91所示,它的輸出波形是不對稱的,輸出脈沖寬度(TTL 與非門1W t RC= 2 1.2W t RC = 2.2T R C =調(diào)節(jié)R 和C 值,可改變輸出信號的振蕩頻率,通常用改變C 實現(xiàn)輸出頻率的粗調(diào),改變電位器R 實現(xiàn)輸出頻率的細調(diào)。 3、對稱型
40、多諧振蕩器如圖92所示,由于電路完全對稱,電容器的充放電時間常數(shù)相同,故輸出為對稱的方波。改變R 和C 的值,可以改變輸出振蕩頻率。如輸出端加一非門,可實現(xiàn)輸出波形整形。一般取1R K ,當(dāng)1R K =,100C pF =100F 時,f 為幾H z 幾M H z ,脈沖寬度120.72W W t t RC =, 1.4T R C =4、帶RC 電路的環(huán)形振蕩器電路如圖93所示。非門4用于輸出波形整形,R 為限流電阻,一般取100 ,電位器W R 要求1K 。電路利用電容C 的充放電過程,控制D 點電壓D V ,從而控制與非門的自動啟閉,形成多諧振蕩,電容C 的充電時間1W t 、放電時間2W
41、 t 和總的振蕩周期T 分別為:10.94W t RC = 2 1.26W t RC = 2.2T R C = 圖93 帶有R C 電路的環(huán)形振蕩器調(diào)節(jié)R 和C 的大小可改變電路輸出的振蕩頻率。以上這些電路的狀態(tài)轉(zhuǎn)換都發(fā)生在與非門輸入電平達到門的閾值電平T V 的時刻。在T V 附近電容器的充放電速度已經(jīng)緩慢,而且T V 本身也不夠穩(wěn)定,易受溫度、電源電壓變化等因素以及干擾的影響。因此,電路輸出頻率的穩(wěn)定性較差。5、石英晶體穩(wěn)頻的多諧振蕩器當(dāng)要求多諧振蕩器的工作頻率穩(wěn)定性很高時,上述幾種多諧振蕩器的精度已不能滿足要求。為此常用石英晶體作為信號頻率的基準(zhǔn)。用石英晶體與門電路構(gòu)成的多諧振蕩器常用來
42、為微型計算機等提供時鐘信號。 (a 0f =幾M H z 幾十M H z (b 0f =100K H z (5K H z 30M H z (c 0f =32768215H z H z = (d 0f =100K H z圖94常用的晶體振蕩電路圖94所示為常用的晶體穩(wěn)頻多諧振蕩器。(a 、(b為TTL 器件組成的晶體振蕩電路;(c,(d為CMOS 器件組成的晶體振蕩電路,一般用于電子表中,其中晶體的0f =32768H z 。圖94(c中,門1用于振蕩,門2用于緩沖整形。f R 是反饋電阻,通常在幾十兆歐之間選取,一般選22M 。R 起穩(wěn)定振蕩作用,通常取十至幾百千歐。1C 是頻率微調(diào)電容器,2
43、C 用于溫度特性校正。 三、實驗設(shè)備、部件與器件1、+5V 直流電源2、雙蹤示波器(另配3、數(shù)字頻率計4、74LS 00 (或CC4011 3DK 22 2CK 15、晶振32768Hz 電位器、電阻、電容若干四、實驗內(nèi)容1、用與非門74LS 00按圖91構(gòu)成多諧振蕩器,其中R 為10K 電位器,C 為0.01F。(1、用示波器觀察輸出波形及電容C 兩端的電壓波形,列表記錄之; (2、調(diào)節(jié)電位器觀察輸出波形的變化,測出最高和最低頻率;(3、用一只100pF 的電容器跨接在74LS 00的14腳與7腳的最近處,觀察輸出波形的變化及電源上紋波信號的變化,記錄之。2、用74LS 00按圖92接線,取
44、1R K =,0.047C F =,用示波器觀察輸出波形,記錄之。3、用74LS 00按圖93接線,其中定時電阻W R 用一個510與一個1K 的電位器串聯(lián),取100R =、0.1C F =。(1、W R 調(diào)到最大時,觀察并記錄A 、B 、D 、E 及0V 各點電壓的波形,測出0V 的周期T 和負脈沖寬度(電容C 的充電時間并與理論計算值比較;(2、改變W R 值,觀察輸出信號0V 波形的變化情況。 五、實驗報告1、畫出實驗電路,整理實驗數(shù)據(jù)與理論值進行比較;2、用方格紙畫出實驗觀測到的工作波形圖,對實驗結(jié)果進行分析。 六、實驗預(yù)習(xí)要求1、復(fù)習(xí)自激多諧振蕩器的工作原理;2、畫出實驗用的詳細實驗
45、線路圖;3、擬好記錄、實驗數(shù)據(jù)表格等。實驗十 555時基電路及其應(yīng)用一、實驗?zāi)康?、熟悉555型集成時基電路結(jié)構(gòu)、工作原理及其特點;2、掌握555型集成時基電路的基本應(yīng)用。 二、實驗原理集成時基電路又稱為集成定時器或555電路,是一種數(shù)字、模擬混合型的中規(guī)模集成電路,應(yīng)用十分廣泛。其電路類型有雙極型和CMOS 型兩大類,二者的結(jié)構(gòu)與工作原理類似。幾乎所有的雙極型產(chǎn)品型號最后的三位數(shù)碼都是555或556;所有的CMOS 產(chǎn)品型號最后四位數(shù)碼都是7555或7556,二者的邏輯功能和引腳排列完全相同,易于互換。555和7555是單定時器。556和7556是雙定時器。雙極型的電源電壓為5C C V V
46、 =+15V +,輸出的最大電流可達200mA ,CMOS 型的電源電壓為3C C V V =+18V+。1,555電路的工作原理555電路的內(nèi)部電路方框圖如圖101(a 所示。它含有兩個電壓比較器。一個基本RS 觸發(fā)器,一個放電開關(guān)管T ,比較器的參考電壓由三只5K 的電阻器構(gòu)成的分壓器提供。引腳排列如圖101(b 所示。 圖101 555電路的內(nèi)部電路方框圖及引腳排列定義如下:1腳(G N D 地,2腳(L T 觸發(fā)輸入,3腳(O U T 輸出端,4腳(D R 復(fù)位端,5腳(C V 控制電壓,6腳(H T 閾值輸入,7腳(T C 放電端,8腳(C C V 電源端。555定時器的基本功能如表
47、101所示。 表101 555定時器功能表 555定時器主要是與電阻、電容構(gòu)成充放電電路,并由兩個比較器來檢測電容器上的電壓,以確定輸出電平的高低和放電開關(guān)管的通斷。這就很方便地構(gòu)成從微秒到數(shù)十分鐘的延時電路,可方便地構(gòu)成單穩(wěn)態(tài)觸發(fā)器、多諧振蕩器、施密特觸發(fā)器等脈沖產(chǎn)生或波形變換電路。2、555定時器的典型應(yīng)用 (1、構(gòu)成單穩(wěn)態(tài)觸發(fā)器 圖102 單穩(wěn)態(tài)觸發(fā)器圖102(a為由555定時器和外接定時元件R 、C 構(gòu)成的單穩(wěn)態(tài)觸發(fā)器。觸發(fā)電路由1C 、1R 、D 構(gòu)成,其中D 為鉗位二極管,電源接通瞬間,電路有一個穩(wěn)定的過程,即電源能通過電阻R 向電容C 充電,當(dāng)C V 上升到23C C V 時,觸
48、發(fā)器復(fù)位,0V 為低電平,放電三極管導(dǎo)通,電容C 放電,電路進入穩(wěn)定狀態(tài),此時0V 為低電平。當(dāng)有外部負脈沖觸發(fā)信號經(jīng)1C 加至2腳,并使其電位瞬間低于13C C V ,觸發(fā)器發(fā)生翻轉(zhuǎn),電路進人暫穩(wěn)態(tài)。0V 輸出為1,電路又發(fā)生翻轉(zhuǎn),0V 輸出再次為0,放電三極管截止,電容C 開始充電,至C V =2C C V 時,放電三極管導(dǎo)通,電容C 放電,電路恢復(fù)至穩(wěn)定狀態(tài)。暫穩(wěn)態(tài)的持續(xù)時間W t (即為延時時間決定于外接元件R 、C 值的大小。1.1W t RC通過改變R 、C 的大小,可使延時時間在幾個微秒到幾十分鐘之間的變化。當(dāng)這種單穩(wěn)態(tài)電路作為計時器,可直接驅(qū)動小型繼電器,并可以使用復(fù)位端(4腳
49、接地的方法來中止暫態(tài),重新計時。此外尚須用一個續(xù)流二極管與繼電器線圈并接,以防繼電器線圈產(chǎn)生的反電動勢損壞內(nèi)部功率管。(2、構(gòu)成多諧振蕩器 圖103 多諧振蕩器如圖103(a,由555定時器和外接元件1R 、2R 、C 構(gòu)成多諧振蕩器,腳2與腳6直接相連。電路沒有穩(wěn)態(tài),僅存在兩個暫穩(wěn)態(tài),電路亦不需要外加觸發(fā)信號,利用電源通過1R 、2R 向C 充電,以及C 通過2R 向放電端C C 放電,使電路產(chǎn)生振蕩。電容C 在13C C V 和23C C V 之間充電和放電,其波形如圖103(b所示。輸出信號的時間參數(shù)是12W W T t t =+,1120.7(W t R R C =+,220.7W t
50、 R C =(3、組成占空比可調(diào)的多諧振蕩器電路如圖104,它比圖103所示電路增加了一個電位器和兩個導(dǎo)引二極管。1D 、2D 用來決定電容充、放電電流流經(jīng)電阻的途徑(充電時1D 導(dǎo)通,2D 截止;放電時2D 導(dǎo)通,1D 截止。占空比1120.70.7(W A A W W A B A Bt R C R q t t R R CR R =+可見,若取A B R R =,電路即可輸出占空比為50%的方波信號。 (4、組成占空比連續(xù)可調(diào)并能調(diào)節(jié)振蕩頻率的多諧振蕩器 圖104占空比可調(diào) 圖105占空比連續(xù)可調(diào)并能調(diào)節(jié)振蕩頻率 電路如圖105所示。對1C 充電時,充電電流通過1R 、1D 、1W 、2W
51、;放電是通過1W 、2W 、2D 、2R 。當(dāng)1R =2R ,2W 調(diào)至中心點因充放電時間基本相等,其占空比約為50 % ,此時調(diào)節(jié)2W 僅改變頻率,占空比不變。如2W 調(diào)至偏離中心點,再調(diào)節(jié)1W ,不僅振蕩率改變,而且對占空比也有影響。1W 不變,調(diào)節(jié)2W 僅改變占空比,對頻率無影響。因此,當(dāng)接通電源后應(yīng)首先調(diào)節(jié)1W 使頻率至規(guī)定值,再調(diào)節(jié)2W ,以獲得需要的占空比。若頻率調(diào)節(jié)的范圍比較大,還可以用波段開關(guān)改變1C 的值。(5、組成施密特觸發(fā)器 圖106施密特觸發(fā)器電路如圖106,只要將腳2,6連在一起作為信號輸入端,即得到施密特觸發(fā)器。圖107示出了S V 、i V 和0V 的波形圖。設(shè)被
52、整形變換的電壓為正弦波S V ,其正半波通過二極管D 同時加到555定時器的2腳和6腳,得i V 為半波整流波形。當(dāng)i V 上升至23C C V 時,0V 從高電平翻轉(zhuǎn)為低電平;當(dāng)i V 下降到13C C V 時,0V 又從低電平翻轉(zhuǎn)為高電平。電路的電壓傳輸特性曲線如圖108所回差電壓23131C C C C C C V V V V =-=。 圖107波形變換圖 圖108電壓傳輸特性三、實驗設(shè)備、部件與器件1、+5V 直流電源2、雙蹤示波器(另配3、連續(xù)脈沖源 3、單次脈沖源 5、低頻信號源 6、數(shù)字頻率計7、邏輯電平顯示器 8、555、2CK 13x2電位器、電阻、電容若干四、實驗內(nèi)容1、單穩(wěn)態(tài)觸發(fā)器(1、按圖10連線,取100R K =47C F =,輸入信號由單次脈沖源提供,輸出接邏輯電平顯示輸入端,用雙蹤示波器觀測i V 、C V 和0V 波形;(2、將R 改為1K ,C 改為0.1,輸入端加1K H z 的連續(xù)脈沖,觀測波形i V 、CV 和0V ,測定幅度及暫穩(wěn)時間。2、多諧振蕩器(1、按圖103接線,用雙蹤示波器觀測C V 和0V 的波形,測定頻率; (2、按圖104接線,組成占空比為50%的方波信號發(fā)生器。觀測C V 和0V 波形,測定波形參數(shù);(3、按圖105接線,通過調(diào)節(jié)1W R
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 簽署房屋買賣合同
- 合同協(xié)議吸收合并協(xié)議
- 農(nóng)業(yè)科技智能溫室系統(tǒng)技術(shù)方案
- 個人健康記錄統(tǒng)計表(年度)
- 投資居間合同協(xié)議書
- 分項工程施工合同
- 房地產(chǎn)開發(fā)全總包合同
- 計算機購銷合同
- 2025年寧波貨運從業(yè)資格證模擬考試題
- 公司賬號保密協(xié)議
- 尊師重教講義
- 食品安全與質(zhì)量檢測技能大賽考試題庫400題(含答案)
- 四川省公務(wù)員考試行測真題
- (212題)2024綜合基礎(chǔ)知識考試題庫及解析
- 探索多元化的員工安全意識培訓(xùn)方式
- 論電視劇《知否知否應(yīng)是綠肥紅瘦》的現(xiàn)代家庭教育觀及啟示
- 病歷終末質(zhì)控(質(zhì)控或醫(yī)務(wù)科病歷質(zhì)控)
- 2024屆高考安徽省江南十校聯(lián)考物理試卷(含答案)
- 湖北省煙草專賣局系統(tǒng)考試真題2023
- PEP小學(xué)英語三年級上冊Unit3Look-at-me說課比賽課件
- 2024年聊城職業(yè)技術(shù)學(xué)院高職單招(英語/數(shù)學(xué)/語文)筆試歷年參考題庫含答案解析
評論
0/150
提交評論