實驗四 八位七段數(shù)碼管動態(tài)顯示電路的設計_第1頁
實驗四 八位七段數(shù)碼管動態(tài)顯示電路的設計_第2頁
實驗四 八位七段數(shù)碼管動態(tài)顯示電路的設計_第3頁
全文預覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、 八位七段數(shù)碼管動態(tài)顯示電路的設計一、 實驗目的1、 了解數(shù)碼管的工作原理。2、 學習七段數(shù)碼管顯示譯碼器的設計。3、 學習VHDL的CASE語句及多層次設計方法。二、 實驗原理七段數(shù)碼管是電子開發(fā)過程中常用的輸出顯示設備。在實驗系統(tǒng)中使用的是兩個四位一體、共陰極型七段數(shù)碼管。其單個靜態(tài)數(shù)碼管如下圖4-4-1所示。圖4-1 靜態(tài)七段數(shù)碼管由于七段數(shù)碼管公共端連接到GND(共陰極型),當數(shù)碼管的中的那一個段被輸入高電平,則相應的這一段被點亮。反之則不亮。共陽極性的數(shù)碼管與之相么。四位一體的七段數(shù)碼管在單個靜態(tài)數(shù)碼管的基礎(chǔ)上加入了用于選擇哪一位數(shù)碼管的位選信號端口。八個數(shù)碼管的a、b、c、d、e、

2、f、g、h、dp都連在了一起,8個數(shù)碼管分別由各自的位選信號來控制,被選通的數(shù)碼管顯示數(shù)據(jù),其余關(guān)閉。三、 實驗內(nèi)容本實驗要求完成的任務是在時鐘信號的作用下,通過輸入的鍵值在數(shù)碼管上顯示相應的鍵值。在實驗中時,數(shù)字時鐘選擇1024HZ作為掃描時鐘,用四個撥動開關(guān)做為輸入,當四個撥動開關(guān)置為一個二進制數(shù)時,在數(shù)碼管上顯示其十六進制的值。四、 實驗步驟1、 打開QUARTUSII軟件,新建一個工程。2、 建完工程之后,再新建一個VHDL File,打開VHDL編輯器對話框。3、 按照實驗原理和自己的想法,在VHDL編輯窗口編寫VHDL程序,用戶可參照光盤中提供的示例程序。4、 編寫完VHDL程序后

3、,保存起來。方法同實驗一。5、 對自己編寫的VHDL程序進行編譯并仿真,對程序的錯誤進行修改。6、 編譯仿真無誤后,根據(jù)用戶自己的要求進行管腳分配。分配完成后,再進行全編譯一次,以使管腳分配生效。7、 根據(jù)實驗內(nèi)容用實驗導線將上面管腳分配的FPGA管腳與對應的模塊連接起來。如果是調(diào)用的本書提供的VHDL代碼,則實驗連線如下:CLK:FPGA時鐘信號,接數(shù)字時鐘CLOCK3,并將這組時鐘設為1024HZ。KEY3.0:數(shù)碼管顯示輸入信號,分別接撥動開關(guān)的S4,S3,S2,S1。LEDAG6.0:數(shù)碼管顯示信號,接數(shù)碼管的G、F、E、D、C、B、A。SEL2.0:數(shù)碼管的位選信號,接數(shù)碼管的SEL

4、2、SEL1、SEL0。8、 用下載電纜通過JTAG口將對應的sof文件加載到FPGA中。觀察實驗結(jié)果是否與自己的編程思想一致。五、 實驗現(xiàn)象與結(jié)果以設計的參考示例為例,當設計文件加載到目標器件后,將數(shù)字信號源模塊的時鐘選擇為1464HZ,撥動四位撥動開關(guān),使其為一個數(shù)值,則八個數(shù)碼管均顯示撥動開關(guān)所表示的十六進制的值。六、源代碼library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all;entity smg is port( clk : in std

5、_logic; -定義動態(tài)掃描時鐘信號 k : in std_logic_vector(3 downto 0); -定義四位輸入信號 ledag : out std_logic_vector(6 downto 0); -定義七位輸出信號 del : buffer std_logic_vector(2 downto 0) -定義八位數(shù)碼管位置顯示信號 ); end smg;architecture beha of smg is Signal key:std_logic_vector(3 downto 0); beginprocess(clk) variable dount : std_logic

6、_vector(2 downto 0); begin if clk'event and clk='1' then -檢測時鐘上升沿 dount:=dount+1; -計數(shù)器dount累加 end if; del<=dount; end process;process(del,k) begin case (del) is when "000"=>key<=k;-+"0000" when "001"=>key<=k;-+"0001" when "010&q

7、uot;=>key<=k;-+"0010" when "011"=>key<=k;-+"0011" when "100"=>key<=k;-+"0100" when "101"=>key<=k;-+"0101" when "110"=>key<=k;-+"0110" when "111"=>key<=k;-+"011

8、1" end case; end process;process(key) begin case key is when "0000" => ledag <="0111111" when "0001" => ledag <="0000110" when "0010" => ledag <="1011011" when "0011" => ledag <="1001111" whe

9、n "0100" => ledag <="1100110" when "0101" => ledag <="1101101" when "0110" => ledag <="1111101" when "0111" => ledag <="0000111" when "1000" => ledag <="1111111" when &qu

10、ot;1001" => ledag <="1101111" when "1010" => ledag <="1110111" when "1011" => ledag <="1111100" when "1100" => ledag <="0111001" when "1101" => ledag <="1011110" when "1110&

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論