![第6章 邏輯門電路_第1頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/19/40d85866-2dc0-4f2a-99f2-f7c0b9c9a506/40d85866-2dc0-4f2a-99f2-f7c0b9c9a5061.gif)
![第6章 邏輯門電路_第2頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/19/40d85866-2dc0-4f2a-99f2-f7c0b9c9a506/40d85866-2dc0-4f2a-99f2-f7c0b9c9a5062.gif)
![第6章 邏輯門電路_第3頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/19/40d85866-2dc0-4f2a-99f2-f7c0b9c9a506/40d85866-2dc0-4f2a-99f2-f7c0b9c9a5063.gif)
![第6章 邏輯門電路_第4頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/19/40d85866-2dc0-4f2a-99f2-f7c0b9c9a506/40d85866-2dc0-4f2a-99f2-f7c0b9c9a5064.gif)
![第6章 邏輯門電路_第5頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/19/40d85866-2dc0-4f2a-99f2-f7c0b9c9a506/40d85866-2dc0-4f2a-99f2-f7c0b9c9a5065.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、第第6 6章章 邏輯門電路本章主要內(nèi)容本章主要內(nèi)容(1)基本門電路的結(jié)構(gòu)和邏輯功能基本門電路的結(jié)構(gòu)和邏輯功能(2)集成門電路)集成門電路(3)邏輯門電路的性能指標(biāo))邏輯門電路的性能指標(biāo) (4)常用邏輯門的圖形符號)常用邏輯門的圖形符號 6.1 基本邏輯基本邏輯門電路門電路n基本邏輯基本邏輯門電路就是實現(xiàn)一些基本邏輯運算的電路?;鹃T電路就是實現(xiàn)一些基本邏輯運算的電路?;镜倪壿嬤\算可以歸結(jié)成的邏輯運算可以歸結(jié)成“與與”、“或或”、“非非”三種。所三種。所以最基本的邏輯門電路就是以最基本的邏輯門電路就是“與與”門、門、“或或”門門和和“非非”門門。對于數(shù)字電路的初學(xué)者來說,從分立元件的角度來認(rèn)識
2、門對于數(shù)字電路的初學(xué)者來說,從分立元件的角度來認(rèn)識門電路到底怎樣實現(xiàn)電路到底怎樣實現(xiàn)“與與”、“或或”、“非非”的邏輯功能和的邏輯功能和工作原理,是非常直觀和易于理解的。工作原理,是非常直觀和易于理解的。所以,在下面的討所以,在下面的討論中,分別給出相應(yīng)的分立元件的電路原理圖。論中,分別給出相應(yīng)的分立元件的電路原理圖。6.1.1 二極管二極管“與與”門門n二極管二極管“與與”門電路原理圖如圖門電路原理圖如圖6.1所示。所示。 圖中圖中A、B代表代表“與與”門的輸入,門的輸入,F(xiàn)代表輸出。如果約定代表輸出。如果約定+5V電壓代表邏輯值電壓代表邏輯值1,0V電壓代表邏輯值電壓代表邏輯值0,并且假定
3、二,并且假定二極管的正向?qū)娮铻闃O管的正向?qū)娮铻?,反向截止電阻無限大,那么,反向截止電阻無限大,那么經(jīng)經(jīng)過分析可得過分析可得圖圖6.1所示電路的輸入、輸出所示電路的輸入、輸出邏輯邏輯關(guān)系關(guān)系為:為: F=AB“與與”門門的的圖形符號如圖圖形符號如圖6.2所示。所示。 圖圖6.1 二極管二極管“與與”門電路門電路 圖圖6.2 “與與”門圖形符門圖形符號號 6.1.2 二極管二極管“或或”門門n 二極管二極管“或或”門電路原理圖門電路原理圖如圖如圖6.3所示所示。其圖形符號。其圖形符號如如圖圖6.4所示所示。圖圖6.3 二極管二極管“或或”門電路門電路 圖圖6.4“或或”門圖形符號門圖形符
4、號“或或”門電路的輸出門電路的輸出F和輸入和輸入A、B之間的邏輯關(guān)系表達(dá)式之間的邏輯關(guān)系表達(dá)式為:為: F=A+B6.1.3 “非非”門門n“非非”門也叫反門,或叫反相器。它的電路原理圖門也叫反門,或叫反相器。它的電路原理圖如圖如圖6.5所示。所示。非門的圖形符號如圖非門的圖形符號如圖6.6所示。所示。 圖圖6.5 “非非”門電路門電路 圖圖6.6 “非非”門圖形符號門圖形符號n假定三極管導(dǎo)通時其集電極輸出電壓為假定三極管導(dǎo)通時其集電極輸出電壓為0V,三極管截止,三極管截止時其集電極輸出電壓為時其集電極輸出電壓為+5V,那么,那么經(jīng)過分析可得經(jīng)過分析可得圖圖6.6所示所示電路的輸入、輸出電路的
5、輸入、輸出邏輯邏輯關(guān)系關(guān)系為:為: F=A* 6.1.4 “與非與非”門門n把二極管把二極管“與與”門的輸出接至門的輸出接至“非非”門的輸入,就組成門的輸入,就組成一一個個“與非與非”門電路,門電路,如圖如圖6.7所示所示?!芭c非與非”門的圖形符門的圖形符號如圖號如圖6.8所示。所示。圖圖6.7 “與非與非”門電路門電路 圖圖6.8 “與非與非”門圖形符號門圖形符號“與非與非”門的輸入、輸出邏輯關(guān)系表達(dá)式為:門的輸入、輸出邏輯關(guān)系表達(dá)式為: F=(AB)*6.2 集成門電路集成門電路n 如果把每種電路所需要的全部元件和連線都制造在同一如果把每種電路所需要的全部元件和連線都制造在同一塊半導(dǎo)體芯片
6、上,再把這一芯片封裝在一個殼體中,就構(gòu)塊半導(dǎo)體芯片上,再把這一芯片封裝在一個殼體中,就構(gòu)成了成了集成門電路集成門電路,一般稱之為,一般稱之為集成電路集成電路(Integrated Circuit,IC),如圖,如圖6.9所示。所示。n 集成電路比分立元件電路有許多顯著的優(yōu)點,如體積小、集成電路比分立元件電路有許多顯著的優(yōu)點,如體積小、耗電省、重量輕、可靠性高等。所以集成電路一經(jīng)出現(xiàn),耗電省、重量輕、可靠性高等。所以集成電路一經(jīng)出現(xiàn),就受到人們的極大重視并迅速得到廣泛應(yīng)用。就受到人們的極大重視并迅速得到廣泛應(yīng)用。 圖圖6.9 集成電路集成電路n根據(jù)在一塊芯片上含有的門電路數(shù)量的多少根據(jù)在一塊芯片
7、上含有的門電路數(shù)量的多少(又稱集成度又稱集成度),集成電路可分為小規(guī)模集成電路集成電路可分為小規(guī)模集成電路SSI、中規(guī)模集成電路、中規(guī)模集成電路MSI、大規(guī)模集成電路、大規(guī)模集成電路LSI和超大規(guī)模集成電路和超大規(guī)模集成電路VLSI。n構(gòu)成集成電路的半導(dǎo)體器件主要有兩大類:一類是利用半構(gòu)成集成電路的半導(dǎo)體器件主要有兩大類:一類是利用半導(dǎo)體中兩種載流子導(dǎo)體中兩種載流子(電子和空穴電子和空穴)參與導(dǎo)電的參與導(dǎo)電的雙極型器件雙極型器件。另一類是只利用半導(dǎo)體中一種載流子另一類是只利用半導(dǎo)體中一種載流子(多數(shù)載流子多數(shù)載流子)參與導(dǎo)參與導(dǎo)電的電的單極型器件單極型器件。nTTL集成電路是雙極型集成電路的典
8、型代表,集成電路是雙極型集成電路的典型代表,TTL是晶體是晶體管管-晶體管邏輯電路晶體管邏輯電路(Transistor -Transistor Logic)的縮寫。的縮寫。n下面首先介紹幾種常用的下面首先介紹幾種常用的TTL集成門電路,然后簡單介紹集成門電路,然后簡單介紹發(fā)射極耦合邏輯電路發(fā)射極耦合邏輯電路(ECL)和和MOS電路電路的特點。的特點。 6.2.1 TTL“與非與非”門門n圖圖6.10是一個典型的是一個典型的TTL“與非與非”門電路原理圖。門電路原理圖。圖圖6.10 TTL“與非與非”門電路門電路n圖圖6.10所示電路大體上由三部分組成。所示電路大體上由三部分組成。n第一部分,第
9、一部分,是由多發(fā)射極晶體管是由多發(fā)射極晶體管T1所構(gòu)成的輸入所構(gòu)成的輸入“與與”邏邏輯;輯;n第二部分第二部分,是由是由T2組成的分相放大器,組成的分相放大器,T2的集電極上輸出的集電極上輸出反相信號給反相信號給T3,發(fā)射極上輸出同相信號給,發(fā)射極上輸出同相信號給T5;n第三部分,第三部分,是由是由T3、T4、T5構(gòu)成的推拉式輸出電路,用以構(gòu)成的推拉式輸出電路,用以增加該增加該“與非與非”門電路的輸出負(fù)載能力和抗干擾能力。門電路的輸出負(fù)載能力和抗干擾能力。n通常,若通常,若用邏輯值用邏輯值1代表高電平,用邏輯值代表高電平,用邏輯值0代表低電平,代表低電平,稱為稱為正邏輯正邏輯;反之,如果用邏輯
10、值;反之,如果用邏輯值0代表高電平,用邏輯值代表高電平,用邏輯值1代表低電平,則為代表低電平,則為負(fù)邏輯負(fù)邏輯。n分析分析該電路的輸入輸出邏輯特性該電路的輸入輸出邏輯特性可知可知:n在正邏輯和負(fù)邏輯的不同情況下,同一個圖在正邏輯和負(fù)邏輯的不同情況下,同一個圖6.10 所示所示TTL電路的邏輯功能是不相同的。電路的邏輯功能是不相同的。 n正邏輯:為正邏輯:為“與非與非”門門,其邏輯表達(dá)式是,其邏輯表達(dá)式是F=(ABC)*n負(fù)邏輯:為負(fù)邏輯:為“或非或非”門門,其邏輯表達(dá)式是,其邏輯表達(dá)式是F=(A+B+C)*n一般地說,同一個一般地說,同一個TTL門電路,在正邏輯情況下如果是門電路,在正邏輯情況
11、下如果是“與與”門門,則在負(fù)邏輯情況下,它為,則在負(fù)邏輯情況下,它為“或或”門門;反之,如;反之,如果在正邏輯情況下它是果在正邏輯情況下它是“或或”門門,則在負(fù)邏輯情況下,它,則在負(fù)邏輯情況下,它為為“與與”門。門。6.2.2 TTL門電路的其他類型門電路的其他類型在在TTL門電路的系列產(chǎn)品中,除了門電路的系列產(chǎn)品中,除了“與非與非”門以外,還有門以外,還有其他幾種類型的其他幾種類型的TTL門電路,如門電路,如“與或非與或非”門、門、“異或異或”門、集電極開路門、三態(tài)門等。門、集電極開路門、三態(tài)門等。1“與或非與或非”門門 圖圖6.11 “與或非與或非”門的圖形符號門的圖形符號 “與或非與或非
12、”門門的的輸出輸出F的邏輯表達(dá)式為:的邏輯表達(dá)式為: F=(AB+CD)*2“異或異或”門門n “異或異或”門門(Exclusive OR gate)用以實現(xiàn)兩個邏輯變量的用以實現(xiàn)兩個邏輯變量的“異或異或”運算,其輸出表達(dá)式為:運算,其輸出表達(dá)式為: F=AB*+A*B=A Bn式中的運算符號式中的運算符號“ ”就是就是“異或異或”運算,也稱運算,也稱“模模2加加”。n“異或異或”門的圖形符號如圖門的圖形符號如圖6.12所示所示。 圖圖6.12 “異或異或”門的圖形符號門的圖形符號3.集電極開路門集電極開路門n在在TTL門電路的使用中有一個禁忌,即普通門電路的使用中有一個禁忌,即普通TTL門電
13、路的門電路的輸出端不能并聯(lián)相接,即不能把兩個或兩個以上這樣的門輸出端不能并聯(lián)相接,即不能把兩個或兩個以上這樣的門電路的輸出端相接在一起。電路的輸出端相接在一起。n這是因為,這樣做不僅從邏輯功能上不能明確并聯(lián)相接后這是因為,這樣做不僅從邏輯功能上不能明確并聯(lián)相接后輸出端的邏輯含義,而且從電路特性方面說也是不允許的,輸出端的邏輯含義,而且從電路特性方面說也是不允許的,因為由此會造成門電路器件的損壞。因為由此會造成門電路器件的損壞。n對于圖對于圖6.10所示的所示的TTL“與非與非”門電路,如果將其輸出端門電路,如果將其輸出端加以特殊處理,使輸出管加以特殊處理,使輸出管T5的集電極開路,即變成了集電
14、的集電極開路,即變成了集電極開路門,極開路門,如圖如圖6.17所示所示。如果再通過外接負(fù)載電阻。如果再通過外接負(fù)載電阻RL使使開路的集電極與開路的集電極與+5V電源接通,并讓兩個或兩個以上這樣電源接通,并讓兩個或兩個以上這樣的門電路的輸出端并聯(lián)相接,就能使輸出的門電路的輸出端并聯(lián)相接,就能使輸出F有確定的邏輯有確定的邏輯含義。含義。n圖圖6.18表示了這樣并聯(lián)相接后的邏輯電路圖,圖中在普通表示了這樣并聯(lián)相接后的邏輯電路圖,圖中在普通“與非與非”門的圖形符號角上打一斜杠表示為集電極開路門。門的圖形符號角上打一斜杠表示為集電極開路門。圖圖6.17 集電極開路門集電極開路門 圖圖6.18 集電極開路
15、門輸出并聯(lián)相接集電極開路門輸出并聯(lián)相接n圖圖6.18所示電路的輸出函數(shù)表達(dá)式為:所示電路的輸出函數(shù)表達(dá)式為: F=(AB)*(CD)*=(AB+CD)*n由于集電極開路門本身所具有的特點,常被應(yīng)用在一些專由于集電極開路門本身所具有的特點,常被應(yīng)用在一些專門的場合,如門的場合,如數(shù)據(jù)傳輸總線數(shù)據(jù)傳輸總線、電平轉(zhuǎn)換電平轉(zhuǎn)換及對及對電感性元件的電感性元件的驅(qū)動等。驅(qū)動等。 4.三態(tài)門三態(tài)門三態(tài)門與普通的門電路不同。普通門電路的輸出只有兩種三態(tài)門與普通的門電路不同。普通門電路的輸出只有兩種狀態(tài),要么高電平狀態(tài),要么高電平(即邏輯即邏輯1),要么低電平,要么低電平(即邏輯即邏輯0)。三態(tài)門的輸出有三種可
16、能狀態(tài),它們是:三態(tài)門的輸出有三種可能狀態(tài),它們是:(1) 高電平高電平(邏輯邏輯1);(2) 低電平低電平(邏輯邏輯0);(3) 高阻狀態(tài)高阻狀態(tài)(也稱浮空狀態(tài)也稱浮空狀態(tài))。第三種狀態(tài),是使原來的第三種狀態(tài),是使原來的TTL門電路的門電路的T3、T4和和T5管均處管均處于截止?fàn)顟B(tài),從而使輸出端呈現(xiàn)出極高的電阻,稱這種狀于截止?fàn)顟B(tài),從而使輸出端呈現(xiàn)出極高的電阻,稱這種狀態(tài)為態(tài)為高阻狀態(tài)高阻狀態(tài)。為使為使TTL電路能夠轉(zhuǎn)入高阻狀態(tài),還需要增加一些專門的電路能夠轉(zhuǎn)入高阻狀態(tài),還需要增加一些專門的電路措施和一個新的控制端,稱為電路措施和一個新的控制端,稱為ED端,通過端,通過10邏邏輯電平來控制,
17、如同輯電平來控制,如同6.19所示。所示。 圖圖6.19 三態(tài)門三態(tài)門 圖圖6.20 另一種另一種E/D控制的三態(tài)門控制的三態(tài)門n當(dāng)當(dāng)ED=1時,該門電路像普通時,該門電路像普通TTL“與非與非”門一樣正常工門一樣正常工作。當(dāng)作。當(dāng)ED=0時,輸出處于高阻態(tài)。時,輸出處于高阻態(tài)。n 還有的在控制端上加一個小圓圈,表示還有的在控制端上加一個小圓圈,表示ED端的控制作端的控制作用與圖用與圖6.19所示的相反,即當(dāng)所示的相反,即當(dāng)ED=0時,該門相當(dāng)于普時,該門相當(dāng)于普通通TTL“與非與非”門一樣正常工作;當(dāng)門一樣正常工作;當(dāng)ED=1時,輸出處于時,輸出處于高阻態(tài),如圖高阻態(tài),如圖6.20所示。所示
18、。n當(dāng)三態(tài)門輸出端處于高阻狀態(tài)時當(dāng)三態(tài)門輸出端處于高阻狀態(tài)時,該門電路表面上仍與整,該門電路表面上仍與整個電路系統(tǒng)相接,但實際上對整個系統(tǒng)的邏輯功能和電氣個電路系統(tǒng)相接,但實際上對整個系統(tǒng)的邏輯功能和電氣特性均不發(fā)生任何影響,特性均不發(fā)生任何影響,如同沒把它接入系統(tǒng)一樣如同沒把它接入系統(tǒng)一樣。 n利用三態(tài)門的上述特性可實現(xiàn)不同設(shè)備與總線的連接控制,利用三態(tài)門的上述特性可實現(xiàn)不同設(shè)備與總線的連接控制,如圖如圖6.21所示所示。由圖可見,只要使其中的某一個控制信號。由圖可見,只要使其中的某一個控制信號為為1,即可實現(xiàn)相應(yīng)的設(shè)備與總線相連。當(dāng)然在某一時刻,即可實現(xiàn)相應(yīng)的設(shè)備與總線相連。當(dāng)然在某一時刻
19、內(nèi),只能使一個控制信號為內(nèi),只能使一個控制信號為1;否則??偩€上的信號將發(fā);否則??偩€上的信號將發(fā)生混亂。生混亂。 圖圖6.21 利用三態(tài)門實觀不同設(shè)備與總線的連接利用三態(tài)門實觀不同設(shè)備與總線的連接n另外,三態(tài)門也可方便地應(yīng)用于雙向信息傳輸?shù)目刂粕?,另外,三態(tài)門也可方便地應(yīng)用于雙向信息傳輸?shù)目刂粕?,如圖如圖6.22所示所示。圖圖6.22 利用三態(tài)門實現(xiàn)雙向傳輸控制利用三態(tài)門實現(xiàn)雙向傳輸控制n當(dāng)希望當(dāng)希望B2B1時,只要使:時,只要使: G1有效有效(正常工作正常工作),令它的,令它的E/D=1; G2高阻態(tài)高阻態(tài)(第三態(tài)第三態(tài)),令它的,令它的E/D=0。n當(dāng)希望當(dāng)希望B1B2時,只要使:時,
20、只要使: G1高阻態(tài)高阻態(tài)(第三態(tài)第三態(tài)),使其,使其E/D=0; G2有效有效(正常工作正常工作),使其,使其E/D=1。n一個由三態(tài)門控制的具有雙向一個由三態(tài)門控制的具有雙向I/O(輸入輸入/輸出輸出)功能的數(shù)碼功能的數(shù)碼寄存器電路寄存器電路如圖如圖6.23所示所示。由圖可見,當(dāng)。由圖可見,當(dāng)允許輸入允許輸入信號為信號為1時,數(shù)據(jù)將被送入數(shù)碼寄存器;當(dāng)時,數(shù)據(jù)將被送入數(shù)碼寄存器;當(dāng)允許輸出允許輸出信號為信號為1時,時,數(shù)據(jù)將由數(shù)碼寄存器送出。同樣,允許輸入信號和允許輸數(shù)據(jù)將由數(shù)碼寄存器送出。同樣,允許輸入信號和允許輸出信號不能同時為出信號不能同時為1。 圖圖6.23 具有雙向具有雙向I/O
21、功能的數(shù)碼寄存器電路功能的數(shù)碼寄存器電路6.2.3 ECL門電路門電路為了進(jìn)一步提高門電路的工作速度,縮短平均時延,人們?yōu)榱诉M(jìn)一步提高門電路的工作速度,縮短平均時延,人們研制了另一類使晶體管器件根本不進(jìn)入飽和狀態(tài)的邏輯電研制了另一類使晶體管器件根本不進(jìn)入飽和狀態(tài)的邏輯電路,叫作發(fā)射極耦合邏輯電路路,叫作發(fā)射極耦合邏輯電路(Emitter Coupled Logie),簡稱簡稱ECL電路電路。ECL電路仍屬于雙極型半導(dǎo)體器件。電路仍屬于雙極型半導(dǎo)體器件。ECL電路中的晶體管只工作在放大態(tài)和截止態(tài),不進(jìn)入飽電路中的晶體管只工作在放大態(tài)和截止態(tài),不進(jìn)入飽和態(tài),所以它的突出優(yōu)點是速度快。它的缺點是功耗
22、較大,和態(tài),所以它的突出優(yōu)點是速度快。它的缺點是功耗較大,又由于晶體管工作于放大態(tài)時容易把輸入的干擾信號也相又由于晶體管工作于放大態(tài)時容易把輸入的干擾信號也相應(yīng)放大,因而電路的抗干擾能力降低了。應(yīng)放大,因而電路的抗干擾能力降低了。ECL電路一般應(yīng)用于主要目標(biāo)是高速度,對功率消耗不作電路一般應(yīng)用于主要目標(biāo)是高速度,對功率消耗不作為主要考慮,而且抗干擾措施比較好的場合。某些高速大為主要考慮,而且抗干擾措施比較好的場合。某些高速大型計算機(jī)采用型計算機(jī)采用ECL邏輯電路。邏輯電路。6.3 MOS門門電路電路n以以MOS管作為開關(guān)元件的門電路叫做管作為開關(guān)元件的門電路叫做MOS門電路門電路。同雙。同雙極
23、型的極型的TTL集成邏輯門電路一樣,集成邏輯門電路一樣,MOS器件也有各種各器件也有各種各樣的集成邏輯門電路,如樣的集成邏輯門電路,如“與與”門、門、“或或”門、門、“非非”門、門、“與非與非”門、門、“或非或非”門等。就邏輯功能而言,它們與門等。就邏輯功能而言,它們與TTL門電路并無區(qū)別。門電路并無區(qū)別。n MOS電路的最基本邏輯單元是反相器電路的最基本邏輯單元是反相器(“非非” 門門)。由。由MOS管構(gòu)成的反相器電路如圖管構(gòu)成的反相器電路如圖6.25所示。所示。圖圖6.24 MOS三極管三極管 圖圖6.25 MOS管反相器管反相器n MOS管管反相器的漏極負(fù)載不是像雙極型三極管反相器那反相
24、器的漏極負(fù)載不是像雙極型三極管反相器那樣用電阻作負(fù)載,而是用一只樣用電阻作負(fù)載,而是用一只MOS管作負(fù)載,稱其為負(fù)管作負(fù)載,稱其為負(fù)載管。因為載管。因為MOS電路中要在半導(dǎo)體晶片上制造一個電路中要在半導(dǎo)體晶片上制造一個MOS管要比制造一個電阻容易,而且所占的面積要小得多。管要比制造一個電阻容易,而且所占的面積要小得多。n MOS電路的電路的一個突出優(yōu)點是功耗低一個突出優(yōu)點是功耗低。由于。由于MOS管的柵極管的柵極和源極、漏極之間并不存在直接通路,所以器件的輸入阻和源極、漏極之間并不存在直接通路,所以器件的輸入阻抗極高??箻O高。n MOS電路的電路的另一個優(yōu)點是尺寸小另一個優(yōu)點是尺寸小,在相當(dāng)于
25、一只雙極型,在相當(dāng)于一只雙極型晶體管所占的面積上能制作晶體管所占的面積上能制作50只只MOS管。管。nMOS電路的電路的主要缺點是工作速度較主要缺點是工作速度較TTL電路電路低低。6.4 邏輯門電路的性能指標(biāo)邏輯門電路的性能指標(biāo)6.4.1 輸出高電平輸出高電平(VOH)和輸出低電平和輸出低電平(VOL)nTTL“與非與非”門的輸出高電平門的輸出高電平VOH是指當(dāng)輸入端有一個是指當(dāng)輸入端有一個(或幾或幾個個)接低電平時,門電路的輸出電平。其典型值為接低電平時,門電路的輸出電平。其典型值為3.6V,指,指標(biāo)為標(biāo)為VOH3V。nTTL“與非與非”門的輸出低電平門的輸出低電平VOL是指在額定負(fù)載下,輸
26、入是指在額定負(fù)載下,輸入全為高電平時的輸出電平。全為高電平時的輸出電平。VOL的指標(biāo)為的指標(biāo)為VOL0.35V。6.4.2 關(guān)門電平關(guān)門電平(VOFF)、開門電平、開門電平(VON)和閾值電平和閾值電平 (VT)n通過實驗可以測出,一個門電路的輸出電平隨著輸入電平通過實驗可以測出,一個門電路的輸出電平隨著輸入電平的變化而變化,并且反映出一定的對應(yīng)關(guān)系,反映這種輸?shù)淖兓兓?,并且反映出一定的對?yīng)關(guān)系,反映這種輸入輸出電平對應(yīng)關(guān)系的函數(shù)曲線稱為入輸出電平對應(yīng)關(guān)系的函數(shù)曲線稱為門電路的電壓傳輸特門電路的電壓傳輸特性曲線性曲線。nTTL“非非”門的電壓傳輸特性曲線,門的電壓傳輸特性曲線,如同如同6.
27、26所示。所示。 圖圖6.26 TTL“非非”門電壓傳輸特性曲門電壓傳輸特性曲n從該曲線可以看到,當(dāng)輸入電平從該曲線可以看到,當(dāng)輸入電平V1由由0V向高變動時,輸向高變動時,輸出電平出電平VO在開始的一段基本保持高電平不變;而當(dāng)在開始的一段基本保持高電平不變;而當(dāng)V1超超過某一數(shù)值過某一數(shù)值VOFF后后,VO就迅速下降達(dá)到低電平,并且當(dāng)就迅速下降達(dá)到低電平,并且當(dāng)V1由由VON繼續(xù)增加時繼續(xù)增加時,VO基本保持低電平不變?;颈3值碗娖讲蛔儭只要輸入電平在只要輸入電平在VOFF 以下就可以使輸出保持在穩(wěn)定的高電以下就可以使輸出保持在穩(wěn)定的高電平平,而只要輸入電平在而只要輸入電平在VON以上就
28、可以使輸出保持在穩(wěn)定的以上就可以使輸出保持在穩(wěn)定的低電平。低電平。n輸入電平輸入電平VOFF和和VON是使輸出電平發(fā)生急劇變化的轉(zhuǎn)折點。是使輸出電平發(fā)生急劇變化的轉(zhuǎn)折點。其中,其中,VOFF稱作關(guān)門電平稱作關(guān)門電平,它是指在保證輸出為額定高電,它是指在保證輸出為額定高電平的平的90%條件下所允許的最大輸入低電平值。條件下所允許的最大輸入低電平值。nVON稱作開門電平稱作開門電平,它是指在保證輸出為額定低電平時所,它是指在保證輸出為額定低電平時所允許的最小輸入高電平值。允許的最小輸入高電平值。n從圖從圖6.26還可以看出,電壓傳輸特性曲線的轉(zhuǎn)折區(qū)所對應(yīng)還可以看出,電壓傳輸特性曲線的轉(zhuǎn)折區(qū)所對應(yīng)的
29、輸入電壓,是輸出為高電平還是低電平的分界線。這個的輸入電壓,是輸出為高電平還是低電平的分界線。這個輸入電壓叫做輸入電壓叫做閾值電壓或門檻電壓閾值電壓或門檻電壓,并用,并用VT表示。表示。n轉(zhuǎn)折區(qū)所對應(yīng)的輸入電壓,實際上有一定的范圍。所以,轉(zhuǎn)折區(qū)所對應(yīng)的輸入電壓,實際上有一定的范圍。所以,通常通常把閾值電壓把閾值電壓VT定義為轉(zhuǎn)折區(qū)中間那一點所對應(yīng)的輸入定義為轉(zhuǎn)折區(qū)中間那一點所對應(yīng)的輸入電壓值。電壓值。n閾值電壓閾值電壓VT是門電路的一個重要特性參數(shù)。在電路的分析是門電路的一個重要特性參數(shù)。在電路的分析計算中,常把它作為決定門電路工作狀態(tài)的關(guān)鍵值。當(dāng)計算中,常把它作為決定門電路工作狀態(tài)的關(guān)鍵值。
30、當(dāng)V1VT時,就認(rèn)為門電路飽和,輸出為低電平;當(dāng)時,就認(rèn)為門電路飽和,輸出為低電平;當(dāng)V1VT時,就認(rèn)為門電路截止,輸出為高電平。時,就認(rèn)為門電路截止,輸出為高電平。 6.4.3 平均延遲時間平均延遲時間n平均延遲時間平均延遲時間(tpd)是一個反映門電路工作速度的重要指標(biāo)。是一個反映門電路工作速度的重要指標(biāo)。n一個脈沖信號通過電子器件,其輸出信號相對于輸入信號一個脈沖信號通過電子器件,其輸出信號相對于輸入信號總會有時間上的延遲,這是由器件本身的物理特性所決定總會有時間上的延遲,這是由器件本身的物理特性所決定的。的。n以反相器為例,它的輸入信號和輸出信號時間關(guān)系如圖以反相器為例,它的輸入信號和輸出信號時間關(guān)系如圖6.27所示。其中所示。其中tdr由為前沿延遲時間,由為前沿延遲時間,tdf為后沿延遲時間。為后沿延遲時間。通常取二者的平均值作為這種門電路的時間延遲指標(biāo),即通常取二者的平均值作為這種門電路的時間延遲指標(biāo),即平均延遲時間平均延遲時間tpd = (tdr+ tdf) /2 圖圖6.27 反相器的時延反相器的時延6.4.4 扇入系數(shù)扇入系數(shù) (Ni) 和扇出系數(shù)和扇出系數(shù) (No)n扇入系數(shù)扇入系數(shù)(Ni):是指符合門電路各項規(guī)定參數(shù)的輸入端數(shù)。是指符合門電路各項規(guī)定參數(shù)的輸入端數(shù)。n扇入系數(shù)是在門電路制造時已被決定。在使用時需要注意扇入系數(shù)是在門電路制造時已被決定
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年企業(yè)內(nèi)部員工培訓(xùn)及技能提升服務(wù)合同范本
- 四月七日世界衛(wèi)生日2024主題活動總結(jié)(6篇)
- 2025年農(nóng)業(yè)訂單種植與收購協(xié)議書
- 2025年官方倉庫租賃協(xié)議
- 2025年臨時演員在影視作品中的雇傭合同示例
- 2025年再婚配偶財產(chǎn)分配規(guī)定協(xié)議
- 2025版學(xué)生權(quán)益保護(hù)協(xié)議書
- 2025年交通基礎(chǔ)設(shè)施設(shè)計與施工合同協(xié)議
- 2025年全球電子商務(wù)合作協(xié)議
- 2025年設(shè)備采購與租賃合同模版
- 華為認(rèn)證HCIA-Security安全H12-711考試題庫及答案
- 建筑工地春節(jié)前安全教育
- DL-T 5148-2021水工建筑物水泥灌漿施工技術(shù)條件-PDF解密
- 宗教知識的課件
- GB/T 22849-2024針織T恤衫
- (詳盡多應(yīng)用版)鋼結(jié)構(gòu)工程合同范本(完整版)
- 設(shè)備維保的維修流程與服務(wù)流程
- 隔膜計量泵維護(hù)檢修規(guī)程培訓(xùn)
- 《生物制品技術(shù)》課程標(biāo)準(zhǔn)
- 心血管內(nèi)科高血壓一病一品
- 七年級歷史上冊-2024年中考?xì)v史復(fù)習(xí)教材必考知識點教案(人教部編版統(tǒng)編版)
評論
0/150
提交評論