![實(shí)驗(yàn)33 組合邏輯電路設(shè)計(jì)2資料_第1頁(yè)](http://file3.renrendoc.com/fileroot3/2021-11/21/622de6ae-5249-4c5d-a07d-5b1e39d860e2/622de6ae-5249-4c5d-a07d-5b1e39d860e21.gif)
![實(shí)驗(yàn)33 組合邏輯電路設(shè)計(jì)2資料_第2頁(yè)](http://file3.renrendoc.com/fileroot3/2021-11/21/622de6ae-5249-4c5d-a07d-5b1e39d860e2/622de6ae-5249-4c5d-a07d-5b1e39d860e22.gif)
![實(shí)驗(yàn)33 組合邏輯電路設(shè)計(jì)2資料_第3頁(yè)](http://file3.renrendoc.com/fileroot3/2021-11/21/622de6ae-5249-4c5d-a07d-5b1e39d860e2/622de6ae-5249-4c5d-a07d-5b1e39d860e23.gif)
![實(shí)驗(yàn)33 組合邏輯電路設(shè)計(jì)2資料_第4頁(yè)](http://file3.renrendoc.com/fileroot3/2021-11/21/622de6ae-5249-4c5d-a07d-5b1e39d860e2/622de6ae-5249-4c5d-a07d-5b1e39d860e24.gif)
![實(shí)驗(yàn)33 組合邏輯電路設(shè)計(jì)2資料_第5頁(yè)](http://file3.renrendoc.com/fileroot3/2021-11/21/622de6ae-5249-4c5d-a07d-5b1e39d860e2/622de6ae-5249-4c5d-a07d-5b1e39d860e25.gif)
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、實(shí)驗(yàn)實(shí)驗(yàn)3.3 組合邏輯電路設(shè)計(jì)組合邏輯電路設(shè)計(jì)2一、實(shí)驗(yàn)?zāi)康囊?、?shí)驗(yàn)?zāi)康?1.掌握使用中規(guī)模集成芯片譯碼器和數(shù)據(jù)選擇器設(shè)計(jì)組合邏輯電路的方法。 1.設(shè)計(jì)一個(gè)1 1位二進(jìn)制全減器,要求: 用芯片74LS13874LS138譯碼器及74LS20“74LS20“與非”門各一片實(shí)現(xiàn)(表3.3.1)。 用兩片數(shù)據(jù)選擇器74LS15174LS151芯片實(shí)現(xiàn)(表3.3.1) 。 二、實(shí)驗(yàn)任務(wù)二、實(shí)驗(yàn)任務(wù) 數(shù)字電路實(shí)驗(yàn)箱( 74LS20 74LS20、74LS13874LS138、74LS15174LS151數(shù)字集成芯片、脈沖源 )、數(shù)字萬(wàn)用表、示波器、導(dǎo)線。三、實(shí)驗(yàn)設(shè)備三、實(shí)驗(yàn)設(shè)備四、實(shí)驗(yàn)原理及步驟四、實(shí)
2、驗(yàn)原理及步驟74LS13874LS138引腳圖74LS15174LS151引腳圖74LS13874LS138邏輯符號(hào)輸入輸出端說(shuō)明E1、 : :使能控制端, E1=1, AE2BE2022BAEE時(shí)芯片正常工作,輸出與輸入二進(jìn)制碼相對(duì)應(yīng),其它狀態(tài)無(wú)譯碼輸出。ABCY 0ABCY 1ABCY 2BACY 3ABCY 4ABCY 5ACBY 6CBAY 7C C、B B、A A:輸入端Y Y7 7Y Y0 0:輸出端(低電平有效)輸入高位輸入低位 輸輸 入入 輸輸 出出E1 E2A+E2B A2 A1 A0Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 0 1 1 1 0 0 0 0 1 0
3、0 0 0 1 0 0 0 1 1 0 0 0 1 1 0 0 1 0 1 0 0 1 0 1 0 0 1 1 1 0 0 1 1 1 0 1 0 0 1 0 1 0 0 1 0 1 0 1 1 0 1 0 1 1 0 1 1 0 1 0 1 1 0 1 0 1 1 1 1 0 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 1 1 1 1 1 0 01 1 1 1 1 1 1 1 1 1 1 1 0 0 1 11 1 1 1 1 1 1 1 1 1 0 0 1 1 1 11
4、1 1 1 1 1 1 1 0 0 1 1 1 1 1 11 1 1 1 1 1 0 0 1 1 1 1 1 1 1 11 1 1 1 0 0 1 1 1 1 1 1 1 1 1 11 1 0 0 1 1 1 1 1 1 1 1 1 1 1 10 0 1 1 1 1 1 1 1 1 1 1 1 1 1 174LS138 74LS138 功能表功能表低電平低電平有效有效輸出端輸出端低低電平電平有效有效 按右圖接線(輸入接電平開關(guān),輸出接發(fā)光二極管),控制電平開關(guān)K1K1K3K3,使得A A2 2A A1 1A A0 0從000000111111變化,輸出二極管應(yīng)為對(duì)應(yīng)的一盞燈不亮(低電平輸出)。
5、亮燈情況符合功能表的芯片則為好的。根據(jù)74LS13874LS138功能表判斷芯片好壞:2A1A0A0Y1Y2Y3Y4Y5Y6Y7Y74LS13874LS138E1 E2A E2B+5V+5V“0”K1 K2 K3K1 K2 K3輸入電平開關(guān)輸出發(fā)光二極管74LS15174LS151YYE2A1A0A7D6D5D4D3D2D0D1D74LS15174LS151邏輯符號(hào)邏輯符號(hào)低電平有效A A2 2、A A1 1、A A0 0:地址輸入端D D7 7D D0 0:數(shù)據(jù)輸入端Y Y,Y Y:輸出端 輸入輸出端說(shuō)明E: :使能輸入端,E =0時(shí)芯片工作,由地址輸入端控制輸出選擇相應(yīng)的數(shù)據(jù)輸入端 E =
6、1時(shí)禁止?fàn)顟B(tài)Y7012DAAA6012DAAA5012DAAA4012DAAA3012DAAA2012DAAA1012DAAA0012DAAA= m7D7 m6D6 m5D5 m4D4 m3D3 m2D2 m1D1 m0D0輸入輸入高位高位輸入輸入低位低位 輸輸 入入 輸輸 出出 E A2 A1 A0D7D0 Y Y 1 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 1 0 0 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 1 0 0 1 1 1 0 1 1 1 0 1 0 1
7、D D7 7 D D0 0 D D0 0 D D0 0 D D7 7 D D0 0 D D1 1 D D1 1 D D7 7 D D0 0 D D2 2 D D2 2 D D7 7 D D0 0 D D3 3 D D3 3 D D7 7 D D0 0 D D4 4 D D4 4 D D7 7 D D0 0 D D5 5 D D5 5 D D7 7 D D0 0 D D6 6 D D6 6 D D7 7 D D0 0 D D7 7 D D7 774LS151 74LS151 功能表功能表使能端使能端低低電平電平有效有效按左圖接線,控制電平開關(guān)K1K1K3K3來(lái)改變地址端,使A A2 2A A1
8、1A A0 0從000000111111變化,同時(shí)僅讓對(duì)應(yīng)的數(shù)據(jù)端接高電平,其它接低電平。則輸出亮燈應(yīng)與對(duì)應(yīng)的數(shù)據(jù)端高、低電平相對(duì)應(yīng),表明芯片是好的。根據(jù)74LS15174LS151功能表判斷芯片好壞:輸出發(fā)光二極管“0”+5V+5V74LS15174LS151YYE7D6D5D4D3D2D0D1DA2A2A1A1A0A00 0K2K2K4K4K5K5K6K6K7K7K8K8K9K9K10K10K11K11K3K3K1K1輸入電平開關(guān)函數(shù)變量數(shù) = 輸入二進(jìn)制代碼位數(shù)v據(jù)題目輸入和輸出要求及相互關(guān)系,進(jìn)行邏輯抽象,即說(shuō)明邏輯變量;v寫出輸出為“1 1”最小項(xiàng)表達(dá)式,化簡(jiǎn)成給定的芯片邏輯表達(dá)式;
9、v用邏輯符號(hào)畫出該邏輯表達(dá)式的邏輯電路圖 (注意輸入高、低位不要弄錯(cuò))。譯碼器的設(shè)計(jì)步驟:v選擇集成二進(jìn)制譯碼器v列出真值表;v據(jù)題目輸入和輸出要求及相互關(guān)系,進(jìn)行邏輯抽象,即說(shuō)明邏輯變量;v寫出輸出為“1 1”最小項(xiàng)表達(dá)式;v用邏輯符號(hào)畫出該邏輯表達(dá)式的邏輯電路圖,最小項(xiàng)表達(dá)式中出現(xiàn)的將對(duì)應(yīng)的DiDi接“1 1”,反之接“0 0”。(注意輸入高、低位不要弄錯(cuò),中規(guī)模集成電路的芯片的輸入端接“1”“1”時(shí)決不允許按懸空處理)。數(shù)據(jù)選擇器的設(shè)計(jì)步驟:v列出真值表;若選擇器的地址數(shù)輸入變量數(shù),將高位地址端和相應(yīng)的數(shù)據(jù)輸入端接地;若選擇器的地址數(shù)輸入變量數(shù),用降維卡諾圖;設(shè)計(jì)舉例:設(shè)計(jì)三位二進(jìn)制(
10、(C C、B B、A)A)中有奇數(shù)個(gè)“1 1”時(shí),輸出F F就為“1 1”電路: 用74LS13874LS138譯碼器及74LS20“74LS20“與非”門芯片實(shí)現(xiàn)。 用74LS15174LS151數(shù)據(jù)選擇器芯片實(shí)現(xiàn)。 列真值表0 0 00 0 00 00 0 10 0 10 1 00 1 00 1 10 1 11 0 01 0 01 0 11 0 11 1 01 1 01 1 11 1 11 11 10 01 10 00 01 1C B AF根據(jù)真值表寫出最小項(xiàng):根據(jù)真值表寫出最小項(xiàng):( (用用74LS13874LS138實(shí)現(xiàn)實(shí)現(xiàn)) )7421YYYYF2A1A0A0Y1Y2Y3Y4Y5Y6
11、Y7Y74LS138& F C B AE1 E2A E2B“1”“0”令令A(yù)2=CA1=BA0=A高位高位化簡(jiǎn)至給定芯片邏輯表達(dá)式(用74LS13874LS138、74LS2074LS20實(shí)現(xiàn))7421YYYYF74LS2074LS20邏輯電路邏輯電路F=m1D1+m2D2+m4D2+m7D7化簡(jiǎn)至給定芯片邏輯表達(dá)式(用74LS15174LS151實(shí)現(xiàn))令令A(yù)2=C A1=B A0=AD1=D2=D4=D7=“1”D0=D3=D5=D6=“0”“0”2A1A0ACBA高高位位E1D4D5D7D0D2D3D6D“1”Y74LS151 F邏輯電路邏輯電路 2.根據(jù)給定芯片的管腳圖,電源均按
12、和地接入(注意不要接反)。按照設(shè)計(jì)好的邏輯電路圖連接電路,輸入接銀色鈕子開關(guān),輸出接發(fā)光二極管,控制輸入開關(guān),驗(yàn)證真值表,觀察表示輸出的發(fā)光二極管的亮燈情況。 1.用萬(wàn)用表 擋、電阻擋或?qū)?dǎo)線連接電源與輸出發(fā)光二極管等方法檢查導(dǎo)線導(dǎo)通情況,當(dāng)萬(wàn)用表發(fā)出蜂鳴聲、阻值示數(shù)約為 或發(fā)光二極管亮?xí)r,均表示導(dǎo)線導(dǎo)通。 3.在實(shí)驗(yàn)時(shí),對(duì)于中規(guī)模中規(guī)模集成電路的芯片的輸入端接“1”“1”時(shí)決不允許按懸空處理。五、實(shí)驗(yàn)步驟五、實(shí)驗(yàn)步驟 4.用萬(wàn)用表?yè)鯗y(cè)量任務(wù)一的輸入、輸出電位(即輸入、輸出在邏輯“0 0”和“1 1”時(shí)對(duì)地電壓,正常的電壓值范圍“組合一”已介紹)。表3.3.1 5. C接高電平,B作控制端,A
13、接10kHz脈沖,記錄138芯片輸入C與輸出Di的波形。示波器的電壓衰減置/每格(可從真值表中得到理論上的A與Di的波形加以核對(duì))。 在驗(yàn)證真值表時(shí),如輸出狀態(tài)出現(xiàn)錯(cuò)誤,可利用它們的功能表對(duì)芯片的好壞進(jìn)行判斷,測(cè)試結(jié)果符合功能表的,表明芯片是好的,否則說(shuō)明該芯片故障。故障檢查六、實(shí)驗(yàn)報(bào)告要求六、實(shí)驗(yàn)報(bào)告要求 2.完成任務(wù)一的電位測(cè)試表格3.3.1。 1.按譯碼器和數(shù)據(jù)選擇器的設(shè)計(jì)步驟設(shè)計(jì)實(shí)驗(yàn)電路,并寫出詳細(xì)設(shè)計(jì)過(guò)程。 3. 定量記錄138芯片輸入A與輸出Di的波形。(C接高電平,B作控制端,A接10kHz脈沖)4.根據(jù)測(cè)試數(shù)據(jù),得出結(jié)論。完成思考題。七、注意事項(xiàng)七、注意事項(xiàng)因?yàn)橄渖w與主箱間沒(méi)有電的連接,所以箱蓋上的每個(gè)芯片電源需通過(guò)主箱電源(+和地)接入。 在實(shí)驗(yàn)時(shí),對(duì)于中規(guī)模集成電路的芯片的輸入端接時(shí)決不允許決不允許按懸空處理。不可在接通電源的情況下插入或拔出芯片。注意一定要先查導(dǎo)線,再開始接線。每個(gè)芯片都需接入一對(duì)電源,按和地接入。為防止遺漏,可把它定為接線的第一步。注意不要接反,否則會(huì)燒壞芯片。 2.用兩片74LS13874LS138譯碼器實(shí)現(xiàn)一個(gè)4 4線-1616線譯碼器。八、補(bǔ)充
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 公司借用協(xié)議合同范本
- 2025至2030年中國(guó)鉆井液用絮凝包被劑數(shù)據(jù)監(jiān)測(cè)研究報(bào)告
- 2025至2030年中國(guó)直列式柴油機(jī)噴油器總成數(shù)據(jù)監(jiān)測(cè)研究報(bào)告
- 2025至2030年中國(guó)澆注料數(shù)據(jù)監(jiān)測(cè)研究報(bào)告
- 2025年雙灰紙板項(xiàng)目可行性研究報(bào)告
- 2025至2030年中國(guó)杠桿浮球式疏水閥數(shù)據(jù)監(jiān)測(cè)研究報(bào)告
- 2025至2030年中國(guó)套筒螺絲批數(shù)據(jù)監(jiān)測(cè)研究報(bào)告
- 2025至2030年移動(dòng)式澆注攪拌機(jī)項(xiàng)目投資價(jià)值分析報(bào)告
- 2025至2030年電腦用紙項(xiàng)目投資價(jià)值分析報(bào)告
- 2024年12月2025年甘肅省慶陽(yáng)市鎮(zhèn)原縣事業(yè)單位引進(jìn)高層次和急需緊缺人才40人筆試歷年典型考題(歷年真題考點(diǎn))解題思路附帶答案詳解
- 分層作業(yè),分出活力小學(xué)數(shù)學(xué)作業(yè)分層設(shè)計(jì)的有效策略
- 2023湖南省修訂醫(yī)療服務(wù)價(jià)格項(xiàng)目匯總表
- 驗(yàn)證機(jī)械能守恒物理實(shí)驗(yàn)報(bào)告
- (完整)雙溪課程評(píng)量表
- 成人機(jī)械通氣患者俯臥位護(hù)理2023護(hù)理團(tuán)體標(biāo)準(zhǔn)7
- 體育心理學(xué)(第三版)PPT全套教學(xué)課件
- 【鋼鐵冶煉】-銻冶煉先關(guān)工藝
- 拉線的制作詳細(xì)
- 護(hù)理管理組織體系架構(gòu)圖
- 漸變方格模板
- 潛水作業(yè)指導(dǎo)書
評(píng)論
0/150
提交評(píng)論