LCD 電視線路原理_第1頁
LCD 電視線路原理_第2頁
LCD 電視線路原理_第3頁
LCD 電視線路原理_第4頁
LCD 電視線路原理_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、.PAGE :.;第三章 LCD電視野路原理 RF CVBS YCbCr 圖1:LCD電視原理框圖 DVI接 收器 LCD模塊 隔行/逐行 轉(zhuǎn)換模塊 數(shù)字YUV信號 S-Video 普通模擬 電視信號 處置 YUV/Sync 模擬信號/ 數(shù)字信號 轉(zhuǎn)換ADC LCD圖像 信號處置 (SCALER) 模擬VGA/ 數(shù)字VGA 信號轉(zhuǎn)換ADC DVI接納器 VGA接口 DVI接口 LCD顯示數(shù)據(jù) 或 伴音信號 1 21 3 4 6 5 8 7 CPU模塊 供電模塊 9 10 LCD電視的原理框圖如上圖1所示,主要由以下幾個部分組成:普通模擬電視信號處置模塊。該模塊與普通電視機中的電視信號處置部分功

2、能一樣,其可接受多種輸入信號格式,如RF電視射頻信號、CVBS復(fù)合電視信號、S-Video信號、色差分量信號等。 RF電視射頻信號的接納普通運用一體化二合一高頻頭進展處置,處置后可直接輸出復(fù)合電視信號和解調(diào)的伴音信號。同時,高頻頭也可輸出第二伴音中頻信號SIF提供應(yīng)帶麗音解碼的機型運用。高頻頭輸出的復(fù)合電視信號經(jīng)視頻解碼IC處置后,輸出模擬YUV或RGB信號及行場同步信號供數(shù)字板進展處置運用。模擬信號/數(shù)字信號轉(zhuǎn)換模塊。該模塊把三通道模擬YUV或RGB信號,經(jīng)過AD轉(zhuǎn)換器處置后,轉(zhuǎn)變?yōu)?4路數(shù)字YUV或RGB信號提供應(yīng)逐行處置板運用。隔行/逐行轉(zhuǎn)換模塊。該模塊把隔行格式的數(shù)字YUV或RGB信號

3、進展逐行處置后輸出一規(guī)范逐行格式的數(shù)字YUV或RGB信號。模擬VGA/ 數(shù)字VGA信號轉(zhuǎn)換模塊。該模塊主要用把PC輸出的規(guī)范模擬VGA視頻信號轉(zhuǎn)變成24位的并行數(shù)字VGA視頻信號。DVI串行/并行轉(zhuǎn)換模塊。這部分的功能主要由DVI接納器來實現(xiàn)。其接納PC輸出的規(guī)范串行數(shù)字視頻DVI信號,然后將其轉(zhuǎn)變?yōu)?4位或48位并行數(shù)字視頻信號。LCD圖像處置模塊 (SCALER)。該模塊的中心是一個高性能的平板圖像處置器,可對前端進來的多種格式數(shù)字視頻信號進展處置,輸出平板顯示模塊可接受的平板圖像顯示數(shù)據(jù)格式。其主要功能有:數(shù)字色度亮度處置、彩色校正、圖像大小縮放、畫質(zhì)改善、運動補償、邊緣平滑等。DVI并

4、行/串行轉(zhuǎn)換模塊。這部分的功能主要由DVI發(fā)送器來實現(xiàn)。其接納平板圖像處置器輸出的24位或48位平板圖像顯示數(shù)據(jù),然后將其轉(zhuǎn)變?yōu)镈VI規(guī)范的串行輸出數(shù)據(jù)格式,直接銜接帶DVI輸入接口的LCD顯示模塊。LCD顯示模塊。該模塊是LCD-TV的顯示終端,其接納平板圖像處置器輸出的平板圖像顯示數(shù)據(jù)或DVI格式的平板圖像顯示數(shù)據(jù),與LCD顯示模塊的輸入接口有關(guān),經(jīng)內(nèi)部時序控制電路轉(zhuǎn)換后驅(qū)動LCD屏顯示出正確的視頻圖像。CPU模塊。提供人機接口及對電路的各個功能模塊進展功能設(shè)置和控制。10、供電模塊。對電源接口輸入的12V和24V直流電進展DC/DC轉(zhuǎn)換后,提供系統(tǒng)需求的各種不同電壓。下面以TCL LCD

5、2026電視為例,對LCD電視各個功能模塊的線路原理進展一些詳細的分析。詳細的電路原理請參照附圖的LCD-TV線路原理圖。TCL LCD電視原理框圖如圖2所示。普通模擬電視信號處置模塊模擬板其電路原理如附圖1所示。該模塊主要由高頻頭此高頻頭是外掛的一個小盒子、視頻信號處置器IC201TDA9321H、麗音解碼器IC204MSP3410G、CPU微處置器IC1、EEPROM存儲器IC224C08、動態(tài)梳狀濾波器IC203TDA9181T、畫質(zhì)改善器IC202TDA9178T、功率放大器IC206TPA1517、電源控制器IC804KA278R08等IC及一些外圍器件組成。外掛的高頻頭盒子為一體化

6、二合一高頻頭,內(nèi)部包含了普通數(shù)字高頻頭功能及多制式圖像伴音中頻解調(diào)功能,可直接輸出復(fù)合電視信號和解調(diào)的伴音信號。同時,高頻頭也可輸出第二伴音中頻信號SIF提供應(yīng)帶麗音解碼的機型運用。該高頻頭采用單一5V電源供電,內(nèi)含DC/DC轉(zhuǎn)換器可把5V變?yōu)轭l率合成所需求的33V調(diào)諧高電壓。該高頻頭具有集成度高、電性能好、體積小分量輕等特點,在LCD電視上采用,一方面可以減小系統(tǒng)的體積及分量,另一方面可以簡化線路的設(shè)計、降低系統(tǒng)本錢,同時也提高了系統(tǒng)的TV接納性能及可靠性。從端口P3-2的第5輸出的復(fù)合視頻信號CVBS經(jīng)C204耦合電容后從IC201的14腳送入IC201內(nèi)部進展處置。IC201運用飛利浦公

7、司消費的高端視頻輸入處置IC,型號為TDA9321H。TDA931H的內(nèi)部集成了多制式圖像及伴音中頻解調(diào)處置功能在本線路上沒有運用、視頻輸入選擇開關(guān)、多制式視頻信號解碼及處置、YUV輸入輸出接口、行場同步小信號處置等功能。從14腳CVBSint進入的TV復(fù)合視頻信號,16腳CVBS1進入的AV視頻信號,18腳CVBS2進入的自測試圖像視頻信號本機是空腳,20腳CVBS3/Y3、21腳C3和23腳CVBS4/Y4、24腳C4進入的S端子信號,經(jīng)內(nèi)部視頻輸入選擇開關(guān)選擇后,送入視頻解碼單元進展處置,假設(shè)選擇的是復(fù)合視頻信號輸入,該信號經(jīng)選擇開關(guān)后將從26腳COMB CVBS輸出,經(jīng)Q1BC847緩

8、沖后從IC203的12腳Y/CVBSI送入TDA9181T的內(nèi)部進展Y/C分別,分別出來的Y和C信號分別從IC203的14腳Y/Vout、16腳COUT輸出,經(jīng)電容C213、C214耦合,從IC201的28腳COMB Y、29腳COMB C送入IC201的內(nèi)部進展視頻解碼。解碼出來的YUV分量信號經(jīng)內(nèi)部處置后,分別從IC201的49腳Yo、50腳Uo和51腳Vo輸出,從IC202的6腳Yin、8腳Uin和9腳Vin進入TDA9178T的內(nèi)部進展畫質(zhì)改善處置后,從IC202的19腳Yout、17腳Uout和16腳Vout輸出,經(jīng)Q203Q208三極管BC847組成的兩級緩沖器緩沖后從接口P201

9、輸出到數(shù)字板的逐行轉(zhuǎn)換模塊做進一步處置。IC201分別出的行場同步信號也分別從60腳HACLP和61腳VA,經(jīng)P201銜接到數(shù)字板的逐行轉(zhuǎn)換模塊。從高頻頭送出來的第二伴音中頻信號SIF,經(jīng)電容CN28耦合后,銜接到IC204MSP3410G的50腳ANA_1+。IC204為多規(guī)范麗音解碼IC,可解碼各種不同制式的數(shù)字伴音規(guī)范。IC204可根據(jù)當(dāng)前的伴音格式是立體聲伴音或是單聲道伴音而選擇高頻頭的SIF為輸入或AUDIO為輸入。從AV輸入端口來的一路音頻信號分別IC204的44腳SC1_LI、45腳SC1_RI輸入。IC204根據(jù)當(dāng)前的任務(wù)方式選擇相應(yīng)的輸入通道,經(jīng)內(nèi)部處置后分別輸出兩路伴音信號

10、。一路從IC204的17腳DACA_R和18DACA_L腳輸出,經(jīng)電容CN35、CN36耦合后,進入耳機功率放大器IC3TDA2822D的6、7腳,經(jīng)音頻放大后由1、3腳輸出音頻信號,主要用于監(jiān)聽,驅(qū)動小功率耳機。另一路從IC204的20腳DACM_R和21DACM_L腳輸出,送入IC206TPA1517進展功率放大后去推進喇叭發(fā)出聲音。IC206為3W x 2雙通道立體聲功率放大器TPA1517,采用20腳DIP封裝,單9.5V-18V任務(wù)電壓,任務(wù)時無需散熱片,可利用電路板銅箔及本身散熱,其詳細運用線路如附圖1所示。模擬板的控制功能由IC1來實現(xiàn)。IC1為80C51內(nèi)核監(jiān)視器公用CPU,內(nèi)

11、部集成512Byte數(shù)據(jù)RAM、64Kbyte 程序FLASH-ROM、AD轉(zhuǎn)換器、I2C總線接口、自測圖案發(fā)生器、行場同步信號處置器等功能。主要提供人機接口、模擬板設(shè)置及控制、與數(shù)字板通訊等功能。主要管腳功能有:43腳和44腳為VGA行場同步輸入端,26腳和27腳為面板按鍵輸入端,19腳為紅外遙控信號輸入端,16腳為LCD面板電源控制輸出端,15腳為內(nèi)部自測試圖案視頻輸出端,23腳和24腳為I2C總線時鐘及數(shù)據(jù)端。IC804為4腳TO-220封裝的8V四端穩(wěn)壓器,型號為KA278R08或其他功能相當(dāng)?shù)男吞枺涔苣_功能及典型運用如圖4所示。+12V +1腳:VIN電壓輸入2腳:VOUT電壓輸出

12、3腳:GND接地4腳:ON/OFF輸出控制1234+278R08 +8V 圖4:278R08管腳功能及典型運用二、逐行轉(zhuǎn)換處置模塊這部分線路原理如附圖25所示。詳細功能的實現(xiàn)主要由U3AD9883和U6FLI2200兩塊IC組成。AD9883是專為平板顯示模擬前端接口設(shè)計的模數(shù)轉(zhuǎn)換集成電路,采用80腳LQFP封裝,單一3.3V供電電壓,內(nèi)置三通道8位140MHz采樣頻率AD轉(zhuǎn)換器,可輸出4:2:2規(guī)范的數(shù)字視頻格式。從模擬板過來的YUV三路模擬色差分量信號,經(jīng)阻抗匹配和低通濾波去掉高頻干擾成分后,分別從AD9883的48、43和54腳耦合進AD9883內(nèi)部,經(jīng)3通道AD轉(zhuǎn)換器轉(zhuǎn)換后分別從AD9

13、883的29腳(RP3端口)、1219腳RP1端口和7077腳RP5端口輸出4:2:2格式的YUV數(shù)字視頻信號。從模擬板過來的行同步信號HSYNC和場同步信號VSYNC,分別從30腳HSYNC和31腳VSYNC從送入AD9883的內(nèi)部,經(jīng)內(nèi)部PLL環(huán)路控制后,產(chǎn)生內(nèi)部任務(wù)所需的時鐘信號及與輸出數(shù)據(jù)對應(yīng)的數(shù)據(jù)同步時鐘信號U3的67腳:DATACK和行同步信號U3的66腳:HSOUT、場同步信號U3的64腳:VSOUT。U3輸出的數(shù)字格式Y(jié)UV信號及同步信號分別從U6的2027腳Y分量輸入、815腳U分量輸入、3039腳V分量輸入、40腳數(shù)據(jù)同步信號、3腳行同步信號和4腳場同步信號輸入,經(jīng)U6內(nèi)部

14、逐行轉(zhuǎn)換、畫質(zhì)改善、運動補償及邊緣平滑等處置后,從U6的6572腳和93102腳輸出16位數(shù)據(jù)格式的逐行YUV數(shù)字信號,U6的8992腳和117腳輸出對應(yīng)的各種同步時鐘信號。U6采用是數(shù)字視頻去隔行處置芯片F(xiàn)LI2200,內(nèi)含多種畫質(zhì)改善功能,可支持525行60Hz NTSC或625行50Hz PAL/SECAM制式信號輸入,可自動檢測輸入視頻信號的制式,支持多種逐行輸出數(shù)據(jù)格式8/10/16/20位YUV或24/30位YPbPr/RGBHV,內(nèi)含SDRAM控制器可在外部銜接2M x 32bit SDRAM,內(nèi)置兩線I2C總線接口,內(nèi)置時鐘發(fā)生器及顯示時序發(fā)生器等功能部件。FLI2200采用1

15、76腳的封裝,3.3V和2.5V雙電壓供電。其詳細得外圍電路銜接及外部SDRAM銜接如附圖35所示。三、VGA接口模塊VGA接口主要處置PC輸出的規(guī)范VGA信號,包括模擬VGA信號和數(shù)字VGA信號兩部分。1、模擬VGA接口模擬VGA接口的詳細線路如附圖6、附圖7和附圖10所示。這部分主要由U11芯片的模擬接口部分及一些外圍元器件組成。U11的型號為JAG ASM,它是一片高集成度、功能強大的平板圖像處置芯片。其采用388腳的封裝,3.3V和2.5V雙電壓供電。內(nèi)部集成了功能強大的平板圖像縮放處置器SCALER、5路獨立的輸入前端兩路模擬輸入接口,兩路數(shù)字輸入接口,一路16位視頻信號輸入接口、3

16、通道8位MHz ADC、SDRAM控制器、PLL時鐘控制器及一些畫質(zhì)改善功能加強等功能模塊。JAG ASM內(nèi)部集成了3通道8位MHz ADC,因此其可和模擬輸入直接銜接,其提供的兩路模擬輸入接口可同時輸入兩路模擬VGA信號。本機只運用了一路模擬輸入接口來銜接一路模擬VGA信號輸入。從規(guī)范15針VGA接口DB15進來的RGB三路模擬信號經(jīng)阻抗匹配及低通濾波后,分別從U11的模擬信號輸入接口A12腳:R1N、A13腳:R1P、A16腳:G1N、A17腳:G1P、A20腳:B1N和A21腳:B1P輸入到U11的內(nèi)部,經(jīng)內(nèi)部AD轉(zhuǎn)換器轉(zhuǎn)化為24位數(shù)字RGB信號后,再送入LCD圖像處置器進展相應(yīng)的處置。

17、2、數(shù)字VGA接口為可選部分,在有DVI輸入接口的機型才有數(shù)字VGA接口的詳細線路如附圖10和附圖16所示。這部分主要由DVI接納芯片U28SiI161和U11的數(shù)字接口部分及一些外圍元器件組成。SiI161是Silicon Image公司消費的平板銜接數(shù)字接納器,該芯片運用了Silicon Image公司的PanelLink數(shù)字技術(shù),可支持VGA到UXGA可選帶寬25-162MHz,兼容DVI1.0接口規(guī)范,支持24位16.7M真彩色,支持1像素/時鐘或2像素/時鐘24位或48位輸出格式。SiI161采用100腳TQFP封裝,單一3.3V供電電壓。詳細線路銜接如附圖16所示。四、LCD圖像處

18、置模塊 (SCALER)TCL LCD-TV的LCD圖像處置模塊主要是基于GENESIS MICROCHIP公司JAG ASM芯片在電路圖上的標(biāo)號為U11的一個詳細實現(xiàn)方案。除了上面所述有關(guān)U11的模擬及數(shù)字接口功能外,U11還提供多個接口來銜接不同的功能輸入,來支持構(gòu)成一個功能強大的LCD平板顯示控制處置方案。1、SDARM接口U11內(nèi)置一個SDRAM接口,可與規(guī)范的SDRAM芯片提供無縫銜接。U11與SDRAM芯片的銜接如附圖8和附圖9所示。附圖9中的U12和U13為兩片容量為2M x 32bit的SDRAM芯片,型號為K4S643232C或其他功能一樣的規(guī)范SDARM芯片型號,采用86腳

19、規(guī)范TSOP封裝,3.3V供電電壓,輸入輸出符合LVTTL電平規(guī)范。兩片SDRAM芯片并聯(lián)銜接,構(gòu)成2M x 64bit構(gòu)造,為U11提供容量為16MB的數(shù)據(jù)RAM供圖像數(shù)據(jù)處置及幀數(shù)據(jù)緩沖運用。2、數(shù)字視頻輸入接口。U11提供兩個24位數(shù)字視頻輸入接口,可以同時銜接兩個24位DVI兼容數(shù)字視頻輸出或1個48位DVI兼容數(shù)字視頻輸出。本機只運用了一路24位數(shù)字視頻輸入接口。從DVI接納器芯片U36:SiI161輸出的24位數(shù)字視頻信號經(jīng)維護電阻后直接送入U11的數(shù)字視頻輸入口PAPA00PA23,供U11內(nèi)部的LCD圖像處置器處置。3、視頻信號輸入接口U11內(nèi)置一個獨立的16位視頻信號輸入接口

20、,可提供與視頻解碼器輸出或MPEG2解碼器輸出等規(guī)范輸出視頻格式的直接銜接。在本設(shè)計中,視頻信號輸入接口銜接U6FLI2200輸出的經(jīng)過去隔行處置后的規(guī)范16位逐行格式視頻信號。詳細的線路銜接如附圖4和附圖10所示。4、LCD顯示接口這部分的詳細線路如附圖11附圖13所示。U11在CPU的控制下從各個接口輸入的信號中選擇一路,然后送到內(nèi)置的LCD圖像處置器中進展處置主要包括畫質(zhì)處置、格式變換、大小縮放、時序變換等。經(jīng)過內(nèi)部的一系列處置后,數(shù)字視頻信號被變換為符合LCD平板顯示的數(shù)據(jù)格式及時序,從U11的平板顯示接口輸出48位或36/24位/18位,詳細的位數(shù)視LCD平板模塊的輸入接口而定,由C

21、PU控制U11選擇平板顯示數(shù)據(jù)和4路同步控制信號。U11平板顯示輸出接口可直接銜接規(guī)范48位或24位并行顯示數(shù)據(jù)輸入方式的LCD模塊,對于支持LVDS信號輸入的LCD模塊,U11平板顯示輸出接口輸出的數(shù)據(jù)及同步控制信號那么要經(jīng)過轉(zhuǎn)換后才干與帶LVDS輸入的LCD模塊銜接,這個轉(zhuǎn)換功能由DVI發(fā)送器芯片來實現(xiàn)。由U11輸出的24位平板顯示數(shù)據(jù)及4路同步信號送入U15進展格式轉(zhuǎn)換。U15采用TI公司的平板銜接發(fā)送器芯片,型號為SN75LVDS83,56腳TSOP封裝,3.3V單供電電壓,時鐘頻率從31MHz-68MHz,支持SVGA到SXGA格式,提供28路并行輸入4路LVDS輸出。轉(zhuǎn)換后的4路L

22、VDS信號分別從U15的47腳Y0P和48腳Y0M、45腳Y1P和46腳Y1M、41腳Y2P和42腳Y2M、37腳Y3P和38腳Y3M、39腳CLKOUTP和40腳CLKOUTM輸出。這部分的電路原理如附圖13所示。5、CPU接口U11經(jīng)過一個8位的并行接口與外部CPU銜接,為了減少管腳,接口采用分時復(fù)用方式,低8位地址與數(shù)據(jù)復(fù)用一個8位口MCAD07。U11與CPU銜接的其他管較為:MCA8、MCA9:與CPU銜接的第8和第9位地址線,MCALE:高電平有效地址鎖存信號輸入,MCRD#:低電平有效讀控制信號輸入,MCWR#:低電平有效寫控制信號輸入,INTR#:低電平有效中斷懇求輸出。詳細線

23、路如附圖10和附圖14所示。五、LCD模塊1024 1 數(shù) 據(jù) 驅(qū) 動 電 路 柵極驅(qū)動 768 1 TFT-LCD面板 1024 x RGB x 768 時序 控制 LVDS芯片可選 RGB 電源控制電路 并行信號 LVDS信號可選 直流電源 背光燈驅(qū)動電源 背光燈CCFL 圖5:LCD模塊內(nèi)部組成原理框圖 TCL的LCD電視采用專為LCD-TV開發(fā)的有源矩陣TFT-LCD顯示屏模塊,具有亮度更高、對比度更大、視角更寬、呼應(yīng)速度更快、分辨率更高液晶屏幕的最正確分辨率普通可達1024X768,較傳統(tǒng)電視300500線的分辨率,具有更高的明晰度、壽命更長、顏色豐富該屏擁有16.7百萬的顏色,畫面

24、層次清楚,顏色絢麗真實等特點。其內(nèi)部原理框圖如圖5所示。六、CPU及供電模塊LCD電視CPU及供電部分的線路原理如附圖14及附圖15所示,其詳細線路原理與普通電視上的大體一樣,提供整個系統(tǒng)的功能控制及電源供應(yīng)。附:IC引腳功能1、Sii161管腳功能類型符號功能電壓值引腳輸出QE0-QE23QO0-QO23ODCKDEHSYNCVSYNCCTL1-CTL324位偶數(shù)據(jù)輸出24位奇數(shù)據(jù)輸出輸出數(shù)據(jù)時鐘數(shù)據(jù)輸出允許行同步輸出場同步輸出通用控制輸出3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS10-17,2

25、0-27,30-3749-56,59-66,69-774446484740-42輸入RX0+RX0-RX1+RX1-RX2+RX2-RXC+RXC-EXT_RESTMDS電壓差分信號輸入數(shù)據(jù)對匹配電阻銜接端模擬差分電壓909185868081939496控制OCK_INVPIXSDFOSTAG_OUTSTSCDTPDOPDODCK極性控制像素輸出格式選擇ODCK輸出格式選擇數(shù)據(jù)輸出格式選擇輸出驅(qū)動才干選擇同步檢測輸出輸出驅(qū)動掉電控制輸入省電方式控制輸入3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS3.3 V CMOS1004173892電源VCCGNDOVCCOGNDAVCCAGNDPVCCPGND數(shù)字內(nèi)核電源數(shù)字內(nèi)核接地輸出部分電源輸出部分接地模擬部分電源模擬部分接地PLL部分電源PLL

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論