《電子設(shè)計(jì)自動(dòng)化》課程教學(xué)大綱(本科)_第1頁(yè)
《電子設(shè)計(jì)自動(dòng)化》課程教學(xué)大綱(本科)_第2頁(yè)
《電子設(shè)計(jì)自動(dòng)化》課程教學(xué)大綱(本科)_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、電子設(shè)計(jì)自動(dòng)化Electronic Design Automation課程編號(hào):學(xué) 分:L5學(xué) 時(shí):32 (其中:講課學(xué)時(shí):16實(shí)驗(yàn)學(xué)時(shí):16上機(jī)學(xué)時(shí):0)先修課程:電工電子技術(shù)適用專業(yè):非電氣信息類工科專業(yè)教 材:EDA技術(shù)實(shí)用教程:Verilog-HDL版,潘松主編,科學(xué)出版社,2013 年第5版一、課程的性質(zhì)與任務(wù)電子設(shè)計(jì)自動(dòng)化是為非電氣信息類工科專業(yè)開設(shè)的一門跨專業(yè)選修課程, 它的主要任務(wù)是通過(guò)授課、實(shí)驗(yàn)等教學(xué)環(huán)節(jié),使學(xué)生了解在系統(tǒng)可編程器件和EDA 技術(shù)的開展趨勢(shì),初步掌握硬件描述語(yǔ)言Verilog-HDL和自上而下的現(xiàn)代電子技術(shù)設(shè) 計(jì)方法,掌握EDA軟件的使用,提高學(xué)生的電子技術(shù)應(yīng)

2、用和科技創(chuàng)新能力,為進(jìn)一 步學(xué)習(xí)EDA技術(shù)和從事與專業(yè)有關(guān)的工程技術(shù)及科學(xué)研究工作打下基礎(chǔ)。二、課程的基本內(nèi)容及要求(一)EDA技術(shù)概述1、教學(xué)內(nèi)容EDA技術(shù)開展概述;EDA技術(shù)的基本內(nèi)容;EDA系統(tǒng)的構(gòu)成;EDA設(shè)計(jì)的基本流程;EDA技術(shù)的開展方向。2、基本要求了解EDA技術(shù)的開展歷史;理解EDA技術(shù)的基本內(nèi)容和EDA系統(tǒng)的構(gòu)成;理 解EDA設(shè)計(jì)的基本流程和EDA技術(shù)的開展方向。(二)可編程邏輯器件的基礎(chǔ)知識(shí)1、教學(xué)內(nèi)容PLD的開展、分類及特點(diǎn);GAL器件的基本結(jié)構(gòu)、性能特點(diǎn);ISP器件的概念、基本結(jié)構(gòu)、原理和特點(diǎn);FPGA器件的基本結(jié)構(gòu)、原理;CPLD器件的基本結(jié)構(gòu)、原理。2、基本要求了解

3、PLD的開展、分類及特點(diǎn);理解GAL器件的基本結(jié)構(gòu)、性能特點(diǎn);理 解ISP器件的概念、基本結(jié)構(gòu)、原理和特點(diǎn);理解FPGA器件的基本結(jié)構(gòu),掌握FPGA 的電路結(jié)構(gòu)和工作原理;理解CPLD基本結(jié)構(gòu)、原理;了解LATTICE、ALTERA、 XILINX三大公司的相關(guān)器件性能及比擬。(三)硬件描述語(yǔ)言Verilog-HDL1、教學(xué)內(nèi)容(1)硬件描述語(yǔ)言 HDL (Verilog-HDL、ABEL-HDL、VHDL);Verilog-HDL特點(diǎn)、設(shè)計(jì)簡(jiǎn)述;Verilog-HDL程序設(shè)計(jì)基本結(jié)構(gòu);Verilog-HDL 中的數(shù)據(jù);Verilog-HDL中的表達(dá)式(操作符、操作數(shù));Verilog-HDL

4、中的順序描述語(yǔ)句;Verilog-HDL中的并行描述語(yǔ)句。2、基本要求了解硬件描述語(yǔ)言 HDL (Verilog-HDL、ABEL-HDL、VHDL); 了解 Verilog-HDL 特點(diǎn);掌握Verilog-HDL程序設(shè)計(jì)基本結(jié)構(gòu);掌握Verilog-HDL中的數(shù)據(jù);掌握 Verilog-HDL中的表達(dá)式(操作符、操作數(shù));掌握Verilog-HDL中的順序描述語(yǔ)句; 掌握Verilog-HDL中的并行描述語(yǔ)句。(四)Verilog-HDL編程實(shí)例及指南1、教學(xué)內(nèi)容(1)組合邏輯電路設(shè)計(jì)(編碼器、譯碼器、加法器);(2)時(shí)序邏輯電路設(shè)計(jì)(寄存器、移位寄存器、計(jì)數(shù)器);(3)自頂向下的系統(tǒng)級(jí)設(shè)

5、計(jì)方法。2、基本要求理解組合邏輯電路設(shè)計(jì)(編碼器、譯碼器、加法器);掌握時(shí)序邏輯電路設(shè)計(jì)(寄 存器、移位寄存器、計(jì)數(shù)器);理解自頂向下的系統(tǒng)級(jí)設(shè)計(jì)方法。三、課程學(xué)時(shí)分配四、大綱說(shuō)明章節(jié)講課實(shí)驗(yàn)上機(jī)一、EDA技術(shù)概述2二、可編程邏輯器件的基礎(chǔ)知識(shí)2三、硬件描述語(yǔ)言Verilog-HDL88四、Verilog-HDL編程實(shí)例及指南48.本課程的實(shí)驗(yàn)要求見電子設(shè)計(jì)自動(dòng)化實(shí)驗(yàn)教學(xué)大綱。.采用多媒體教學(xué)。.每次課后布置1-2道作業(yè)題,作業(yè)與平時(shí)聽課情況占課程成績(jī)的20%;實(shí)驗(yàn) 成績(jī)占課程成績(jī)的30%;課程考查成績(jī)占課程成績(jī)的50%o o五、參考書目.EDA技術(shù)與Verilog-HDL,潘松主編,科學(xué)出版

6、社,2013年第2版.EDA技術(shù)與應(yīng)用,關(guān)可主編,清華大學(xué)出版社,2012年11月第1版2017年5月8日課程簡(jiǎn)介課程編碼:課程名稱:電子設(shè)計(jì)自動(dòng)化英文名稱:Electronic Design Automation分:1.5學(xué) 時(shí):32 (其中:講課學(xué)時(shí):16實(shí)瞼學(xué)時(shí):16上機(jī)學(xué)時(shí):0)課程內(nèi)容:電子設(shè)計(jì)自動(dòng)化是為非電氣信息類工科專業(yè)開設(shè)的一門跨專業(yè)選 修課程,它的主要任務(wù)是通過(guò)授課、實(shí)驗(yàn)等教學(xué)環(huán)節(jié),使學(xué)生了解在 系統(tǒng)可編程器件和EDA技術(shù)的開展趨勢(shì),初步掌握硬件描述語(yǔ)言 Verilog-HDL和自上而下的現(xiàn)代電子技術(shù)設(shè)計(jì)方法,掌握EDA軟件 的使用,提高學(xué)生的電子技術(shù)應(yīng)用和科技創(chuàng)新能力,為進(jìn)一步學(xué)習(xí) EDA技術(shù)和從事

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論