多路彩燈控制器的設計與分析課件_第1頁
多路彩燈控制器的設計與分析課件_第2頁
多路彩燈控制器的設計與分析課件_第3頁
多路彩燈控制器的設計與分析課件_第4頁
多路彩燈控制器的設計與分析課件_第5頁
已閱讀5頁,還剩21頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、第2章 多路彩燈控制器的設計與分析 2.1 系統(tǒng)設計要求2.2 系統(tǒng)設計方案 2.3 主要VHDL源程序 2.4 系統(tǒng)仿真/硬件驗證 2.5 設計技巧分析2.6 系統(tǒng)擴展思路 2.1 系統(tǒng)設計要求 今需設計一個十六路彩燈控制器,6種花型循環(huán)變化,有清零開關,并且可以選擇快慢兩種節(jié)拍。 2.2 系統(tǒng)設計方案 根據系統(tǒng)設計要求可知,整個系統(tǒng)共有三個輸入信號:控制彩燈節(jié)奏快慢的基準時鐘信號CLK_IN,系統(tǒng)清零信號CLR,彩燈節(jié)奏快慢選擇開關CHOSE_KEY;共有16個輸出信號LED15.0,分別用于控制十六路彩燈。 據此,我們可將整個彩燈控制器CDKZQ分為兩大部分:時序控制電路SXKZ和顯示控

2、制電路XSKZ,整個系統(tǒng)的組成原理圖如圖2.1所示。圖2.1 彩燈控制器組成原理圖 CLR:IN STD_LOGIC; CLK:OUT STD_LOGIC);END ENTITY SXKZ;ARCHITECTURE ART OF SXKZ IS SIGNAL CLLK:STD_LOGIC; BEGIN PROCESS(CLK_IN,CLR,CHOSE_KEY) IS VARIABLE TEMP:STD_LOGIC_VECTOR(2 DOWNTO 0); BEGIN IF CLR=1 THEN -當CLR=1時清零,否則正常工作 CLLK=0;TEMP:=000; ELSIF RISING_ED

3、GE(CLK_IN) THEN IF CHOSE_KEY=1 THEN IF TEMP=011 THEN TEMP:=000; CLLK=NOT CLLK ; ELSE TEMP:=TEMP+1; END IF; TEMP:=TEMP+1; END IF; END IF; END IF; END PROCESS; CLK=CLLK;END ARCHITECTURE ART;2.3.2 顯示控制電路的VHDL源程序-XSKZ.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY XSKZ IS PORT(CLK:IN STD_LOGIC; CLR:

4、IN STD_LOGIC; LED:OUT STD_LOGIC_VECTOR(15 DOWNTO 0);END ENTITY XSKZ;ARCHITECTURE ART OF XSKZ IS TYPE STATE IS(S0,S1,S2,S2,S4,S5,S6); SIGNAL CURRENT_STATE:STATE; SIGNAL FLOWER:STD_LOGIC_VECTOR(15 DOWNTO 0); BEGIN PROCESS(CLR,CLK) IS CONSTANT F1:STD_LOGIC_VECTOR(15 DOWNTO 0):=0001000100010001; CONSTAN

5、T F2:STD_LOGIC_VECTOR(15 DOWNTO 0):=1010101010101010; CONSTANT F2:STD_LOGIC_VECTOR(15 DOWNTO 0):=0011001100110011; CONSTANT F4:STD_LOGIC_VECTOR(15 DOWNTO 0):=0100100100100100; CONSTANT F5:STD_LOGIC_VECTOR(15 DOWNTO 0):=1001010010100101; CONSTANT F6:STD_LOGIC_VECTOR(15 DOWNTO 0):=1101101101100110;-六種

6、花型的定義 BEGIN IF CLR=1 THEN CURRENT_STATE FLOWER=ZZZZZZZZZZZZZZZZ; CURRENT_STATE FLOWER=F1; CURRENT_STATE FLOWER=F2; CURRENT_STATE FLOWER=F2; CURRENT_STATE FLOWER=F4; CURRENT_STATE FLOWER=F5;2.3.3 整個電路系統(tǒng)的VHDL源程序-CDKZQ.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY CDKZQ IS PORT(CLK_IN:IN STD_LOGIC

7、; CLR:IN STD_LOGIC; CHOSE_KEY:IN STD_LOGIC; LED:OUT STD_LOGIC_VECTOR(15 DOWNTO 0);END ENTITY CDKZQ;ARCHITECTURE ART OF CDKZQ IS COMPONENT SXKZ IS PORT(CHOSE_KEY:IN STD_LOGIC; CLK_IN:IN STD_LOGIC; CLR:IN STD_LOGIC; CLK:OUT STD_LOGIC); END COMPONENT SXKZ; COMPONENT XSKZ IS PORT(CLK:IN STD_LOGIC; CLR:I

8、N STD_LOGIC;2.4 系統(tǒng)仿真/硬件驗證 2.4.1 系統(tǒng)的有關仿真 時序控制電路SXKZ、顯示控制電路XSKZ及整個電路系統(tǒng)CDKZQ的仿真圖分別如圖2.2、圖2.3和圖2.4所示。圖2.2 時序控制電路SXKZ仿真圖圖2.3 顯示控制電路XSKZ仿真圖 圖2.4 整個電路系統(tǒng)CDKZQ仿真圖 2.4.2 系統(tǒng)的硬件驗證 系統(tǒng)通過仿真后,我們可根據自己所擁有的EDA實驗開發(fā)系統(tǒng)進行編程下載和硬件驗證??紤]到一般EDA實驗開發(fā)系統(tǒng)提供的輸出顯示資源有限,我們可將輸出適當調整后進行硬件驗證。2.5 設計技巧分析 (1) 在時序控制電路SXKZ的設計中,利用計數器計數達到分頻值時,對計數器進行清零,同時將輸出信號反向,這就非常簡潔地實現(xiàn)了對輸入基準時鐘信號的分頻,并且分頻信號的占空比為0.5。2.6 系統(tǒng)擴展思路 (1)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論