數(shù)字電子練習(xí)題_第1頁(yè)
數(shù)字電子練習(xí)題_第2頁(yè)
數(shù)字電子練習(xí)題_第3頁(yè)
數(shù)字電子練習(xí)題_第4頁(yè)
數(shù)字電子練習(xí)題_第5頁(yè)
已閱讀5頁(yè),還剩8頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電子練習(xí)題數(shù)字電子練習(xí)題數(shù)字電子練習(xí)題第一部分門電路一、填空題1.數(shù)字集成電路按開關(guān)元件不同樣,可分為TTL集成電路和CMOS集成電路兩大類。2.數(shù)字電路中的三種基本邏輯門電路是與門、或門、非門。3.三態(tài)門是在一般門的基礎(chǔ)上增添控制電路構(gòu)成的,它的三種輸出狀態(tài)是高電平、低電平和高阻態(tài)。A&BY端應(yīng)接4.與門、與非門的閑置輸入端應(yīng)接高電平;或門、或非門的閑置輸入▽低電EN平。圖1填空題5用圖5.圖1所示三態(tài)門在EN1時(shí),Y的輸出狀態(tài)是高阻態(tài)。6.利用TTL與非門實(shí)現(xiàn)輸出線與應(yīng)采納OC門,實(shí)現(xiàn)總線傳輸應(yīng)采納三態(tài)門。圖2為幾種常有邏輯門電路的邏輯符號(hào),試分別寫出其名稱和邏輯表達(dá)式。A&Y1YA&YA≥1名稱BABBY邏輯表達(dá)式名稱(a)(b)(c)(d)邏輯表圖2填空題7用圖達(dá)式(a)與門Y=AB;(b)非門;(c)與非門;(d)或非門。8.當(dāng)決定某一件事情的多個(gè)條件中有一個(gè)或一個(gè)以上具備時(shí),該件事情就會(huì)發(fā)生,這類關(guān)系稱為或邏輯關(guān)系。二、選擇題1.以下幾種邏輯門中,能用作反相器的是C。A.與門B.或門C.與非門2.以下幾種邏輯門中,不可以將輸出端直接并聯(lián)的是B。A.三態(tài)門B.與非門C.OC門3.TTL與非門的輸入端在以下四種接法中,在邏輯上屬于輸入高電平的是C。A.輸入端接地B.輸入端接同類與非門的輸出電壓0.3VC.輸入端經(jīng)10kΩ電阻接地D.輸入端經(jīng)51Ω電阻接地4.TTL與非門的輸入端在以下4種接法中,在邏輯上屬于輸入低電平的是D。A.輸入端經(jīng)10kΩ電阻接地B.輸入端接同類與非門的輸出電壓3.6VC.輸入端懸空D.輸入端經(jīng)51Ω電阻接地5.邏輯電路如圖3所示,該電路實(shí)現(xiàn)的邏輯關(guān)系為C。A.YABB.YABC.YABD.YAB6.圖4為TTL邏輯門,其輸出Y為D。A.ABCB.ABCC.ABCD.ABA&1A&≥1YA1&YBBC電路實(shí)B7.圖5≥11現(xiàn)的邏輯功能是Y圖3選擇題5用圖51ΩC。&1A.YABB.圖4選擇題6用圖圖5選擇題7用圖

YABC.YABD.YA⊙B8.門電路使用時(shí)需要外接負(fù)載電阻和電源的是D。A.與門B.與非門C.異或門D.OC門9.以下各樣接法不正確的選項(xiàng)是D。A.與非門閑置輸入端接1B.或非門閑置輸入端接地C.TTL與非門閑置輸入端懸空D.CMOS門閑置輸入端懸空10.圖6中能實(shí)現(xiàn)YAB功能的TTL門是B。11.圖7中,+5VA&CA&YB。YAB=1YAA&(A)A≥1(B)A12.圖(C)YB圖6YBB能都正(A)選擇題10用圖(C)(B)VCC圖7選擇題11用圖VCCARL&AABY&≥1BYBYA電路C&B入信D各個(gè)(A)(B)A(C)圖8選擇題12用圖A&Y1B&Y2B10Y1Y2=1A≥1Y3A=1Y4Y3BBY4圖12題六用圖解:Y1=AY2=1Y3=A+BY=AB+AB波形如圖412第二部分組合邏輯電路

能實(shí)現(xiàn)YABAB的邏輯門是Y=1Y中電路連結(jié)和給定邏輯功確的是C。(D)六、繪圖題≥1先寫出圖12所示各門Y的邏輯表達(dá)式,再依據(jù)輸號(hào)A、B的波形,對(duì)應(yīng)畫出門的輸出波形。(D)一、填空題1.邏輯代數(shù)的三種基本邏輯運(yùn)算是與、或和非,在電路上,分別用與門、或門和非門來(lái)實(shí)現(xiàn)。2.邏輯變量和邏輯函數(shù)的取值只有0和1兩種可能。3.邏輯函數(shù)的表示方法有真值表、邏輯表達(dá)式、邏輯圖、波形圖、卡諾圖五種。4.“全1出0,有0出1”描繪的邏輯關(guān)系是與非邏輯。5.110,11001。6.AB,AB,AABA+B,ABABA。7.ABC101時(shí),函數(shù)YABBC之值為Y1。8.二進(jìn)制的基數(shù)是2,其第i位的權(quán)值是2i-1。9.在二-十進(jìn)制碼中,1位十進(jìn)制數(shù)用4位二進(jìn)制碼表示,8421BCD碼從高位到低位的權(quán)值挨次為8、4、2、。10.(93)10=(1011101)2,(93)10=(10010011)8421BCD11.最簡(jiǎn)與或式的標(biāo)準(zhǔn)有兩個(gè),即與項(xiàng)數(shù)最少、每個(gè)與項(xiàng)中變量數(shù)最少。12.常用的集成組合邏輯電路有編碼器、譯碼器、數(shù)據(jù)選擇器等。13.編碼器的功能是將輸入信號(hào)轉(zhuǎn)變成二進(jìn)制代碼輸出。14.編碼器可分為二進(jìn)制編碼器和二-十進(jìn)制編碼器,又可分為一般編碼器和優(yōu)先編碼器。15.常用的譯碼器電路有二進(jìn)制譯碼器、二-十進(jìn)制譯碼器和顯示譯碼器等。16.七段顯示譯碼器74LS48輸出高電平有效,用以驅(qū)動(dòng)共陰極LED顯示器。當(dāng)輸入A3A2A1A00101時(shí),輸出abcdefg=1011011,顯示字形5。17.數(shù)據(jù)選擇器的邏輯功能是從2n個(gè)輸入信號(hào)中選擇一個(gè)送到獨(dú)一輸出端;數(shù)據(jù)分派器的邏輯功能是依據(jù)地點(diǎn)信號(hào)的要求將公共總線上的一路輸入數(shù)據(jù)分派到指定輸出通道上去。二、選擇題1.“入1出0,入0出1”的邏輯運(yùn)算關(guān)系屬于C。A.與運(yùn)算B.或運(yùn)算C.非運(yùn)算D.與非運(yùn)算2.使函數(shù)YABAB的值為0的變量取值組合為ABC。A.00、11B.00、10C.01、10D.01、113.使函數(shù)YABCD之值為1的變量取值組合是A。A.AB00,CD最罕有一個(gè)0B.AB01,CD最罕有一個(gè)1C.AB10,CD11D.AB11,CD隨意組合4.YABCACBC,當(dāng)AC1時(shí),D。A.YBB.YBC.Y0D.Y15.3個(gè)邏輯變量的取值組合共有C種。A.3B.6C.8D.166.以下邏輯函數(shù)屬于與非式的是B。A.YABB.YABC.YABCD.YABC7.與ABACBC相等的式子是A。A.ABCB.ABACC.ABBCD.ABAB8.圖1所示波形關(guān)系的邏輯函數(shù)表達(dá)式為C。A.YABB.YABC.YABD.YA⊙B9.表1所A示的ABY真值表,其函數(shù)式為C。A.B000YAABB.YAAB011C.Y100YAABD.YAAB11010.余3碼的0011對(duì)應(yīng)的十進(jìn)制數(shù)是C。圖1選擇題8用圖表1選擇題9真值表A.3B.6C.0D.911.二進(jìn)制數(shù)10010110變換為十進(jìn)制,應(yīng)得A。A.150B.151C.96D.9812.十進(jìn)制數(shù)35變換為二進(jìn)制數(shù)得A,變換為8421BCD碼得C。A.100011B.100001C.00110101D.0101001113.屬于無(wú)權(quán)碼的是B。A.8421碼B.余3碼C.2421碼D.自然二進(jìn)制碼14.組合邏輯電路平常由A構(gòu)成。A.門電路B.編碼器C.譯碼器D.數(shù)據(jù)選擇器15.8線-3線優(yōu)先編碼器74LS148,低電平輸入有效,反碼輸出。當(dāng)對(duì)I5編碼時(shí),輸出Y2Y1Y0為C。A.000B.101C.010D.10016.優(yōu)先編碼器同時(shí)有兩個(gè)或兩個(gè)以上信號(hào)輸入時(shí),是按D給輸入信號(hào)編碼。A.高電平B.低電平C.高頻次D.高優(yōu)先級(jí)17.8421BCD譯碼器74LS42輸出低電平有效,當(dāng)輸入32101000時(shí),其輸出Y0Y9等于D。AAAA4選118.4選1數(shù)據(jù)選擇器構(gòu)成邏輯函數(shù)產(chǎn)生器的電路連結(jié)如圖2所AA1MUX示,該電路實(shí)現(xiàn)的邏輯函數(shù)是C。BA0YD0A.YABB.YABAB

D10D2C.YABABD.YAB1D3四、計(jì)算題圖2選擇題18用圖將以下十進(jìn)制數(shù)變換為二進(jìn)制數(shù)。(1)(25)10=(11001)2(2)(53.25)10=(110101.01)2將以下二進(jìn)制數(shù)變換為十進(jìn)制數(shù)。(1)(1001)2=(9)10(2)(1001011)=(75)10將以下各數(shù)變換為8421BCD碼。(1)(100011)2=(00110101)8421BCD(2)(231)10=(001000110001)8421BCD將以下數(shù)碼分別看作自然二進(jìn)制數(shù)和8421BCD碼,求出相應(yīng)的十進(jìn)制數(shù)。(1)(2)0101011000112=(151)10(010101100011)2=(1379)108421BCD=(97)10(010101100011)8421BCD=(563)10五、組合邏輯電路設(shè)計(jì)題1.某產(chǎn)品有A、B、C、D四項(xiàng)指標(biāo)。此中規(guī)定主要指標(biāo)A、B必然知足要求,其他指標(biāo)C、D只需有一個(gè)達(dá)標(biāo)即可判斷產(chǎn)品Y為合格。試設(shè)計(jì)一個(gè)邏輯電路實(shí)現(xiàn)此產(chǎn)品合格判斷功能,要求:(1)列出真值表,(2)寫出輸出函數(shù)的最簡(jiǎn)與或式,(3)畫出用與非門實(shí)現(xiàn)該電路的邏輯圖。解:(1)A&BC&Y&D2.現(xiàn)有三個(gè)車間,每個(gè)車間各需10kW電力,這三個(gè)車間由兩臺(tái)發(fā)電機(jī)組供電,一臺(tái)功率為A=110kW,另一臺(tái)功率為20kW。三個(gè)車間常常不同樣時(shí)工作。試用與非門和異或門設(shè)計(jì)一B=1個(gè)邏輯電路,可以依據(jù)各車間的工作狀況,以最節(jié)儉電能的方式自動(dòng)Y1達(dá)成配電任C務(wù)。解:(1)&(2)(3)&&Y2&用集成譯碼器74LS138和4輸入與非門實(shí)現(xiàn)表2所示真值表的邏輯功能。先寫出邏輯表達(dá)式,再畫出邏輯電路圖。解:(1)(2)4.分別用8選1數(shù)據(jù)選S1S2擇器和4選1數(shù)據(jù)選擇器實(shí)現(xiàn)邏輯函數(shù)YACBC,畫出邏輯圖。&&解:5(1)AA2Y(2)7Y0Y1Y2Y3Y4Y5BY6Y7A174LS151ST5.設(shè)計(jì)一個(gè)電路實(shí)現(xiàn)CA0E4選1圖3所示的邏輯功能。要求:74LS138MUX(1)列出真值表,(2)AA1寫出函數(shù)表達(dá)式,(3)用4選1D3D4D5D6D7D0D1D2A2A1A0S2ASSBA0Y數(shù)據(jù)選擇器實(shí)現(xiàn)電D0路。0C解:ABCA1D1(1)+5VD2D33)E

BY圖3組合邏輯電路設(shè)計(jì)題5用圖4選1MUXAA1BA0YD0D1D2D3六、組合邏輯電路分析題1.試分析圖4所示電路的邏輯功能。解:A&&B&Y&(1)C&(2)(2)三人表決器電路2.試分&析圖5所示電路的邏輯功能。圖41用圖解:A≥1B≥1Y≥1二變量同或電路3.圖6是1BCD-七段顯示譯碼/驅(qū)動(dòng)器請(qǐng)問(wèn),當(dāng)輸圖5電路分析題2用圖入8421BCD碼為A3A2A1A0

74LS48驅(qū)動(dòng)一位數(shù)碼管的連結(jié)方法。0011時(shí),圖中發(fā)光二極管LEDaLEDg的亮滅狀況怎樣?數(shù)碼管顯示的字形是什么?七段數(shù)碼管BS2011kΩ×700BCD碼輸入1174LS481圖6電路分析題3用圖解:a、b、c、d、g亮,e、f滅。顯示“3”。二-十進(jìn)制譯碼器74LS42按圖7連結(jié)。請(qǐng)列出電路的真值表,說(shuō)明電路的邏輯功能。74LS42使能輸入地址碼輸入閑置圖7電路分析題4用圖解:使能端輸入輸出A3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7000011111110011011111101011011111譯001111101111碼10011110111101111110111101111110111111111110000001禁010止1011全部為1譯100碼101110111由真值表可知,電路實(shí)現(xiàn)3線-8線譯碼器的邏輯功能。5.3線-8線譯碼器74LS138構(gòu)成的電路如圖8所示,A、B、C為輸出函數(shù)Y的最簡(jiǎn)與-或表達(dá)式,列出真值表,描繪此電路的邏解:(1)(2)(3)判奇電路

輸入變量。試寫出&輯功能。74LS138+5V圖8電路分析題5用圖第3章集成觸發(fā)器一、填空題:1.觸發(fā)器有兩個(gè)堅(jiān)固狀態(tài),當(dāng)Q0,Q1時(shí),稱為0態(tài);當(dāng)Q1,Q0時(shí),稱為1態(tài)。2.基本RS觸發(fā)器有保持、置0、置1功能;D觸發(fā)器有置0和置1功能。3.JK觸發(fā)器擁有保持、置0、置1和翻轉(zhuǎn)的功能。4.欲使JK觸發(fā)器實(shí)現(xiàn)Qn1Qn的功能,則輸入端J應(yīng)接高電平,K應(yīng)接高電平。5.觸發(fā)器的邏輯功能平??捎谜嬷当?、特色方程、狀態(tài)變換圖和工作波形圖四種方法描繪。6.由兩個(gè)與非門構(gòu)成的同步RS觸發(fā)器,在正常工作時(shí)不同樣意輸入S=R=1,即拘束條件為SR=0。7.觸發(fā)器按邏輯功能分為RS、JK、D、T、T′五各樣類。8.欲將JK觸發(fā)器變換為T觸發(fā)器,只需令J=K=T,去掉JK觸發(fā)器的置0和置1兩種功能即可。二、選擇題:1.由與非門構(gòu)成的基本RS觸發(fā)器,不同樣意輸入RD和SD的變量取值組合為A。A.00B.01C.10D.112.存在空翻問(wèn)題的觸發(fā)器是B。A.邊緣D觸發(fā)器B.同步RS觸發(fā)器C.主從JK觸發(fā)器3.僅擁有“置0”“置1”功能的觸發(fā)器叫C。A.JK觸發(fā)器B.RS觸發(fā)器C.D觸發(fā)器4.僅擁有“保持”“翻轉(zhuǎn)”功能的觸發(fā)器叫B。A.JK觸發(fā)器B.T觸發(fā)器C.D觸發(fā)器5.擁有“置0”“置1“保持”和“計(jì)數(shù)翻轉(zhuǎn)”功能的觸發(fā)器叫A。A.JK觸發(fā)器B.D觸發(fā)器C.T觸發(fā)器6.僅擁有“翻轉(zhuǎn)”功能的觸發(fā)器叫B。A.JK觸發(fā)器B.T′觸發(fā)器C.D觸發(fā)器7.JK觸發(fā)器用做T′觸發(fā)器時(shí),控制端J、K正確接法是B。A.JQnKQnB.J=K=1C.JQnKQn8.D觸發(fā)器用做T′觸發(fā)器時(shí),輸入控制端D的正確接法是B。A.DQnB.DQnC.D=19.觸發(fā)器由門電路構(gòu)成,但它不同樣于門電路的功能,主要特色是B。A.和門電路功能同樣B.有記憶功能C.沒有記憶功能10.TTL型觸發(fā)器的直接置0端Rd、置1端Sd正確用法是C。都接高電平“1”B.都接低電平“0”C.邏輯符號(hào)有小圓圈時(shí),不用時(shí)接高電平“1”,沒有小圓圈時(shí),不用時(shí)接低電平“0”11.當(dāng)

T觸發(fā)器的

T=1時(shí),觸發(fā)器擁有

C功能。A.保持

B.

嚴(yán)禁

C.

計(jì)數(shù)

D.

置位12.為防備空翻,應(yīng)采納

C構(gòu)造的觸發(fā)器。A.CMOS

B.TTL

C.

主從或保持擁堵13.存在一次翻轉(zhuǎn)現(xiàn)象的觸發(fā)器是

C。A.邊緣

JK或邊緣

D觸發(fā)器

B.

同步

RS觸發(fā)器

C.

主從

JK觸發(fā)器14.以下觸發(fā)器受輸入信號(hào)直接觸發(fā)的是

A。A.基本

RS觸發(fā)器

B.

同步

RS觸發(fā)器

C.JK

觸發(fā)器15.不可以用作計(jì)數(shù)器的觸發(fā)器是A。A.同步RS觸發(fā)器B.邊緣D觸發(fā)器C.邊緣JK觸發(fā)器16.在CP有效時(shí),若JK觸發(fā)器的J、K端同時(shí)輸入高電平,則其次態(tài)將會(huì)D。A.保持B.置0C.置1D.翻轉(zhuǎn)17.存在不定狀態(tài)的觸發(fā)器是A。A.RS觸發(fā)器B.D觸發(fā)器C.JK觸發(fā)器D.T觸發(fā)器四、繪圖題1.在基本RS觸發(fā)器中,已知RD、SD的波形如圖1所示,試畫Q,Q的波形。(初態(tài)Q0)QQ圖1繪圖題1用圖2.在同步RS觸發(fā)器中,已知解:3.已知如圖3端的波Q=0)。CP解:4.畫出D輯符(1)CP脈沖Q(2)CP脈沖5.若JK觸發(fā)器畫出Q,Q的波上漲沿觸發(fā)6.已出其相

R、S的波形如圖2所示,試畫Q,Q的波形。(初態(tài)Q0)D鎖存器有輸入波形所示,試畫出其Q形(設(shè)觸發(fā)器初態(tài)為QQ圖2繪圖題2用圖兩種JK觸發(fā)器的邏號(hào):(略)上漲沿觸發(fā)有效;降落沿觸發(fā)有效。初態(tài)為0,試依據(jù)圖4中CP、J、K端波形圖3繪圖題3用圖形。降落沿觸發(fā)知CP,D和T的輸入波形如圖5,試畫應(yīng)的輸出波形。設(shè)初態(tài)Q0。7.在圖6(a)所示電&IDQCPQXQCICPQQXQQ(a)圖4圖5繪圖題6用圖繪圖題5用圖D=XQQ

路中,加入圖6(b)所示的輸入波形,試畫出其Q端波形,設(shè)觸發(fā)器初態(tài)為Q=0。8.如圖7各觸發(fā)器,可設(shè)其初態(tài)為Q0或Q(b)圖6繪圖題7用圖Q1。試分別畫出各電路對(duì)應(yīng)4個(gè)CP脈沖作用下的輸出端Q的波形。IJIJCI解CPCIIJCPIDCPCPCPCI:IKCPCIIKQ=09.IK(b)(a)如(b)(c)(d)(a)圖7繪圖題8用圖圖8所示為兩個(gè)D觸發(fā)器構(gòu)成的時(shí)序電路。設(shè)第0個(gè)CP即初始狀態(tài)時(shí)QQ1000,試畫出在4個(gè)CP脈沖作用下Q0、Q1端的波形,列出輸出組合QQ10對(duì)應(yīng)輸入CP脈沖次序的真值表。CPQ0Q1QID(cd)IDCICICP圖8繪圖題9用圖解:D0=Q1,D1=Q0CPQ1Q0波形圖CP00取反000101狀態(tài)圖Q1QQ第21移位14章時(shí)序邏輯電路Q00101310一、填空題10111.關(guān)于時(shí)序邏400輯電路來(lái)說(shuō),某一時(shí)刻電路的輸出不只取決于當(dāng)時(shí)的輸入狀態(tài),并且還取決于電路本來(lái)的狀態(tài)。因此時(shí)序電路擁有記憶性。2.計(jì)數(shù)器的主要用途是對(duì)脈沖入行計(jì)數(shù),也可以用作分頻和準(zhǔn)時(shí)等。3.用n個(gè)觸發(fā)器構(gòu)成的二進(jìn)制計(jì)數(shù)器計(jì)數(shù)容量最多可為2n-1。4.計(jì)數(shù)器按計(jì)數(shù)進(jìn)位制,常用的有二進(jìn)制、十進(jìn)制計(jì)數(shù)器。5.用來(lái)累計(jì)和寄存輸入脈沖數(shù)量的零件稱為計(jì)數(shù)器。6.寄存器可分紅基本寄存器和移位寄存器。7.4位移位寄存器經(jīng)過(guò)4個(gè)CP脈沖后,4位數(shù)碼恰巧所有移入寄存器,再經(jīng)過(guò)4個(gè)CP脈沖,可以得4位串行輸出。8.寄存器主要用到臨時(shí)寄存二進(jìn)制數(shù)據(jù)或代碼,是一種常用的時(shí)序邏輯零件。9.一個(gè)觸發(fā)器可以構(gòu)成1位二進(jìn)制計(jì)數(shù)器,它有2種工作狀態(tài),若需要表示n位二進(jìn)制數(shù),則需要n個(gè)觸發(fā)器。10.在計(jì)數(shù)器中,若觸發(fā)器的時(shí)鐘脈沖不是同一個(gè),各觸發(fā)器狀態(tài)的更新有先有后,則這類計(jì)數(shù)器稱為異步計(jì)數(shù)器。在計(jì)數(shù)器中,當(dāng)計(jì)數(shù)脈沖輸入時(shí),所有觸發(fā)器同時(shí)翻轉(zhuǎn),即各觸發(fā)器狀態(tài)的改變是同時(shí)進(jìn)行的,這類計(jì)數(shù)器稱為同步計(jì)數(shù)器。二、選擇題1.一個(gè)4位二進(jìn)制加法計(jì)數(shù)器初步狀態(tài)為1001,當(dāng)接到4個(gè)脈沖時(shí),觸發(fā)器狀態(tài)為C。A.0011B.0100C.1101D.11002.構(gòu)成計(jì)數(shù)器的基本單元是C。A.與非門B.或非門C.觸發(fā)器D.放大器3.某計(jì)數(shù)器在計(jì)數(shù)過(guò)程中,當(dāng)計(jì)數(shù)器從111狀態(tài)變成000狀態(tài)時(shí),產(chǎn)生進(jìn)位信號(hào),此計(jì)數(shù)器的計(jì)數(shù)長(zhǎng)度是A。A.8B.7C.6D.34.4個(gè)觸發(fā)器可以構(gòu)成C位二進(jìn)制計(jì)數(shù)器。A.6位B.5位C.4位D.3位5.4位二進(jìn)制計(jì)數(shù)器有C計(jì)數(shù)狀態(tài)。A.4個(gè)B.8個(gè)C.16個(gè)D.32個(gè)6.一位8421BCD碼十進(jìn)制計(jì)數(shù)器最少需要B個(gè)觸發(fā)器。A.3個(gè)B.4個(gè)C.5個(gè)D.6個(gè)7.要構(gòu)成六進(jìn)制計(jì)數(shù)器,最少應(yīng)有A個(gè)觸發(fā)器。A.3個(gè)B.4個(gè)C.5個(gè)D.6個(gè)8.寄存器由C構(gòu)成。A.門電路B.觸發(fā)器C.觸發(fā)器和擁有控制作用的門電路。9.移位寄存器工作于并入-并出方式,則信息的存取與時(shí)鐘脈沖CPA關(guān)。A.有B.無(wú)C.時(shí)有時(shí)無(wú)10.一個(gè)4位二進(jìn)制加法計(jì)數(shù)器初始狀態(tài)為0000,經(jīng)過(guò)2008次CP觸發(fā)后它的狀態(tài)將變成C。A.0000B.0110C.1000D.100111.利用M進(jìn)制計(jì)數(shù)器構(gòu)成N(N<M)進(jìn)制計(jì)數(shù)器,異步清0法或異步置0法用于產(chǎn)生清0或置0信號(hào)的狀態(tài)是C;同步清0法或同步置0法用于產(chǎn)生清0或置0信號(hào)的狀態(tài)是A。A.SN-1B.SN-2C.SND.SN+112.分析圖1所示計(jì)數(shù)器的波形圖,可知它是B進(jìn)制計(jì)數(shù)器。A.二進(jìn)制計(jì)數(shù)器CPB.五進(jìn)制計(jì)數(shù)器Q0C.六進(jìn)制計(jì)數(shù)器D.十進(jìn)制計(jì)數(shù)器Q1四、綜合分析題Q21.試畫出由D觸發(fā)器構(gòu)成的四位右移寄存器邏輯圖,設(shè)圖1選擇題12用圖

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論