2016年考研核心考點(diǎn)計(jì)算機(jī)組成原理_第1頁(yè)
2016年考研核心考點(diǎn)計(jì)算機(jī)組成原理_第2頁(yè)
2016年考研核心考點(diǎn)計(jì)算機(jī)組成原理_第3頁(yè)
2016年考研核心考點(diǎn)計(jì)算機(jī)組成原理_第4頁(yè)
2016年考研核心考點(diǎn)計(jì)算機(jī)組成原理_第5頁(yè)
已閱讀5頁(yè),還剩153頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

【金榜】為廣大考研學(xué)子提供考研資主要包括 ,勤思,凱程等機(jī)構(gòu)的絡(luò)課程和相關(guān)資料 網(wǎng)絡(luò)課 概況考研公共課【政,英,數(shù)】,目前只更新【】的課程,我們要保證課程更新的進(jìn)度要專(zhuān)業(yè)課 【教育學(xué)】全科簽約全程聯(lián)報(bào) 【中醫(yī)綜合】全科簽約全程聯(lián)報(bào)【法律】全科導(dǎo)師全程聯(lián)報(bào) 【應(yīng)用統(tǒng)計(jì)】全科簽約全程聯(lián)報(bào)【 管理類(lèi)】聯(lián)考綜合能力全科導(dǎo)師全程聯(lián)報(bào) 【翻譯】全科簽約全程聯(lián)報(bào) 【工程管理碩】士全科導(dǎo)師全程聯(lián)報(bào)【西醫(yī)綜合】全科簽約全程聯(lián)報(bào) 【會(huì)計(jì)MPACC】全科直通車(chē)G【計(jì)算機(jī)基礎(chǔ)綜合】全科導(dǎo)師全程聯(lián)報(bào) 【歷史學(xué)】全科簽約全程聯(lián)報(bào)【日語(yǔ)(203)】導(dǎo)師全程 【應(yīng)用心理】導(dǎo)師全程 【音樂(lè)學(xué)】全科簽約全程聯(lián)報(bào)班【金融】導(dǎo)師全程·課程信息 名稱(chēng)(考 , 掃 關(guān)關(guān)注后,聯(lián) ,發(fā)送【專(zhuān)業(yè)課名稱(chēng)】即可免費(fèi)領(lǐng)取相應(yīng)專(zhuān)業(yè)課的資料內(nèi)容簡(jiǎn)《2016年考研考點(diǎn)命題思路計(jì)算機(jī)組成原理》嚴(yán)格按照計(jì)算機(jī)考研408統(tǒng)考大綱的計(jì)本書(shū)每一個(gè)考點(diǎn)中題,絕大部分來(lái)源于名校計(jì)算機(jī)考研和統(tǒng)考,少部分來(lái)源名校期末考試試題中的精華部分,是408統(tǒng)考大綱和高校考研的較好結(jié)合。為了提高考題的質(zhì)量和解析的力求考生能夠通過(guò)掌握一個(gè)題目而達(dá)到舉一反三,有利于考生利用更少的時(shí)間掌握的知識(shí)。 夢(mèng)享團(tuán)隊(duì)成立于2013年10月份,目前共有31人,隊(duì)員以、和交通大學(xué)3所高校的學(xué)生為主,其他名校學(xué)生為輔,都是上研不久的,以及一些考研考研的,夢(mèng)享團(tuán)隊(duì)隊(duì)員也經(jīng)歷過(guò)和大家一樣的坎坷辛苦。我們深切地體會(huì)到,每一個(gè)計(jì)算機(jī)專(zhuān)業(yè)考研題,側(cè)重于考查對(duì)基礎(chǔ)知識(shí)的掌握,考研書(shū)更應(yīng)該側(cè)重于培養(yǎng)的實(shí)戰(zhàn)能力。但目前的考研絕大多數(shù)傾向于知識(shí)點(diǎn)的講解,不注重培養(yǎng)考為了提高的性,本套嚴(yán)格按照408統(tǒng)考大綱編寫(xiě),涵蓋了統(tǒng)考大綱所有指定的內(nèi)容,并融合了統(tǒng)考和名校考研的精華,是408統(tǒng)考大綱、統(tǒng)考和高??佳械妮^好結(jié)合。為了提高考題的質(zhì)量和解析的準(zhǔn)確度,參考資料采用以組織嚴(yán)謹(jǐn),結(jié)構(gòu)清晰夢(mèng)享考研系列通過(guò)對(duì)統(tǒng)考大綱和高??佳械纳钊肫饰龊涂偨Y(jié),精心規(guī)劃和部署了各個(gè)章節(jié),對(duì)每一個(gè)章節(jié)的考點(diǎn)作了獨(dú)家策劃,使得本套組織嚴(yán)謹(jǐn),結(jié)構(gòu)清突出重點(diǎn),注重實(shí)戰(zhàn)為了直擊命題、突出重點(diǎn)、給節(jié)約時(shí)間、培養(yǎng)的實(shí)戰(zhàn)能力,在考題的挑開(kāi)在統(tǒng)考或者自主命題的高校的考研上極少出現(xiàn)的極難、極易、極偏知識(shí)點(diǎn),精心挑內(nèi)容,在較重要的內(nèi)容部署較多題,在較為不重要的知識(shí)點(diǎn)抓住重點(diǎn)布置題型。解析詳細(xì),深入剖析具代表性題供大家實(shí)戰(zhàn)訓(xùn)練,并對(duì)這些習(xí)題進(jìn)行詳細(xì)、深入的剖析,問(wèn)題的本質(zhì)融入了夢(mèng)享團(tuán)隊(duì)的集體智慧。另外,感謝我們團(tuán)隊(duì)新成員、、、白洋等10幾位同學(xué)提供的建議和幫助!助于大家利用更短的時(shí)間考得更高分?jǐn)?shù)的考研書(shū)。我們每年都會(huì)合理調(diào)整這套,使得夢(mèng)享團(tuán)隊(duì)會(huì)牢牢記住這樣一句話(huà)——“助實(shí)現(xiàn)夢(mèng)想,是我們的夢(mèng)想!”跟這度過(guò)每一個(gè)難忘的日日夜夜!也祝福2016年考研的,獲得的成功!20164月于第一章計(jì)算機(jī)系統(tǒng)概 考點(diǎn) 考點(diǎn) 考點(diǎn) 第二章數(shù)據(jù)的表示和運(yùn) 考點(diǎn) 考點(diǎn) 考點(diǎn) 考點(diǎn) 第三 系 考點(diǎn) 考點(diǎn) 考點(diǎn) 考點(diǎn) 主器與CPU的連 考點(diǎn) 雙口RAM和多模塊 考點(diǎn) 考點(diǎn) 第四章指令系 考點(diǎn) 考點(diǎn) 考點(diǎn)3CISC和RISC的基本概 第五 處理器 考點(diǎn) CPU的功能和基本結(jié) 考點(diǎn) 考點(diǎn) 考點(diǎn) 考點(diǎn) 第六章總 考點(diǎn) 考點(diǎn) 考點(diǎn) 考點(diǎn) 第七章輸入輸出(I/O)系 考點(diǎn) I/O系統(tǒng)基本概 考點(diǎn) 考點(diǎn) I/O接口(I/O控制器 考點(diǎn) I/O方 第一章計(jì)算機(jī)系統(tǒng)1一.選擇題部分(原書(shū)第5題)計(jì)算機(jī)問(wèn)世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保 B. 帕斯 貝3條可以看出,以前所有的討論都是針對(duì)馮?諾依曼設(shè)計(jì)思想論述的,不過(guò)沒(méi)有 (原書(shū)第9題) 2一.選擇題部分(原書(shū)第2題)完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括 通常人們所說(shuō)的一個(gè)完整的計(jì)算機(jī)系統(tǒng)應(yīng)該包括硬件系統(tǒng)和軟件系統(tǒng)。硬件系統(tǒng)是指用電子器件和機(jī)電裝置組成的物理實(shí)體,它包括組成微機(jī)的各部件和各種外部設(shè)備;軟件系統(tǒng)是指計(jì)算機(jī)運(yùn)行所需要的全部程序、數(shù)據(jù)和相關(guān)文檔的總稱(chēng)。硬件系統(tǒng)和軟件系統(tǒng)共同決定了計(jì)算機(jī)的工作能力。通俗地說(shuō),硬件是計(jì)算機(jī)的軀體,軟件是計(jì)算機(jī)的頭腦和靈魂,兩者(原書(shū)第4題)馮.諾依曼型計(jì)算機(jī)的設(shè)計(jì)思想是 (原書(shū)第7題)描述匯編語(yǔ)言特性的概念中,有錯(cuò)誤的句子是 (原書(shū)第13題)下列關(guān)于馮?諾依曼型計(jì)算機(jī)的描述,不正確的是 二.綜合應(yīng)用題部分(原書(shū)第2題)計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)如表1.1所示。1.154321(原書(shū)第5題)0級(jí)為硬件組成的實(shí)體1級(jí)是微程序級(jí)。這級(jí)的機(jī)器語(yǔ)言是微指令集,程序員用微指令編寫(xiě)的微程序一般2級(jí)是傳統(tǒng)機(jī)器級(jí)。這級(jí)的機(jī)器語(yǔ)言是該機(jī)的指令集,程序員用機(jī)器指令編寫(xiě)的程3級(jí)是操作系統(tǒng)級(jí)。從操作系統(tǒng)的基本功能來(lái)看,一方面它要直接管理傳統(tǒng)機(jī)器中4級(jí)是匯編語(yǔ)言級(jí)。這級(jí)的機(jī)器語(yǔ)言是匯編語(yǔ)言,完成匯編語(yǔ)言翻譯的程序叫做匯5級(jí)是高級(jí)語(yǔ)言級(jí)。這級(jí)的機(jī)器語(yǔ)言就是各種高級(jí)語(yǔ)言,通常用編譯程序來(lái)完成高6級(jí)是應(yīng)用語(yǔ)言級(jí)。這一級(jí)是為了使計(jì)算機(jī)滿(mǎn)足某種用途而專(zhuān)門(mén)設(shè)計(jì)的,因此這一外輸出設(shè)輸入設(shè)接接外輸出設(shè)輸入設(shè)接接主主器1.13CPU執(zhí)行時(shí)間、MIPS和MFLOPS。本考點(diǎn)涉及到簡(jiǎn)單的計(jì)算, 一.選擇題部分(原書(shū)第3題)若一臺(tái)計(jì)算機(jī)的字長(zhǎng)為2個(gè)字節(jié),則表明該機(jī)器 技術(shù)指標(biāo),例如16、32或者64位,這個(gè)位數(shù)被稱(chēng)為計(jì)算機(jī)的字長(zhǎng)。例如在32位字長(zhǎng)的計(jì)系統(tǒng)中,運(yùn)算器、器、數(shù)據(jù)和地址總線(xiàn)等通常都被設(shè)計(jì)成32位。(原書(shū)第4題【2010408 IBI IICPU時(shí)鐘頻率會(huì)使機(jī)器執(zhí)行指令的運(yùn)行速度更快,對(duì)程序進(jìn)行編譯優(yōu)化可以有效地(6題【20134081.2GHz4類(lèi),它們?cè)诨鶞?zhǔn)程序中所占比例及CPI如表1.2所示。1.24A2B3C4D5該機(jī)的MIPS數(shù)是 CPI=2×50%+3×20%+4×10%+5×20%=1.2GHz1.2G二.綜合應(yīng)用題部分(1題)40MHz處理機(jī)執(zhí)行標(biāo)準(zhǔn)測(cè)試程序,它含的混合指令數(shù)和相應(yīng)的所需時(shí)鐘周期數(shù)如表1.3所示。表 機(jī)器所含混合指令數(shù)及其所需相應(yīng)的時(shí)鐘周期12∑??????????×CPI= =

45000×1+32000×2+15000×2+8000×

=∑?? 45000+32000+15000+MIPS=時(shí)鐘頻率 =??????× 1.55×執(zhí)行時(shí)間??????????????=(4500032000150008000)/(25.8×106)=平均指令執(zhí)行速度為0.8M1PSl/0.8=1.25us,每個(gè)指令周期含l.25/0.5=2.5個(gè)機(jī)器周期。若改用時(shí)鐘周期為0.4us的CPU,即主頻為1/0.4=2.5MHz,則平均指令執(zhí)行速度為:(0.8MIPS×2.5MHz/8MHz=O.25MIPS。若要得到平均每秒40萬(wàn)次的指令執(zhí)行速度,即0.4MIPS,則CPU的主頻應(yīng)為(8MHz×0.4MIPS/0.8MIPS=4MHz。 夢(mèng)享團(tuán)隊(duì)夢(mèng)享團(tuán)隊(duì)第二章數(shù)據(jù)的表示和考點(diǎn) 數(shù)制與編溫馨提示數(shù)制和編碼部分,主要包括進(jìn)位計(jì)數(shù)制及其相互轉(zhuǎn)換、真值和機(jī)器數(shù)、溫馨提示數(shù)制和編碼部分,主要包括進(jìn)位計(jì)數(shù)制及其相互轉(zhuǎn)換、真值和機(jī)器數(shù)、BCD碼、字符和字符串以及。其中,進(jìn)制數(shù)相互轉(zhuǎn)換、真值和機(jī)器數(shù),都是自主命題高校??嫉膬?nèi)容。部分,請(qǐng)注意奇偶、循環(huán)冗余碼和海明碼,并學(xué)會(huì)利用這三種一.選擇題部分(原書(shū)第2題)在下列機(jī)器數(shù) 在補(bǔ)碼表示中,真值0的表示形式是唯一的: (原書(shū)第6題)計(jì)算機(jī)系統(tǒng)中采用補(bǔ)碼運(yùn)算的目的是為了 變成加法。同時(shí),補(bǔ)碼運(yùn)算將符號(hào)位視為數(shù)共同參與運(yùn)算,其結(jié)果仍然不會(huì)出錯(cuò)。所以,(原書(shū)第10題)關(guān)于數(shù)據(jù)表示和編碼,下列說(shuō)法正確的是 漢字時(shí),使用的編碼是ASCII碼。所以,D(原書(shū)第17題)假定下列字符碼中有奇偶校驗(yàn)位,但沒(méi)有數(shù)據(jù)錯(cuò)誤,采用偶校驗(yàn)的 位為1,保證最后的數(shù)值位+校驗(yàn)位得到的二進(jìn)制數(shù)中1的個(gè)數(shù)為奇數(shù)。位為1,保證最后的數(shù)值位+校驗(yàn)位得到的二進(jìn)制數(shù)中1的個(gè)數(shù)為奇數(shù)。(原書(shū)第23題)一個(gè)16×16點(diǎn)陣的漢字,需要 “英”2.1字內(nèi)碼、字模碼是計(jì)算機(jī)中用于輸入、內(nèi)部處理、輸出三種不同用途的編碼,不要混為一字內(nèi)碼、字模碼是計(jì)算機(jī)中用于輸入、內(nèi)部處理、輸出三種不同用途的編碼,不要混為一二.綜合應(yīng)用題部 原2題)一種(7,4)4x1x2x323個(gè)校驗(yàn)位c1c2c3c1x1x2 c2 x2x3 c3x1 wx1,x2,x3,x4,c1,c2,c3w1,w2,w3,w4,w5,w6,w7一個(gè)二進(jìn)制編碼對(duì)應(yīng)的校驗(yàn)位。例如,編碼x4~x1為0000時(shí),校驗(yàn)位??1=??1+??2+??3=0+0+0(??????2)=??2=??2+??3+??4=0+0+0(??????2)=??3=??1+??2+??4=0+0+0(??????2)=??1=??1+??2+??3=1+1+0(??????2)=??2=??2+??3+??4=1+0+0(??????2)=??3=??1+??2+??4=1+1+0(??????2)=2.1x1~x41620000000100010100010111001110001011010100110011101101100001001111100010010110011010010110001111010001110101111111??1=??1+??2+??2=??2+??3+??3=??1+??2+⊕⊕⊕ ⊕⊕⊕ 2.2(7,4)的三個(gè)方程,求解用校驗(yàn)位表示數(shù)值位的方程,最后得到圖2.3所示的電路。⊕⊕⊕⊕⊕⊕⊕⊕⊕⊕7654321⊕3-8⊕ 出2.3(7,4)(原書(shū)第6題)寫(xiě)出X=10111101,Y=-00101011的雙符號(hào)位原碼、反碼、補(bǔ)碼 2.2XY0010110010110010111100101111011111010011100011100011100101110+111001001000010101110+00011010111100接下來(lái),計(jì)算[X-Y]補(bǔ),因?yàn)閇X-Y]補(bǔ)0101110+00011010111100(原書(shū)第7題)

…………11………110……….110100……. ←111←1012.3101110111101121011310104100156001172數(shù)的乘/除運(yùn)算,以及溢出概念和判別方法。其中,unsignedint、short、int、long、float、doubleC408統(tǒng)考的??純?nèi) 一.選擇題部分(原書(shū)第1題)機(jī)器運(yùn)算發(fā)生溢出的根本原因是 (原書(shū)第6題)在整數(shù)定點(diǎn)機(jī)中,下述第 【解析】定點(diǎn)整數(shù),故原碼、反碼、補(bǔ)碼均可以表示-1。假設(shè)字長(zhǎng)為8,首位為符號(hào)位,則-1分別表示為 、111111(原書(shū)第7題)設(shè)X=—0.1011,則[X]補(bǔ)為 選擇C(原書(shū)第21題)在下述有關(guān)不恢復(fù)余數(shù)法何時(shí)需恢復(fù)余數(shù)的說(shuō)法中( (|X|=|Y|除外0。因此第一次減除數(shù)肯定是不夠減的,如果我們采用先移(27題【2009408C32位機(jī)器上運(yùn)行。程x、yzxzint型,yshortx127,y9z=x+y后,x、yz的值分別是(x FH,y=FFF9H,z x FH,y=FFF9H,z=x FH,y=FFF7H,z=x FH,y=FFF7H,z 方法1xy都轉(zhuǎn)換成2進(jìn)制的補(bǔ)碼,再用補(bǔ)碼的加法進(jìn)行計(jì)算;1xy轉(zhuǎn)換成補(bǔ)碼。對(duì)這兩個(gè)補(bǔ)碼進(jìn)行加法運(yùn)算時(shí),需要對(duì)兩個(gè)x=127,[x]補(bǔ)=0000007FH(int型)[z]補(bǔ)x補(bǔ)+y補(bǔ)x]補(bǔ)+[y]補(bǔ)=0000007FHFFFFFFF7H=00000076H(原書(shū)第30題【2012年408統(tǒng)考】某計(jì)算機(jī)器按字節(jié)編址,采用小端方式存intshort3216位,并且數(shù)據(jù)按邊界C{inta;charb;short}record.a= 【解析】根據(jù)結(jié)構(gòu)體的定義可知a4個(gè)字節(jié)b1個(gè)字節(jié),成c2個(gè)字節(jié)該結(jié)構(gòu)體record占7個(gè)字節(jié)但是由于數(shù)據(jù)按邊界對(duì)齊,record共占8字節(jié)。c2record.c0XC00E。表2.4結(jié)構(gòu)體record的方a的始ba的始注意:小端方式是指,較高的有效字節(jié)存放在較高的的器地址,較低的有效字節(jié)存放在較低的器地址。大端方式是指,較高的有效字節(jié)存放在較低的器地址,頭開(kāi)始將雞蛋敲開(kāi)的人被歸為L(zhǎng)ittleEndian(這句話(huà)最為形象。小人國(guó)的內(nèi)戰(zhàn)就源于吃雞 二.綜合應(yīng)用題部分=0.111111111111111Booth算法,是一種帶符號(hào)的乘法,采用相加和相減的操作,計(jì)算補(bǔ)碼數(shù)據(jù)的乘積。設(shè)[X]補(bǔ)=xs.x1x2x3…xn,[Y]補(bǔ)=ys.y1y2y3…yn,Booth算法的運(yùn)應(yīng)執(zhí)行的操作(Booth算法的移位規(guī)則如表2.5所示;2.5Booth0011 說(shuō)0+Y4Y5=10,Y5?Y4=?1,所以+[?X]+Y4Y5=11,Y5?Y4=0,所以+Y4Y5=01,Y5?Y4=1,所以+[X]+Y4Y5=10,Y5?Y4=?1,所以+[?X]+Y4Y5=01,Y5?Y4=1,所以+[X] (6題)X0.1001,Y0.1011,試用補(bǔ)碼不恢復(fù)余數(shù)法求[X÷Y補(bǔ)重復(fù)(3),若采用末位“1”法,則包括符號(hào)位在內(nèi)共重復(fù)(3)n次;若采用校正法包括符號(hào)位在內(nèi),則應(yīng)重復(fù)(3)n+1次,第(n+1)次不左移,然后決定是否校正。商00余數(shù)r0與除數(shù)異號(hào)01r1與除數(shù)同號(hào),商上1r2與除數(shù)同號(hào),商上0r3與除數(shù)異號(hào),商上 考點(diǎn) 浮點(diǎn)數(shù)的表示和運(yùn)溫溫馨提示本考點(diǎn)考查1、浮點(diǎn)數(shù)的表示和運(yùn)算,我們?cè)诶}1中,給出了浮點(diǎn)數(shù)加 408統(tǒng)考命題較多,我們給出了幾個(gè)例題,請(qǐng)408統(tǒng)考的同學(xué)掌握解題方法。一.選擇題部分(原書(shū)第1題【2009年408統(tǒng)考】浮點(diǎn)數(shù)加減運(yùn)算過(guò)程一般包括對(duì)階、尾數(shù)運(yùn)分別5位和7位(2位符號(hào)位)X=27×29/32,Y=25×5/8,則浮點(diǎn)加法X+Y的最終結(jié)果是:( 即EA=EB;若ΔE>0,表示EA>EB;若ΔE<0,表示EA<EB。當(dāng)EA≠EB時(shí),要通過(guò)尾數(shù)的移位來(lái)改變EA或EB。對(duì)階的規(guī)則是:小階向大階看齊。要使小階的階碼增大則相應(yīng)的尾數(shù)右移,直到兩數(shù)的階碼相等為止。每右移一位,階碼加X(jué)=2729/32,Y=25×5/8,X7,Y5YX階對(duì)齊,即Y=27×5/32。00,111?00,101=00,111+11,0111=00,010X的階碼大于Y小階向大階對(duì)齊的原Y的階碼加2,尾數(shù)右移兩位,即00,111; 1,得01,000;00,10001。(原書(shū)第4題)浮點(diǎn)數(shù)的表示范圍和精度取決于 于表示數(shù)的有效數(shù)值(2.4所示。由于階碼表示小數(shù)點(diǎn)的位置,所以階碼總是一個(gè)整尾數(shù)部尾數(shù)部符號(hào)符號(hào)

表示小數(shù)點(diǎn)的置,可正可 表示數(shù)字的數(shù)值部2.4(原書(shū)第8題)長(zhǎng)度相同但格式不同的2種浮點(diǎn)數(shù),假定前者階段長(zhǎng)、尾數(shù)短,后 10011 00011xn位,包括符號(hào)位。根據(jù)移碼(浮點(diǎn)數(shù)是數(shù)字表示方式是階碼用移碼[x]移=2n-1+[x]【解析】階碼和尾數(shù)均為5位,含有一位階符,那么階碼和尾數(shù)的數(shù)值位都是4位。二xn位,包括符號(hào)位。根據(jù)移碼(浮點(diǎn)數(shù)是數(shù)字表示方式是階碼用移碼[x]移=2n-1+[x]B(原書(shū)第13題)在浮點(diǎn)機(jī)中,判斷補(bǔ)碼規(guī)格化形式的原則是 形式。規(guī)格化之后,正數(shù)應(yīng)為0.1xxx..xxx形式,負(fù)數(shù)應(yīng)為1.0xxx…xxx形式。(原書(shū)第17題【2013408IEEE754 - - - -IEEE754單精度浮點(diǎn)數(shù)表示方法在近幾年的考題里面常出現(xiàn),請(qǐng)多注意一下這2.6C6400000HIEEE754218位階碼(含階符,移碼表示23位尾1100011010000000000000000001.10000000000000000000000,即-1.5213二.綜合應(yīng)用題部分(原書(shū)1題)X=2(+01)2(-0111)2,Y=2(+01)2(+0.101)2Sx=(?01)2Sx=101Sy0.0)補(bǔ)=0.101Exx的階碼,EyyEx=(+01)2,[Ex]補(bǔ)=001,Ey=(+10)2,[Ey]Ex階碼加1,則Ex=(10)2=Ey,Sx經(jīng)舍入后得Sx=(?0.100)2,對(duì)階完畢。X的補(bǔ)碼浮點(diǎn)格式:010,1100Y010+[Sx]補(bǔ)[Sy]補(bǔ)+[Sx]補(bǔ)[Sy]補(bǔ)==[Sx?Sy[Sx?Sy]補(bǔ)[Ex]補(bǔ)=[Ey]補(bǔ)(3題)165位(1位階符)11位(1位數(shù)符),寫(xiě)出-23/128對(duì)應(yīng)的浮點(diǎn)規(guī)格化數(shù)的原碼形式、補(bǔ)碼形式、反碼形式和【解析】根據(jù)題意,浮點(diǎn)數(shù)字長(zhǎng)是16位,階碼為5位(含一位階符11位( 階碼和尾數(shù)的數(shù)值位。浮點(diǎn)規(guī)格化數(shù)1,0011;1. 浮點(diǎn)數(shù)的機(jī)器零為全0。0,(6題)32824位,各包帶符號(hào)的定點(diǎn)整數(shù)其符號(hào)位1位,其余的31位均用來(lái)表示數(shù)據(jù),小數(shù)點(diǎn)位于數(shù)據(jù)位328241位符號(hào)位??芍?,浮點(diǎn)表示的最大正數(shù)為:1?2?23×2127,最大負(fù)數(shù)為:?2?23×2?128,最小的規(guī)格化正數(shù)為:2?1×2?128??键c(diǎn) 算數(shù)邏輯單元ALU的功能和結(jié)構(gòu),并考查串行加法器和并行加法器,請(qǐng)同學(xué)們做一個(gè)簡(jiǎn)單的了解。有些自主命題高校,可能讓設(shè)計(jì)加法器,要求比較高,請(qǐng)同一.選擇題部分(原書(shū)第2題)有關(guān)運(yùn)算器的功能描述,正確的是 (原書(shū)第3題)算術(shù)/邏輯運(yùn)算單元74181ALU可完成 A3A3B3A2B2A1B1A04位F3F2F1 6 4 圖2.574181ALU結(jié)2.5中,對(duì)于負(fù)邏輯而言,左邊表示輸入,Cn表示進(jìn)位,M表示控制端為算術(shù)運(yùn)算或者邏輯運(yùn)算,A=B表示輸出兩個(gè)數(shù)相等,Cn+4表示進(jìn)位輸出。對(duì)于正邏輯而言,S3表示工作方式選擇輸入,G表示進(jìn)位產(chǎn)生,P表示進(jìn)位傳送,F(xiàn)3~F0表示4位和。161616種邏輯運(yùn)算(原書(shū)第6題)74181ALU和一片74182CLA器件相配合,具有如下進(jìn)位傳遞 【解析】74181是4位的內(nèi)部先行進(jìn)位ALU,74182是4位的先行進(jìn)位。故而,4片74181和1片74182可組成兩級(jí)先行進(jìn)位結(jié)構(gòu)的16位ALU。這16位ALU的進(jìn)位傳遞功能是組內(nèi)先行進(jìn)位和組間先行進(jìn)位。故而,本題選擇B答案。(原書(shū)第9題)串行加法器采用先行進(jìn)位的目的是 第三章系考點(diǎn) 器的分一.選擇題部分(原書(shū)第1題)光盤(pán)是依靠激光束在盤(pán)面上照射時(shí),在盤(pán)表面熔化一個(gè)小坑來(lái)記錄 (原書(shū)第2題)下述說(shuō)法中 (原書(shū)第4題)單元是指 (原書(shū)第7題)若磁盤(pán)的轉(zhuǎn)速提高一倍,則 圓柱面、磁道和扇區(qū)(如圖3.1所示)。主磁

3.1n引入圓柱面的概念是為了提高硬盤(pán)的速度。當(dāng)主機(jī)要存入一個(gè)較長(zhǎng)的文件時(shí),若一條n0

3.2扇0扇n3.3間減半,但是平均尋道時(shí)間和密度均與轉(zhuǎn)速無(wú)關(guān)。因?yàn)槠骄嫒r(shí)間=尋道時(shí)間+等待(原書(shū)第13題)下列關(guān)于器的描述,不正確的是 多模塊交叉器的作用和Cache器的作用等。,括SRAM與DRAM。EEPROM、EPROM等??梢?jiàn),A答案的說(shuō)法正確。我們一般認(rèn)為,ROM的內(nèi)容是無(wú)法改寫(xiě)的,RAM的內(nèi)容可讀可寫(xiě),故而B(niǎo)答案正確。立的地址寄存器、讀寫(xiě)電路和數(shù)據(jù)寄存器,這就是多體系統(tǒng)。多體系統(tǒng)中,各個(gè)體能并行工作,又能交叉工作。所以,C答案錯(cuò)誤。Cache中,使CPUCache進(jìn)行,從而使程序的執(zhí)行速度大大提高,從很大程度上解決了CPU與主存之間的速度不匹配問(wèn)題。故而,D考點(diǎn)2器的層次化結(jié) 注 一.選擇題部分(原書(shū)第1題)層次化器結(jié)構(gòu)的設(shè)計(jì)是依據(jù) )原理 訪(fǎng)存局部 容量失效(原書(shū)第2題)和外器相比,內(nèi)器的特點(diǎn)是 2GB,外存幾(原書(shū)第3題)器的最大容量取決于 是給這個(gè)電腦裝16G的內(nèi)存,顯然沒(méi)有什么作用。(原書(shū)第5題)計(jì)算機(jī)的器系統(tǒng)是指 RAM ROM 主 用來(lái)存放計(jì)算機(jī)運(yùn)行期間所需要的程序和數(shù)據(jù),CPU可直接隨機(jī)地對(duì)它進(jìn)行。外部存二.綜合應(yīng)用題部分(原書(shū)第1題)Cache-主存系統(tǒng)和主存-輔存系統(tǒng)有何不同【解析】Cache系統(tǒng)(如圖3.4所示)是為解決主存速度不足而提出來(lái)的。從CPU看,Cache系統(tǒng)的速度接近Cache的速度,容量是主存的容量,每位價(jià)格接近于主存的價(jià)格。由于Cache系統(tǒng)全部用硬件來(lái)調(diào)度,因此它對(duì)系統(tǒng)程序員和應(yīng)用程序員都是主主輔助圖3.4cache系輔主存—輔存系統(tǒng),即虛擬系統(tǒng)(如圖3.4所示。虛擬系統(tǒng)是為解決主存輔主主輔助軟硬圖3.5主存-輔存系考點(diǎn)3半導(dǎo)體隨機(jī)存取DRAMSRAM器RAMROM一.選擇題部(原書(shū)第1題)有一個(gè)lK×l的DRAM,內(nèi)是32×32結(jié)構(gòu),采用分散刷新方式,如果刷新間隔不超過(guò)2ms,刷新信號(hào)的周期是( DRAM是1K×1,內(nèi)部采用32×32的結(jié)構(gòu),采用分散刷新方式,在刷新間隔不超刷新信號(hào)的周期為62.5us。(原書(shū)第3題)某計(jì)算機(jī)的字長(zhǎng)16位,它的容量是64KB,若按字編址,那么 空間,尋址范圍為64KB/2B=32K,選擇B答案。(原書(shū)第4題)下述說(shuō)法中 記住這個(gè)結(jié)論:SRAMDRAMRAM于易失 會(huì)是信息丟失,所以要經(jīng)常刷新。SRAM只要不掉電就可以永久保存信息,所以不需要老的DRAM均屬于易失性器,斷電后信息丟失。即使沒(méi)有斷電,DRAM也會(huì)因?yàn)殡娙莸姆烹娮饔檬剐畔G失所以要長(zhǎng)期保存數(shù)據(jù)必須定期刷新記住這個(gè)結(jié)論:SRAMDRAMRAM于易失 會(huì)是信息丟失,所以要經(jīng)常刷新。SRAM只要不掉電就可以永久保存信息,所以不需要老的(原書(shū)第7題)以下說(shuō)法錯(cuò)誤的是 存取時(shí)間是指啟動(dòng)一次器操作到完成該操作所需要的時(shí)間,包括讀出時(shí)間和寫(xiě)入時(shí)間。存取周期是指器進(jìn)行兩次連續(xù)存取操作的最小時(shí)間間隔。對(duì)于DRAM來(lái)說(shuō),從器收到由CPU發(fā)來(lái)的地址開(kāi)始,到數(shù)據(jù)線(xiàn)上產(chǎn)生有效輸出對(duì)于SRAM來(lái)說(shuō),雖然其讀出是非破壞性的,不需要重寫(xiě),但是數(shù)據(jù)的仍將對(duì)存SRAM的存取時(shí)間也小于存取周期。(原書(shū)第10題【2012408統(tǒng)考】下列關(guān)于閃存(FlashMemory)誤的是 USD卡等也是常見(jiàn)的閃存卡。閃存的寫(xiě)操二.綜合應(yīng)用題部分(原書(shū)第2題)靜態(tài)器和動(dòng)態(tài)器器件的特性有哪些主要區(qū)別靜態(tài)器SRAM主要用于高速緩沖器Cache,動(dòng)態(tài)器主要用于主器。在表3.1,我們比較一下半導(dǎo)體器的分類(lèi)和特點(diǎn)。表3.1常見(jiàn)的半導(dǎo)體器的分類(lèi)和特(原書(shū)第4題動(dòng)態(tài)器為什么需要定時(shí)刷新?CPU能否在刷新期間器?【解析】DRAM位元是基于電容器上的電荷量,這個(gè)電荷隨著時(shí)間和溫度而對(duì)于集中式刷新,CPU不能在刷新期間器,對(duì)于分散式刷新,可以對(duì)器500n(0.5【解析】在允許的最大刷新間隔(如2ms)內(nèi),按照容量的大小集中安排若對(duì)具有1024個(gè)單元(32×32的矩陣)的進(jìn)行刷新,刷新是按行進(jìn)行取周期為500ns(0.5s,從0~3967個(gè)周期內(nèi)進(jìn)行讀寫(xiě)操作或保持,而從3968~3999這最后32個(gè)周期集中安排刷新操作(如圖3.6所示。3.6期應(yīng)1s。我們?nèi)砸郧笆?2×32矩陣為例,整個(gè)刷新一遍需32s(如3.7所3.7,尤其是當(dāng)容量比較小的情況下,沒(méi)有充分利用所允許的最大刷新間隔(2ms。32×322ms323.8免使CPU連續(xù)等待過(guò)長(zhǎng)的時(shí)間,而且減少了刷新次數(shù),是比較實(shí)用的一種刷新方式??键c(diǎn)4主器與CPU的連 CPU一.選擇題部分(原書(shū)第1題【2009年408統(tǒng)考某計(jì)算機(jī)主存容量為64KB其中ROM區(qū)為4KB其余為RAM區(qū),按字節(jié)編址;現(xiàn)要用2K×8位的ROM和4K×4位的RAM來(lái)設(shè)計(jì)該器,則需要上述規(guī)格的ROM數(shù)和RAM數(shù)分別是( 1、 2、 1、 2、【解ROM4KB,RAM60KB。由2K×8來(lái)構(gòu)建該計(jì)算機(jī)的4KB的ROM區(qū),需要數(shù)量為4KB/(2K×8位)=2片。由4K×4位的RAM來(lái)構(gòu)建該計(jì)算機(jī)的60KB的RAM區(qū),需要該種共60KB/(4K×4位)=30片。所以,選擇D答案。(原書(shū)第4題)某DRAM,其容量為512K×8位,該的地址線(xiàn)和數(shù)據(jù) 8、 512、 【解析】和第3題的計(jì)算方法類(lèi)似,在器的位擴(kuò)展、字?jǐn)U展和位字同時(shí)擴(kuò)展三種為其容量為512K×8位,所以地址線(xiàn)是19根,數(shù)據(jù)線(xiàn)是8根。(原書(shū)第6題)將RAM的數(shù)據(jù)線(xiàn)、地址線(xiàn)和讀寫(xiě)控制線(xiàn)分別接在一起,而將片 (原書(shū)第8題)某計(jì)算機(jī)字長(zhǎng)是32位,它的容量是256KB,按字編址,它的 256KB/4B=64K。(11題7KB.其中ROM4KBRAM 地址范圍是0000~1FFFH二.綜合應(yīng)用題部分(1題)CPU16根地址線(xiàn),8根數(shù)據(jù)線(xiàn),并用MREQ各種門(mén)電路(門(mén)電路自定如圖3.9所示。畫(huà)出CPU與器的連接圖,要求:為系統(tǒng)程序工作區(qū),最小16K地址空間為用戶(hù)程序區(qū);(2).選用的類(lèi)型及數(shù)量(3). 74138ROM:2K×8

RAM:1K×42K×8

G1

2B為控制8K×832K×8

8K×816K×1

C,B,A為變量控制4K×4 Y7……Y0為輸出圖3.9相關(guān)的和門(mén)電

11111111111111111111111000000000011110111111111111110000000000011101111111111111100000000000000000000000000000011111111111100100000000000000111111111111111 2K×8位 20相鄰 4K×4位 200 8K×8位 2最大4K地址空間為系統(tǒng)程序區(qū),選用2片2K×8位ROM;相鄰的4K地址空間為系統(tǒng)程序工作區(qū),選用2片4K×4位RAM;最小16K地址空間為用戶(hù)程序區(qū),選用2片8K×8位RAM。&AY2K81K41K4圖3.10的片選邏【經(jīng)典總結(jié)】【經(jīng)典總結(jié)】3:83:8 3.113:8A、B、C②輸出信號(hào) ~/Y7。對(duì)應(yīng)每一 ③使能信號(hào)G1、/G2A、/G2B。當(dāng)且僅當(dāng)G1=1、/G2A=0、/G2B=0時(shí),譯 (3題)CPU16根地址線(xiàn),8MREQ

OE OEOEWE圖3.12相關(guān)的和信 100000000000。我們?nèi)OM1的地址范圍為1111100000000000到1111111111111111,211110000000000001111011111111111。RAM1、2用來(lái)實(shí)現(xiàn)位擴(kuò)展,對(duì)應(yīng)的地址空間范圍為11101000 YAROMROMRAMRAM1圖3.13CPU與器連接考點(diǎn) 雙口RAM和多模塊器 交 一.選擇題部分(原書(shū)第1題)交叉器實(shí)質(zhì)上是一種()器,它能()執(zhí)行()獨(dú)立的讀寫(xiě)操作。( (原書(shū)第2題)交叉器實(shí)質(zhì)上是一種多模塊器,它用( 流 資源重順 資源共多模塊交叉器的思想是基于:能同時(shí)從主存取出n條指令,以提高機(jī)器的運(yùn)(原書(shū)第4題)雙端口器所以能高速進(jìn)行讀寫(xiě),是因?yàn)椴捎?BUSY標(biāo)志。由片上的判斷邏輯決定對(duì)哪個(gè)端口優(yōu)先進(jìn)行讀寫(xiě)操作,而暫時(shí)關(guān)閉另一二.綜合應(yīng)用題部分(原書(shū)第3題)設(shè)器容量為128M字,字長(zhǎng)64位,模塊數(shù)m=8,分別用順序方式和交叉方式進(jìn)行組織。周期T=200ns,數(shù)據(jù)總線(xiàn)寬度為64位,總線(xiàn)傳送周期q=64位8=512??2=????=8×200????=??1=??+(???1)??=200+7×50????=順

==32×==93×(原書(shū)第4題)有一個(gè)具有8個(gè)體的低位交叉器中,如果處理器的地(1).10018,10028,10038(2).10028,10048,10068(3).10038,10068,10118,…,13008為T(mén),那么在不使用低位交叉體的情況下訪(fǎng)存耗時(shí)都為64T。表3.2序列對(duì)應(yīng)的訪(fǎng)存情況 元。顯然,該段序列所用時(shí)間為T(mén)+63*T/8=71T/8,速度提升了7.2倍。表3.3序列對(duì)應(yīng)的訪(fǎng)存情況 表3.4序列對(duì)應(yīng)的訪(fǎng)存情況 .的單元。則該段序列所用時(shí)間為4T+63*3T/8=221T/8,速度提升了2.3倍考點(diǎn) 高速緩沖器溫馨提示本考點(diǎn)考查溫馨提示本考點(diǎn)考查1、程序的局部性原理;2、Cache的基本工作原理;3、Cache與主存之間的映射方式;4、Cache與主存塊的替換算法;5、Cache寫(xiě)策略。Cache是一個(gè)很重要的考點(diǎn),請(qǐng)務(wù)必掌握。一.選擇題部分(1題【2009408Cache162映射方式,每個(gè)主存塊大小為32字節(jié),按字節(jié)編址。主存129號(hào)單元所在主存塊應(yīng)裝入到Cache的組號(hào)是( 一個(gè)組含有幾個(gè)塊就稱(chēng)為幾路組相聯(lián)。2路-組相聯(lián)映射,說(shuō)明一個(gè)組有兩個(gè)塊。該計(jì)對(duì)應(yīng)的Cache組號(hào)是4(原書(shū)第3題在Cache更新時(shí)把數(shù)據(jù)同時(shí)寫(xiě)入Cache和主存的策略 寫(xiě)直 寫(xiě)回 按寫(xiě)分配 不按寫(xiě)分配法(寫(xiě)直達(dá)法一般采用該方法)Cache不命中時(shí)只寫(xiě)入主存,該單元所在塊不調(diào)入Cache;按寫(xiě)分配法(寫(xiě)回法一般采用該方法)Cache不命中時(shí)除寫(xiě)入主存外,還將該地址所在塊調(diào)入Cache(原書(shū)第5題)主存地址與Cache地址的三種映象方式為 Cache但是地址變換速度慢,而且成本高,實(shí)現(xiàn)起來(lái)比較。主012 3.14Cache中惟一的一個(gè)指定位置,若這個(gè)主012

3.16CacheCache空間和主存空間中的每Cache中對(duì)應(yīng)組的任何一塊位置上,即組間采取直接映像,而組內(nèi)采取全相聯(lián)映主0第0組2

3456789111315圖

第1(原書(shū)第11題)下列關(guān)于cache地址映射的描述,不正確的是 Cache中的任意一行,而直接映射方式CacheCache利用率一般比直接映射方式下Cache的利用率要高,A、B、C答案正確。二.綜合應(yīng)用題部分(3題)CPU執(zhí)行一段程序時(shí),cache1900次,主存完成存取的次數(shù)為100次,已知cache存取周期為50ns,主存存取周期為250ns,求cache/【解析】CPU執(zhí)行完一段程序時(shí),CacheNc=1900,主存完成存取的次數(shù)為Nm=100,所以Cache中率h=Cache存取周期為tc=50ns,主存存取周期為tm=250ns,那么平均時(shí)間ta=htc+(1-h)tm=0.95×50+(10.95)×250=60ns。故而,Cache/主存系統(tǒng)的效率為e=(原書(shū)第5題)一個(gè)組相聯(lián)映像Cache有64個(gè)塊構(gòu)成,每組包含4個(gè)塊7623.18Cache7(原書(shū)第13題)機(jī)字長(zhǎng)8位,CPU地址總線(xiàn)16位,數(shù)據(jù)總線(xiàn)8位,器按字節(jié),R/W#(若該機(jī)主存采用16K×1位的DRAM(內(nèi)部為128×128陣列)構(gòu)成最大主存空間,則共需多少個(gè)?若采用異步刷新方式,單元刷新周期為2ms,則刷新信號(hào)的周期2K×8Cache44路組相聯(lián)映象,則主存地址中字段塊內(nèi)地址、字段Cache組地址、字段標(biāo)記各多少位?若主存地址為1234H,則該地址映象到的Cache的第幾組?為100次,已知cache的周期為20ns,主存的周期為100ns。則Cache/主存系統(tǒng)的平均時(shí)間為多少ns?Cache/主存系統(tǒng)的效率又是多少?若采用16K×1位的,需要的數(shù)量為(216×8)/(16??×1)=32片。16K的DRAM芯址是2位。在組間采用直接映Cache的空間大小可以用2K以字Cache7位。因?yàn)橹鞔娴牡刂房臻g是16位,所以必須要7位作為字段標(biāo)記。Cache2400次,主100次,總共完成2500次存取,所以Cache中率為2400/2500=96%。Cache/主存系統(tǒng)的平均時(shí)間為0.04×100ns+0.96×20ns=23.2ns??键c(diǎn) 虛擬溫馨提示本部分主要考查虛擬器的基本概念,頁(yè)式、段式、段頁(yè)式三種虛擬存溫馨提示本部分主要考查虛擬器的基本概念,頁(yè)式、段式、段頁(yè)式三種虛擬存TLB408統(tǒng),本考點(diǎn)的內(nèi)容與《計(jì)算機(jī)操作系統(tǒng)》的管理部分的虛擬器,是一致的。本考點(diǎn)容易考查大題,請(qǐng)務(wù)必掌握。一.選擇題部分(原書(shū)第1題)一個(gè)分段管理系統(tǒng)中,地址長(zhǎng)度為32位,其中段號(hào)8位,則最 28字 224字

218字 232字了把程序虛地址變換成主存實(shí)地址,需要一個(gè)段表(3.19所示)。段表中每一行記錄了段段表地.段段表地.+段內(nèi)地段段表起始地內(nèi)存地…虛地…實(shí)地(原書(shū)第3題)采用虛擬器的目的是 虛擬統(tǒng)為決存量不而出的從U看度主速,容量是虛的地址間,每?jī)r(jià)格接于輔存價(jià)。由于虛系需要通操作系(原書(shū)第4題)常用的虛擬系統(tǒng)由( 主存和輔 Cache和主 Cache和輔 虛擬器由主器和聯(lián)機(jī)工作的輔助器(通常為磁盤(pán)器)共同組成,這兩個(gè)器在硬件和系統(tǒng)軟件的共同管理下工作,對(duì)于應(yīng)用程序員,可以把它們看作是一個(gè)單一的器。(原書(shū)第6題)虛 二.綜合應(yīng)用題部分(原書(shū)第2題)下圖5表示使用頁(yè)表的虛實(shí)地址轉(zhuǎn)換條件,頁(yè)表存放在相聯(lián)器中,其容量為8個(gè)單元,求:7645177用虛擬地址為115作為頁(yè)表檢索項(xiàng),查得頁(yè)號(hào)為15的頁(yè)在主存中的起始(3題)3.53.5011-021頁(yè)面大小為4KB,一次內(nèi)存的時(shí)間是100ns,一次快(TLB)的時(shí)間是10ns,處理一次缺頁(yè)的平均時(shí)間為108ns(已含更新TLB和頁(yè)表的時(shí)間,進(jìn)程的駐留集大小固定為更新時(shí)間0表示頁(yè)面不在內(nèi)存,產(chǎn)生缺頁(yè)中斷,缺頁(yè)中斷處理后,返回到產(chǎn)生缺頁(yè)面大小為4KB,即212,則得到頁(yè)內(nèi)位移占虛地址的低12位,頁(yè)號(hào)占剩余??傻?P如下(1643位:①2362H:P=2,快表10ns,因初始為空,頁(yè)表100ns得到頁(yè)框號(hào),理地址后主存100ns,共計(jì)10ns+100ns+100ns=210ns。,1565HP=1,③25A5H:P=2,快表,因第一次已將該頁(yè)號(hào)放入快表,因此花費(fèi)10ns便可理地址,主存100ns,共計(jì)10ns+100ns=110ns。當(dāng)虛地址1565H時(shí),產(chǎn)生缺頁(yè)中斷,合法駐留集為2,必須從頁(yè)表中淘汰一個(gè)頁(yè)面,根據(jù)題目的置換算法,應(yīng)淘汰0號(hào)頁(yè)面,因此1565H的對(duì)應(yīng)頁(yè)框號(hào)為101H。由此可得1565H的物理地址為101565H。 夢(mèng)享團(tuán)隊(duì)夢(mèng)享團(tuán)隊(duì)第四章指令系1溫溫馨提示本部分考查指令的基本格式、定長(zhǎng)操作碼指令格式和擴(kuò)展操作碼指令。在考研中,有些自主命題高校喜歡考查擴(kuò)展操作碼, 根據(jù)自己所考學(xué)校的要 一.選擇題部分(原書(shū)第1題)程序控制類(lèi)指令的功能是 CPUIO (原書(shū)第2題)擴(kuò)展操作碼技術(shù)是 字段,又能在不增加指令長(zhǎng)度的情況下擴(kuò)展操作碼的長(zhǎng)度,使它能表示的指令。(原書(shū)第5題)( NO(原書(shū)第11題)存放欲執(zhí)行指令的寄存器是 指令寄存 IR,存放當(dāng)前正在執(zhí)行的指令(非指令地址(原書(shū)第15題)在二地址指令中 二.綜合應(yīng)用題部分4.12Address4.2Register4.3 4.4(原書(shū)第13題)某機(jī)字長(zhǎng)16位,器直接尋址空間為128字,變址時(shí)的位移量作碼擴(kuò)展使用。如圖4.5所示。4.5形式地址字段A取7位。另外,16個(gè)寄存器也應(yīng)該能到,這16個(gè)通用寄存器可作為4Rx5位可用作操作碼了。4.64.72 作為擴(kuò)展用。如圖4.8所示。4.81在零地址指令中,指令的16位都作為操作碼。顯然可以采用11111110

4.92對(duì)以下幾個(gè)方面知識(shí)的掌握程度1基本概念;2、數(shù)據(jù)尋址和指令尋址;3408 一.選擇題部分(原書(shū)第3題) 立即尋址(4.10所示)的指令中地址碼字段直接給出了操作數(shù)本身。也就是說(shuō),4.10(原書(shū)第5題)直接、間接、立即三種尋址方式指令的執(zhí)行速度,由快至慢的排序 A就是操作數(shù)的有效地址,需要訪(fǎng)存一次去取操作數(shù),速度顯然沒(méi)有立即尋址快。間接尋址(4.114.12所示),指令中給A不是操作數(shù)的地址,而是存放操作數(shù)地址的地址,所以,對(duì)于一次間址,需要4.114.12(原書(shū)第6題)采用變址尋址可擴(kuò)大尋址范圍,且 (10題)A為累加寄存器,SP為堆棧指示器,Msp為(A→Mp(S-1→SP作的動(dòng)作為:((Msp)→A(SP)+1SP(SP)+1→SP(Msp)→A(SP)-1→SP(Msp)→A(Msp)→A(SP)-1→SP中接觸到的堆棧的操作是類(lèi)似的(A)Msp,即將累加A中的內(nèi)容SPMsp4.134.13所示,一般計(jì)算機(jī)系統(tǒng)中堆棧的棧底地址大于棧頂?shù)刂?,通常棧指針始終指看系統(tǒng)的情況1,說(shuō)明棧頂指針指向當(dāng)前棧頂?shù)南乱粋€(gè)位置。所以,數(shù)據(jù)出棧時(shí),也應(yīng)該先將棧頂指針SP自加1,使該指針?biāo)伎家粋€(gè)問(wèn)題,若本題的語(yǔ)句(A)→Msp思考一個(gè)問(wèn)題,若本題的語(yǔ)句(A)→Msp與(SP)-1→SP(原書(shū)第16題)基址尋址方式中,操作數(shù)的有效地址是 4.144.14(26題【2013408R1000H,指令中的形式地址為2000H,地址1000H中的內(nèi)容為2000H,地址2000H中的內(nèi)容為3000H,地址3000H中的內(nèi)容為4000H,則變址尋址方式下到的操作數(shù)是( 【解析】變址尋址方式下,偏移量在指令的地址碼字段A,基準(zhǔn)的寄存器是變址寄存R1000H2000H,所以操作數(shù)而當(dāng)有效地址是3000H。地址3000H中的內(nèi)容是4000H(4.15所示。變址寄存 形式地內(nèi)內(nèi)地4.15二.綜合應(yīng)用題部分(5題)3000H02B0H,指令的002BH,程序計(jì)數(shù)器(存放當(dāng)前正在執(zhí)行的指令的地址)4500H,且器內(nèi)存放的內(nèi)容如表4.1所示。表4.1器的地址和相應(yīng)的存放內(nèi)3000H002BH302BH。查表可知,地址302BH的內(nèi)容是3500H,即操作數(shù)是3500H。1(1存器的內(nèi)容+變址寄存器的內(nèi)容+偏移量0+2002=2H。查表可知,該存(是280H。PC按字編址,采用字長(zhǎng)指令格式,指令各字段定義如表4.2所思。4.2 源操作 4.3操作數(shù)操作數(shù)轉(zhuǎn)移目標(biāo)地址0010B表示加法操作(add)R4R5100B101B,R41234H,R55678H,地1234H中的內(nèi)容5678H,5678H中的內(nèi)容為1234H,則匯編語(yǔ)言為add(R4(R5)+(3323=8128KB,按字編址,計(jì)算機(jī)字長(zhǎng)為16位,劃分為128KB/2B=216個(gè)單元,故MDR和MAR至少各需16位。PC和Rn可表示的地址范圍均為0~216-1,而主存地址空間為216,故轉(zhuǎn)移指令的目標(biāo)地址范圍是0000H~FFFFH(0~216-1(內(nèi)容會(huì)改變,從5678H變?yōu)?679H。器5678H的內(nèi)容=5678HH=68ACH。考點(diǎn) CISC和RISC的基本概CISCRISC一.選擇題部分(原書(shū)第1題【2009年408統(tǒng)考下列關(guān)于RISC的敘述中錯(cuò)誤的 (原書(shū)第4題)下列關(guān)于RISC的描述中,不正確的是 CISC,RISC的指令系統(tǒng)比較簡(jiǎn)單,指令條數(shù)也比較少。而且,RISC的指大量測(cè)試表明,CSC最常使用的是一些比較簡(jiǎn)單的指令,這類(lèi)指令僅占指令總數(shù)的2080令占指令總數(shù)的80%,但使用頻度很低,僅占20%。因此,人們把這種情況稱(chēng)為“20%-80%。(原書(shū)第5題)下面關(guān)于RISC技術(shù)的描述中,正確的是 為了實(shí)現(xiàn)兼容性設(shè)計(jì)的RISC是從原來(lái)的CISC系統(tǒng)的指令系統(tǒng)中挑選一部分實(shí)現(xiàn)故而,A錯(cuò)誤。以RISC二.綜合應(yīng)用題部分原書(shū)第4.4CISCRISC只有LOAD/STORE指 夢(mèng)享團(tuán)隊(duì)夢(mèng)享團(tuán)隊(duì)第五章處理器考點(diǎn) CPU的功能和基本結(jié)一.選擇題部分(原書(shū)第2題)在CPU的寄存器中 程序計(jì)數(shù) 狀態(tài)寄存 指令寄存 通用寄存(原書(shū)第6題)指令寄存器的位數(shù)取決于 指令字 機(jī)器字 字?jǐn)?shù)地址的長(zhǎng)度和操作數(shù)地址的個(gè)數(shù)(原書(shū)第9題)程序計(jì)數(shù)器PC用來(lái)存放指令地址,每當(dāng)執(zhí)行完一條指令后,通常 指令寄存器 MAR程序計(jì)數(shù)器又稱(chēng)指令計(jì)數(shù)器,用來(lái)存放即將要執(zhí)行的指令地址PC中MAR二.綜合應(yīng)用題部分(原書(shū)2題)CPU2一.選擇題部分(原書(shū)第1題)指令周期是指 PC值自動(dòng)加 我們一般都說(shuō),當(dāng)一條指令的取指周期執(zhí)行完畢之后,我們一般都說(shuō),當(dāng)一條指令的取指周期執(zhí)行完畢之后,PC1。那么,這這樣一來(lái),PC的值加1,就是下一條指令的地址。本題中,機(jī)器字長(zhǎng)是16位,一般機(jī)器字長(zhǎng)和指令字長(zhǎng)相等,所以我們?nèi)≈噶钭珠L(zhǎng)為16位。按照字節(jié)編址,指令字長(zhǎng)是兩個(gè)字節(jié)。所以,CPU取一條單字長(zhǎng)指令之后,PC的值應(yīng)該自動(dòng)加2,那才是下一條指令的起始地址。(原書(shū)第7題)在間址周期中 MAR所指的主存單元中的內(nèi)容(有效地址)MDR,記作如對(duì)器的一次間址和多次間址尋址,其間址操作就不同。所以,C答案正確。(原書(shū)第10題)以下敘述中 二.綜合應(yīng)用題部分(2題)什么是指令周期?什么是機(jī)器周期?什么是時(shí)鐘周期?三者之間的(4題)A8MHz4個(gè)時(shí)鐘周期,且該機(jī)的平機(jī)的平均指令執(zhí)行速度為多少M(fèi)IPS?機(jī)器周期=0.125us4==B機(jī)的平均指令執(zhí)行速度

3常以大題方式跟大家見(jiàn)面,屬于數(shù)據(jù)通路圖,讓分析指令執(zhí)行過(guò)程中的數(shù)據(jù)通路、控制信號(hào)和使用部件。本考點(diǎn)很難掌握,其實(shí)出題的方式如出一轍,請(qǐng)根據(jù)我們給出的例題,掌握解該類(lèi)題型的精一.選擇題部分(原書(shū)第1題)CPU中的譯主要用于 地址譯 指令譯 數(shù)據(jù)譯二.綜合應(yīng)用題部分1.(原書(shū)第1題)5.1M為主存,指令和數(shù)據(jù)均存放在其中,MDR為主存數(shù)據(jù)寄存器,MAR為主存地址寄存器,R0~R3為通用寄ALU為算術(shù)邏輯單元,移位器可左移、右移、直通傳送。R1(R2”示的主存單元中的數(shù)相加,相加的結(jié)果直通傳送至R1中。畫(huà)出“ADDR1,R2”R1R2中的數(shù)相加,相加的結(jié)果直通傳送到R1中。5.1IR寄存器在指令階段結(jié)束后,獲得當(dāng)前執(zhí)行的指令內(nèi)容,但是也要取出來(lái)譯碼,所以這個(gè)很多同學(xué)可能轉(zhuǎn)不過(guò)彎來(lái)。比如我們常寫(xiě)的“PC→MAR”P(pán)C寄存器內(nèi)容的MARCPU。C、D這兩ALUALU進(jìn)行移DDCM移位5.2元中,相加結(jié)果放在R1中。數(shù),⑦為取目標(biāo)操作數(shù),⑧為CD兩個(gè)操作數(shù)相加,⑨將運(yùn)算結(jié)果存回寄存器R1。PC→PC→C+D→移位移位②PC→PC→C+D→移位移位②③④⑤ 5.3器R1中。5.410時(shí)表示無(wú)效,MDRMAR的輸出一直處于使能狀態(tài)。加法指令“ADD(R1),R0”并將結(jié)果送入R1的內(nèi)容所指主存單元中保存。5.45.1給出了上述指令取指和譯碼階段每個(gè)節(jié)拍(時(shí)鐘周期)的功能和有效控制信號(hào),無(wú)(器地址寄存器MAR中的地址對(duì)應(yīng)的內(nèi)存單元中的內(nèi)容被送往器數(shù)據(jù)寄存將器數(shù)據(jù)寄存器MDR的內(nèi)容送往寄存器A。因?yàn)檫\(yùn)算器部件ALU的兩個(gè)輸入端A中。顯然,另一個(gè)操作數(shù)已經(jīng)放在寄存器R0中,可以直接讀進(jìn)來(lái)進(jìn)行加法運(yùn)算。因此寄存器A可以存放MDR送過(guò)來(lái)的數(shù)據(jù)。(相應(yīng)地,有效信號(hào)為MDRout,Ain)容送入運(yùn)算器ALU進(jìn)行運(yùn)算,運(yùn)算結(jié)果送往AC(相應(yīng)效控制信號(hào)為R0out、Add和ACin)Ati內(nèi)容所對(duì)應(yīng)的內(nèi)存單元。CPU發(fā)出寫(xiě)命令,將器數(shù)據(jù)寄存器MDR的內(nèi)容送往器控制信號(hào)的安排,主要看數(shù)據(jù)的流向。我們把控制信號(hào)表述在以上6個(gè)步驟的括號(hào)內(nèi)5.26AC←(A)+4溫馨提示溫馨提示一.選擇題部分(原書(shū)第1題)控制器的功能是 一一句話(huà)概括:控制器的功能是對(duì)數(shù)據(jù)通路實(shí)施控制,以便信息能夠正確傳輸,從而完成指令的執(zhí)行(原書(shū)第3題)在采用增量方式的微指令中,下一條微指令的地址 器(uPC。程序一般安排在CM的連續(xù)單元中;其缺點(diǎn)是這種方式不能實(shí)現(xiàn)以上的并行微程序轉(zhuǎn)(原書(shū)第6題)微程序控制器中,機(jī)器指令與微指令的關(guān)系是 (原書(shū)第8題)在組合邏輯控制器的組成結(jié)構(gòu)中,不包括 5.5數(shù)據(jù)緩沖寄存器用來(lái)暫時(shí)存放由內(nèi)器讀出的一條指令或一個(gè)數(shù)據(jù)字;反之,當(dāng)向(原書(shū)第17題)水平型微指令的特點(diǎn)是 一次能定義并執(zhí)行多個(gè)并行操作微命令的微指令,叫做水平型微指令。顯然,A答案指令則相反。所以,D答案錯(cuò)誤。(原書(shū)第26題)水平型微指令和垂直型微指令相比 水平型微指令與垂直型微指令的比較如下二.綜合應(yīng)用題部分(2題)(原書(shū)第7題)3252個(gè),5個(gè)相斥類(lèi)的微命令組,4個(gè),5個(gè),81520個(gè)微命令,CYZF兩個(gè),微指令字長(zhǎng)29位。5.3D9458個(gè)個(gè)段位位位位位位位(9題)5.6M為主存.XR為變址寄X,D指令為單字長(zhǎng)指令,其中:XXR,D為形式地址(在流程圖中用Ad(IR)表示PCiPC的輸入控制信5.65.75.7ADDX,D5參加408統(tǒng)考 一.選擇題部分(1題【2009408統(tǒng)考】某計(jì)算機(jī)的指令流水線(xiàn)由四個(gè)功能段組成。指令流經(jīng)各功能段的時(shí)間(忽略各功能段之間的緩存時(shí)間)分別是90ns80ns70ns和60ns。則CPU時(shí)鐘周期至少是:( 90ns、80ns、70ns和60ns的情況下,該計(jì)算機(jī)的CPU時(shí)鐘周期至少為90ns(原書(shū)第3題)流水線(xiàn)中造成控制相關(guān)的原因是執(zhí)行 (原書(shū)第8題【2011年408統(tǒng)考】下列給出的指令系統(tǒng)特點(diǎn)中,有利于實(shí)現(xiàn)指令流 Ⅰ.指令格式規(guī)整且長(zhǎng)度一致 僅Ⅰ、 僅Ⅱ、 僅Ⅰ、 Ⅰ、Ⅱ、(9題【2013408CPU1.03GHz4級(jí)指令流水線(xiàn),1CPU100沒(méi)有發(fā)生任何流水線(xiàn)阻塞,此時(shí)流水線(xiàn)的吞吐率為(0.25×109條指令/ 1.03×109條指令/4個(gè)時(shí)鐘周期的時(shí)間,此后每一個(gè)時(shí)鐘103CPU1.03GHz1.03G個(gè)時(shí)鐘周期。所以執(zhí)行完二.綜合應(yīng)用題部分(原書(shū)第3題)下面程序中是否有數(shù)據(jù)相關(guān)?如果有請(qǐng)是何種數(shù)據(jù)相關(guān),(R2 ADDR,4,1(4)+(1)→5 MULR3,R1,R2(R1)×(R2)→R3 (R1)+(R2)→I5STOA,R1;R1→M(A,M(A)是器單 ADD4,R3,2(R2)(R3→R LADR1,B;M(B)→R1,M(B)是器單 MULR1,R2,R3(R2)×(R3)→第(1)組指令中,I1指令運(yùn)算結(jié)果應(yīng)先寫(xiě)入R1,然后在I2指令中讀出R1內(nèi)容。由于I2指令進(jìn)入流水線(xiàn),變I2指令I(lǐng)1指令R1R1內(nèi)容,發(fā)生寫(xiě)后讀(RAW)相第(2)組指令中,如果I4指令的加法運(yùn)算完成時(shí)間早于I3指令的乘法運(yùn)算時(shí)間,變成I4I3寫(xiě)入前就寫(xiě)入R3R3的內(nèi)容錯(cuò)誤,發(fā)生寫(xiě)后寫(xiě)(WAW)相關(guān)。第(3)組指令中,I7指令和I8指令沒(méi)有涉及到相同的寄存器,所以沒(méi)有發(fā)生數(shù)據(jù)相關(guān)。學(xué)們沒(méi)有區(qū)分清楚,老師看到了這樣的答案,也不知道有沒(méi)有區(qū)分清楚。很顯然,這就要注意順序了。因?yàn)橐菂^(qū)別錯(cuò)誤了,把讀后寫(xiě)叫成寫(xiě)后讀,或Write即寫(xiě)后讀。而WAR(WriteafterRead)也是讀了之后再寫(xiě),即讀后寫(xiě)。其實(shí),WAR、RAW、WAW都是從后往前讀的,請(qǐng)要牢記。這點(diǎn)也需 牢記。其實(shí)讀后讀讀到的數(shù)據(jù)都是一樣的,所以不存在數(shù)據(jù)相關(guān)的(原書(shū)6題)設(shè)指令流水線(xiàn)分取指令(IF,指令譯碼/讀寄存器(ID),執(zhí)行/有效地址計(jì)算(EX),器(MEM,結(jié)果寄存器寫(xiě)回(WB)五個(gè)過(guò)程段?,F(xiàn)有下①②③④⑤試問(wèn)上述指令中哪些指令將從未準(zhǔn)備好數(shù)據(jù)的R1寄存器中取到錯(cuò)誤的操作數(shù)?5.4ADDWB段才將計(jì)算結(jié)果寫(xiě)入寄存器R1中,但SUB指令在其ID段就要從寄存器R1中該計(jì)算結(jié)果。同樣,AND指令和OR指令也將受到這種相關(guān)關(guān)系的影響。ADD指令只有到第五個(gè)時(shí)鐘周期末尾才能結(jié)束對(duì)寄存器R1的寫(xiě)操作,使XOR指令可以正常操作,因?yàn)樗诘诹鶄€(gè)時(shí)鐘周期才讀寄存器R15.41234567895.5時(shí)鐘周期123456789 夢(mèng)享團(tuán)隊(duì)夢(mèng)享團(tuán)隊(duì)第六章總線(xiàn)考點(diǎn) 總線(xiàn)概溫馨提示本部分主要考查溫馨提示本部分主要考查1、總線(xiàn)的基本概念;2、總線(xiàn)的分類(lèi);3 一.選擇題部分(原書(shū)第1題計(jì)算機(jī)使用總線(xiàn)結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化同 (原書(shū)第2題【2009408( 10 80帶寬為4B÷(2×10-7s)=2×107B/s,即20MB/s(原書(shū)第5題)所謂三總線(xiàn)結(jié)構(gòu)的計(jì)算機(jī)是指 (1).(1).CPUI/O6.1(2). 總線(xiàn),使CPU可通6.2(1).CPU可通 總線(xiàn)(3).6.3(原書(shū)第9題)系統(tǒng)總線(xiàn)是指

(原書(shū)第18題)系統(tǒng)總線(xiàn)上的信號(hào)有 (原書(shū)第21題)下列說(shuō)法中正確的是 (1).。(2).(3). 二.綜合應(yīng)用題部分(4題)(1)32位數(shù)據(jù),假設(shè)一個(gè)總線(xiàn)周50MHz,總線(xiàn)帶寬是多少2如果一個(gè)總線(xiàn)周期中并行傳送64位數(shù)據(jù),總線(xiàn)時(shí)鐘頻率升為100MHz,總線(xiàn)帶寬是多少?傳輸64位信息,即8個(gè)字節(jié),易求得總線(xiàn)帶寬(原書(shū)6題)4個(gè)字節(jié)的數(shù)據(jù),若一個(gè)總線(xiàn)周期等于一個(gè)時(shí)鐘周期,總線(xiàn)頻率為33MHz,問(wèn)總線(xiàn)帶寬是多少?66MHz66M個(gè)。每個(gè)時(shí)鐘周期可以并行傳輸64位信息,即8個(gè)字節(jié),易求得總線(xiàn)帶寬(原書(shū)第7題)17個(gè)余下的數(shù)據(jù)字。假定進(jìn)行60%的讀操作和40%的寫(xiě)操作。T32位,642/數(shù)據(jù)復(fù)2的地址線(xiàn)和數(shù)據(jù)線(xiàn)分離。所以,讀和總線(xiàn)1:雖然每個(gè)時(shí)鐘周期可傳2個(gè)字,但只需傳一個(gè)字。一個(gè)讀寫(xiě)操作的第一個(gè)時(shí)鐘周期用于傳送地址,接下來(lái)的兩個(gè)時(shí)鐘周期為延遲。因?yàn)橐粋€(gè)時(shí)鐘周期能傳輸一個(gè)64位的因此,帶寬為4B/4T=1B/T??偩€(xiàn)2:該總線(xiàn)在讀操作下第1個(gè)時(shí)鐘周期傳送的地址,2個(gè)時(shí)鐘周期的延遲,第4時(shí)間都為7T。因此,帶寬為)2溫馨提示溫馨提示 一.選擇題部分(原書(shū)第1題)三種常見(jiàn)的總線(xiàn)集中控制優(yōu)先權(quán)的仲裁方式中( 鏈?zhǔn)讲? 獨(dú)立請(qǐng) 自動(dòng)排處(如在CPU中,后者將控制邏輯分散在總線(xiàn)的各個(gè)部件之上。集中式仲裁中,每個(gè)功能模塊有兩條線(xiàn)連到仲裁器:一條是送往仲裁器的總線(xiàn)請(qǐng)求信號(hào)線(xiàn)BR,一條是總線(xiàn)仲裁器送出的總線(xiàn)信號(hào)線(xiàn)BG集中仲裁方式分為鏈?zhǔn)讲樵?xún)、計(jì)(6.4所示)號(hào)i號(hào)中線(xiàn)號(hào)B。6.4級(jí)最高,BR1次之,……,BRn最低;也可以通過(guò)程序來(lái)改變優(yōu)先次序;還可以用(原書(shū)第2題)三種集中式總線(xiàn)控制中 鏈?zhǔn)讲? 獨(dú)立請(qǐng) 以上都不各設(shè)備共用一根總線(xiàn)請(qǐng)求信號(hào)線(xiàn)BR、總線(xiàn)信號(hào)線(xiàn)BG、總線(xiàn)忙信號(hào)線(xiàn)BS與仲裁6.5鏈?zhǔn)讲樵?xún)方式的主要特點(diǎn)是,總線(xiàn)信號(hào)BG串行地從一個(gè)I/O接口傳送到下一個(gè)I/O接口。假如BG到達(dá)的接口無(wú)總線(xiàn)請(qǐng)求,則繼續(xù)往下查詢(xún);假如BG到達(dá)的接口有總線(xiàn)請(qǐng)求,BG信號(hào)便不再往下查詢(xún)。這意味著該I/O接口就獲得了總線(xiàn)控制權(quán)。(原書(shū)第4題)在計(jì)數(shù)器定時(shí)查詢(xún)方式下,若計(jì)數(shù)從0開(kāi)始,則 BS線(xiàn)置“1”,表示該設(shè)(原書(shū)第5題在菊花鏈方式(即鏈?zhǔn)讲樵?xún)方式)下越靠近控制器的設(shè) 從第2題的圖中可以發(fā)現(xiàn),在查詢(xún)鏈中離仲裁器最近的設(shè)備具有最高優(yōu)先級(jí),離二.綜合應(yīng)用題部分(2題)問(wèn)題,分為集中式和分布式兩種,前者將控制邏輯集中在一處(CPU中,后者將控優(yōu)先級(jí)高的設(shè)備出現(xiàn)頻繁請(qǐng)求那么低優(yōu)先級(jí)的設(shè)備可能長(zhǎng)期不能使用總線(xiàn)。 發(fā)言的可以依次發(fā)言(BUSY0。那么,當(dāng)有兩個(gè)或者多個(gè)同學(xué)想發(fā)言的時(shí)候,找一個(gè)考點(diǎn) 總線(xiàn)操作和定一.選擇題部分(原書(shū)第1題)總線(xiàn)的異步通信方式 (原書(shū)第2題)同步控制是 (原書(shū)第4題)在各種異步通信方式中 全互 半互 不互6.7一男生給朋友發(fā) “ 了,下兩點(diǎn)在園門(mén)口等,咱們起游玩!”有三種方。第一,直接過(guò)去,管女朋有有收到,當(dāng)作人知道了好了??墒牵羞€是 擔(dān)心她有沒(méi)收到我的 呢?萬(wàn)一有收到我去了園,人家不知道人沒(méi)來(lái)么辦? 這時(shí)候,男生收到女朋友這條,心里肯定樂(lè)開(kāi)花了。可是,女朋友回了男朋友短好了。于是,誕生了第三種通信方式。女:收到你的了,我也想你,我收拾一下,就出發(fā),下午兩點(diǎn)見(jiàn)。收到這條消息,就認(rèn)為男生收到了回復(fù)了。而男生也知道收到了他的約(原書(shū)第5題)若一個(gè)8bit組成的字符至少需10bit來(lái)傳送,這是( 同 異 并 混考點(diǎn) 總線(xiàn)標(biāo)總線(xiàn)標(biāo)準(zhǔn)卻是一個(gè)??嫉膬?nèi)容,請(qǐng)參加408統(tǒng)考的同學(xué)多留心。一.選擇題部分(原書(shū)第2題)描述PCI總線(xiàn)中基本概念不正確的句子是 傳統(tǒng)總線(xiàn)上用DMA方式工作的設(shè)備移植到PCI總線(xiàn)上時(shí),采用主設(shè)備工作方式即可。(原 第4題【2010年408統(tǒng)考】下列選項(xiàng)中的英文縮寫(xiě)均為總線(xiàn)標(biāo)準(zhǔn)的 CRT(CathodeRayTube)是一種使用陰極射線(xiàn)管的顯示器,其結(jié)構(gòu)不需要大家掌握。CPI為執(zhí)行一條指令所需要的平均時(shí)鐘周期。RAM為隨機(jī)器。MIPS為每秒百萬(wàn)(原書(shū)5題【2012408USB 據(jù)。所以,D 第七章輸入輸出(I/O)系考點(diǎn) I/O系統(tǒng)基本概一.選擇題部分(原書(shū)第1題)CPU與I/O設(shè)備之間傳送信息時(shí),串行傳送和并行傳送兩種方式相( nn位通信信號(hào)線(xiàn)同時(shí)傳送。并行傳輸?shù)膫鬏斔俣瓤欤?溫馨提示本考點(diǎn)主要考查溫馨提示本考點(diǎn)主要考查1、輸入設(shè)備,主要包括鍵盤(pán)、鼠標(biāo);2 一.選擇題部分(原書(shū)第1題)用戶(hù)與計(jì)算機(jī)通信的界面是 應(yīng)用程 系統(tǒng)程nn位通信信號(hào)線(xiàn)同時(shí)傳送。并行傳輸?shù)膫鬏斔俣瓤?,(原?shū)第8題)下列外存中,屬于順序存取器的是 軟 硬 磁 光RAM又可分為DRAM和SRAM兩種。其中DRAM的信息會(huì)隨時(shí)間逐漸,因此需要定時(shí)對(duì)其進(jìn)行刷新來(lái)維持信息不丟失;SRAM在不斷電的情況下信息能夠一直保持而不ROM采用的存取方式也是隨機(jī)存取,且其時(shí)間也相同。但ROM的信息已在BIOS(BasicInputOutputSystem,基本輸入輸出系統(tǒng))和用SAM的存取時(shí)間要短。磁盤(pán)機(jī)就屬于這類(lèi)器。由于SAM和DAM的存取時(shí)間都與體的物理位置有關(guān),所以又可以把它們統(tǒng)稱(chēng)為據(jù)時(shí),CAM能夠自動(dòng)選擇一個(gè)未用的空單元進(jìn)行;當(dāng)要讀出數(shù)據(jù)時(shí),不是給出其(原書(shū)第14題)磁盤(pán)器的等待時(shí)間通常是指 磁盤(pán)旋轉(zhuǎn)1需的時(shí)3磁盤(pán)旋轉(zhuǎn)2需的時(shí)3(原書(shū)第17題)在磁盤(pán)和磁帶兩種磁表面器中,存取時(shí)間與單元的物理位( 的,但比SAM的存取時(shí)間要短。磁盤(pán)機(jī)就屬于這類(lèi)器。(原書(shū)第18題)【2010年408統(tǒng)考】假定一臺(tái)計(jì)算機(jī)的顯示器用DRAM實(shí)現(xiàn),若要求顯示分辨率為1600×1200,顏色深度為24位,幀頻為85Hz,顯存總帶寬的245 979 1958 7834需總線(xiàn)帶寬為2×3916.8×106bps≈7834Mbps二.綜合應(yīng)用題部分外徑為33cm,道密度40道/cm,位密度

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論