數(shù)字電子技術(shù)期末模擬卷1答案_第1頁
數(shù)字電子技術(shù)期末模擬卷1答案_第2頁
數(shù)字電子技術(shù)期末模擬卷1答案_第3頁
數(shù)字電子技術(shù)期末模擬卷1答案_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)期末模擬卷1答案(總4頁)系、班姓名10.在圖1的TTL門電路中,輸出為高電平的是(D)座號(hào)…密……………封……………線……………密……………封……………線…圖1二、填空題(每小題2分,共20分)1、()2=(35)10=(23)1632、對(duì)邊沿JK觸發(fā)器,若現(xiàn)態(tài)為0時(shí),若要次態(tài)為1有K=0,J=1和K=1,J=1兩種方法。43、_觸發(fā)_器是時(shí)序邏輯電路最基本的部件;_加法_器是最基本的算術(shù)運(yùn)算部件。14、轉(zhuǎn)換精度和轉(zhuǎn)換速度是A/D、D/A轉(zhuǎn)換器的兩個(gè)最重要的指標(biāo)。5、ROM電路主要由存儲(chǔ)矩陣、地址譯碼器、輸出緩沖器三部分組成。6、RS觸發(fā)器特性方程是:。7、兩個(gè)M進(jìn)制計(jì)數(shù)器,第一個(gè)高位接第二個(gè)的時(shí)鐘端,第一個(gè)時(shí)鐘端輸入計(jì)數(shù)脈沖,此計(jì)數(shù)器組成_M2_進(jìn)制計(jì)數(shù)器。8、若將D觸發(fā)器轉(zhuǎn)換成T觸發(fā)器,則應(yīng)令D=。9、數(shù)值比較器的比較結(jié)果有:_大于__、_小于___、_等于_。10、移位寄存器既能_存貯__數(shù)據(jù),又能完成_移位__功能。三、簡答題(每小題5分,共10分)答:1)TTL集成邏輯門電路的輸入級(jí)采用多發(fā)射極三級(jí)管、輸出級(jí)采用達(dá)林頓結(jié)構(gòu),這不僅提高了門電路的開關(guān)速度,也使電路有較強(qiáng)的驅(qū)動(dòng)負(fù)載的能力。2、多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器、雙穩(wěn)態(tài)觸發(fā)器(普通觸發(fā)器),各有幾個(gè)暫穩(wěn)態(tài)各有幾個(gè)能夠自動(dòng)保持的穩(wěn)定狀態(tài)并說明每種電路的主要用途。答:多諧振蕩器:無穩(wěn)態(tài),有兩個(gè)暫穩(wěn)態(tài);主要用于振蕩信號(hào)的生產(chǎn)。單穩(wěn)態(tài)觸發(fā)器:一個(gè)穩(wěn)態(tài),一個(gè)暫穩(wěn)態(tài);主要用于延時(shí)、定時(shí)、整形。雙穩(wěn)態(tài)觸發(fā)器:兩個(gè)穩(wěn)態(tài);是時(shí)序電路的最基本單元電路,組成各種時(shí)序電路?!稊?shù)字電子技術(shù)》課程考試題(1答卷)(年月日)題號(hào)得分一二三四五總分復(fù)核人評(píng)卷人一、單項(xiàng)選擇題(在每小題的備選答案中選出一個(gè)正確的答案,并將答案的號(hào)碼填在括號(hào)內(nèi)。每小題2分,共20分)1、指出下列各種觸發(fā)器中,哪些可以用來構(gòu)成移位寄存器和計(jì)數(shù)器(2)。(1)基本RS觸發(fā)器(2)邊沿JK觸發(fā)器(3)同步RS觸發(fā)器(4)同步D鎖存器2、構(gòu)成一個(gè)9進(jìn)制加法計(jì)數(shù)器共需(4)個(gè)觸發(fā)器。(1)3(2)10(3)2(4)43、基本RS-FF由二個(gè)與非門或者由二個(gè)或非門交叉構(gòu)成,由二個(gè)與非門構(gòu)成的基本RS-FF輸入端觸發(fā)信號(hào)是(1)。(1)低電平(2)高電平(3)脈沖前邊沿(4)脈沖后邊沿4、用CMOS門電路組成的單穩(wěn)態(tài)電路,脈沖寬度Tw由(1)決定。(1)R、C(2)觸發(fā)信號(hào)(3)電源電壓(4)以上都是5、用若干RAM實(shí)現(xiàn)位擴(kuò)展而組成多位的RAM時(shí),其方法是將下列選項(xiàng)中的(2)以外的部件相應(yīng)地并聯(lián)在一起。(1)地址線(2)數(shù)據(jù)線(輸出線)(3)片選信號(hào)線(4)讀/寫線6、在一個(gè)N位計(jì)數(shù)器中,時(shí)鐘信號(hào)到達(dá)時(shí),各觸發(fā)器的翻轉(zhuǎn)有先有后,這種觸發(fā)器稱為(2)。(1)同步計(jì)數(shù)器(2)異步計(jì)數(shù)器(3)時(shí)空計(jì)數(shù)器(4)移位寄存計(jì)數(shù)器7.下列函數(shù)式中,是最小項(xiàng)之和形式的為(B)8.和TTL電路相比,CMOS電路最突出的優(yōu)勢在于(D)A.可靠性高;B.抗干擾能力強(qiáng);C.速度快;D.功耗低。9.可以將輸出端直接并聯(lián)實(shí)現(xiàn)“線與”邏輯的門電路是(D)A.三態(tài)輸出的門電路;B.推拉式輸出結(jié)構(gòu)的TTL門電路;C.互補(bǔ)輸出結(jié)構(gòu)的CMOS門電路;D.集電極開路輸出的TTL門電路。第一頁第一頁系、班姓名座號(hào)3、用74160構(gòu)成的電路如圖3所示,請(qǐng)指出該電路為幾進(jìn)制計(jì)數(shù)器(74160是十進(jìn)制計(jì)數(shù)器,具異步清零和同步置數(shù)功能。)(4分)四、分析、設(shè)計(jì)和計(jì)算題(共40分)………………1、組合電路如圖2所示,寫出圖中所示邏輯圖的邏輯函數(shù)表達(dá)式,并簡要說明其邏輯功能。(8分)…密……………封……………線……………密……………封……………線…圖3解:該電路為5進(jìn)制計(jì)數(shù)器.圖2解:P=(ABC)'L=AP+BP+CP=(ABC)'(A+B+C)(表達(dá)式3分),(真值表3分)其邏輯功能是:當(dāng)A、B、C三個(gè)變量不一致時(shí),電路輸出為“1”,所以這個(gè)電路稱為“不一致電路”(2分)2、(8分)用卡諾圖將下列兩函數(shù)分別化簡成為最簡與或式。(Σm為最小項(xiàng)之和。)(1)F1(A,B,C,D)=Σm(0,1,2,5,6,8,9,10,12,14)(2)圖4解:a)不正確,改正圖如下圖.(判斷1分,改圖1分)b)不正確,改正圖如下圖.(判斷1分,改圖1分)c)不正確,改正圖如下圖.(判斷1分,改圖1分)解:第二頁第二頁第頁每小題4分(卡諾圖3分,表達(dá)式1分)解:A、B、C是提供給裁判用的開關(guān),A專門提供給主裁用,B、C給副裁用。設(shè)A、B、C為1表示開關(guān)閉合(裁決為成功),0表

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論