2023年數電試題庫打印_第1頁
2023年數電試題庫打印_第2頁
2023年數電試題庫打印_第3頁
2023年數電試題庫打印_第4頁
2023年數電試題庫打印_第5頁
已閱讀5頁,還剩10頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第一、二章數制轉換及邏輯代數(11001)2=()10;(6AB)16=()10(46BE.A)16=()2=()10(32)10=()2;(110101.01)2=()10(132.6)10=()8421BCD;(32.6)10=()余3二、試分別用反演規(guī)則和對偶規(guī)則寫出下列邏輯函數的反函數式和對偶式。1、Y=AB+CD2、Y=3、Y=AB+BCD4、Y=A⊕5、Y=A+B+CD6、Y=ABC+A三、用公式法化簡為最簡與或式:1、Y=AB+BC+CA2、Y=ABC+ABC+A3、Y=AB+BC(A+B)4、Y=AB(C+D)+D+D5、四、證明運用公式法證明下列等式1、AC+AB+BC+ACD=A+BC2、AB+BCD+AC+BC=AB+C3、AB+BD+CBE+AD=AB4、AB+AB+AB+AB=AB5、AB(C+D)+D+D(A+B)(B+C)=A+BC+D五、用卡諾圖化簡函數為最簡與-或表達式1、Y(A,B,C,D)=AB+AC+BC+AD2、Y(A,B,C,D)=ABC+AD+D(B+C)+AC+AD3、Y(A,B,C,D)=m(0,1,2,4,8,9,10,11,12,13,14,15)4、Y(A,B,C,D)=m(0,2,5,7,8,9,10,13,15)5、Y(A,B,C,D)=m(8,9,10,11,12)+d(5,6,7,13,14,15)6、Y(A,B,C,D)=m(1,4,7,9,12,15)+d(6,14)7、Y(A,B,C,D)=m(0,1,5,14,15)+8、1、邏輯函數的表達方法有:邏輯函數表達式,邏輯圖,3、若用二進制代碼對48個字符進行編碼,則至少需要位二進制數。4、要用n位二進制數為N個對象編碼,必須滿足。5、邏輯函數進行異或運算時,若“1”的個數為偶數個,“0”的個數為任意個,則運算結果必為。1.在N進制中,字符N的取值范圍為:()A.0~NB.1~NC.1~N-1D2.下列數中,最大的數是()。A.(65)8 B.(111010)2C.(57)10 D.(3D)3.二進制數1110111.11轉換成十進制數是()A.119.125B.119.3C.119.375D.119.754、數字信號的特點是()A.在時間上和幅值上都是連續(xù)的。B.在時間上是離散的,在幅值上是連續(xù)的。C.在時間上是連續(xù)的,在幅值上是離散的。D.在時間上和幅值上都是不連續(xù)的。5、下列各門電路符號中,不屬于基本門電路的是()6、邏輯函數()A.BB.AC.D.1、在時間和幅值上都不連續(xù)的信號是數字信號,語音信號不是數字信號。()2、數字電路中用“1”和“0”分別表達兩種狀態(tài),兩者無大小之分。()3、邏輯函數已是最簡與或表達式。()4、邏輯函數表達式的化簡結果是唯一的。()5、異或函數與同或函數在邏輯上互為反函數。()6、若兩個函數具有不同的邏輯函數式,則兩個邏輯函數必然不相等。()7、由于邏輯表達式AB+C=AB+D成立,所以C=D成立。()8、若兩個函數具有相同的真值表,則兩個邏輯函數必然相等。()第三章集成邏輯門電路1、集電極開路與非門也稱門。2、門可以實現線與功能。3、三態(tài)門的三個輸出狀態(tài)為、和。1.當TTL與非門的輸入端懸空時相稱于輸入為邏輯1。()2.普通的邏輯門電路的輸出端不可以并聯(lián)在一起,否則也許會損壞器件。()3.三態(tài)門的三種狀態(tài)分別為:高電平、低電平、低阻態(tài)。()4.TTLOC門(集電極開路門)的輸出端可以直接相連,實現線與。()5.TTL三態(tài)門常用于實現總線結構。()6.TTL三態(tài)門用于實現總線結構時,在任何時刻允許兩個及兩個以上的三態(tài)門同時工作。()7.在使用集成邏輯門電路時,對于與非門,閑置端可直接接地,也可以和已用的輸入端并聯(lián)使用。()8.在使用集成邏輯門電路時,對于或非門,閑置端可直接接地,也可以和已用的輸入端并聯(lián)使用。()1、可以實現線與功能的門電路為。A.TTL三態(tài)門B.TTL與非門C.TTL或非門D.OC門2、CMOS數字集成電路與TTL數字集成電路相比突出的優(yōu)點是。微功耗B.高速度C.低驅動負載能力D.電源范圍窄3、以下電路中常用于總線應用的有。A.TSL門(三態(tài)門)B.OC門C.CMOS傳輸門D.CMOS與非門4、下面幾種邏輯門中,可以用作雙向開關的是。A.CMOS傳輸門B.或非門C.異或門D.OC門5、下圖所示TTL門電路輸入與輸出之間的邏輯關系對的的是()A.Y1=B.Y2=C.Y3=1D.Y4=0四、寫出下列TTL電路的輸出表達式。第四章集成觸發(fā)器1.按邏輯功能分,觸發(fā)器有、、、、五種。2.JK觸發(fā)器的特性方程是,它具有、、和功能。3.D觸發(fā)器的特性方程是。4.存儲8位二進制信息,要個觸發(fā)器。5.滿足特性方程的觸發(fā)器稱為。6、設JK邊沿觸發(fā)器的起始狀態(tài)Q=1,若J=1,K=0,通過一個時鐘脈沖后,則。7.觸發(fā)器要有外加觸發(fā)信號,否則它將維持狀態(tài),因此說觸發(fā)器具有功能。1、滿足特性方程的觸發(fā)器稱為()A.D觸發(fā)器B.JK觸發(fā)器C.T/觸發(fā)器D.T觸發(fā)器2.JK觸發(fā)器在CP作用下,若狀態(tài)必須發(fā)生翻轉,則應使()A.J=K=0B.J=K=1C.J=0,3.D觸發(fā)器初態(tài)為0,若D=1時,通過一個時鐘脈沖后,則為()A.0B.1C.維持原態(tài)D.4.JK觸發(fā)器規(guī)定狀態(tài)由0→1,其輸入信號應為()A.JK=0X B.JK=1XC.JK=X0 D.JK=X15.JK邊沿觸發(fā)器,J=1,K=0,通過一個時鐘脈沖后,則為()A.0 B.1C. 維持原態(tài)D.翻轉6.在下圖所示的各電路中,能完畢功能的電路是圖()。ABC7、右圖中,JK觸發(fā)器構成了。A.RS觸發(fā)器B.D觸發(fā)器C.T觸發(fā)器D.T’觸發(fā)器8、下列各觸發(fā)器中,圖觸發(fā)器的輸入、輸出信號波形圖如下圖所示。1.D觸發(fā)器在CP作用下,若D=1,其狀態(tài)保持不變。()2.JK觸發(fā)器在CP作用下,若J=0,K=1,其狀態(tài)保持不變。()3.JK觸發(fā)器在CP作用下,若J=1,K=1,其狀態(tài)保持不變。()4.JK觸發(fā)器在CP作用下,若J=0,K=0,則為1。()5.觸發(fā)器有兩個狀態(tài),一個是穩(wěn)態(tài),一個是暫穩(wěn)態(tài)。()1、觸發(fā)器電路和輸入信號D波形如下圖所示,試畫出在CP作用下Q0、Q1的波形。設初始狀態(tài)Q0=Q1=0。2、觸發(fā)器電路如下圖所示,設初始狀態(tài)Q=0,試畫出在CP作用下Q、Y的波形。3、觸發(fā)器電路如下圖所示,設初始狀態(tài)Q0=Q1=0,試畫出在CP作用下Q0、Q1的波形。4、試列出下圖所示電路的特性表,并說明它是何種功能的觸發(fā)器。5、觸發(fā)器電路如下圖所示,設初始狀態(tài)Q0=Q1=0,試畫出在CP作用下Q0、Q1的波形。第五章脈沖產生電路1.單穩(wěn)態(tài)觸發(fā)器有個暫穩(wěn)態(tài),有個可以自動保持的穩(wěn)定狀態(tài)。2.多諧振蕩器有個暫穩(wěn)態(tài),有個可以自動保持的穩(wěn)定狀態(tài)。3.施密特觸發(fā)器有個穩(wěn)定狀態(tài)。4.施密特觸發(fā)器可用于將三角波、正弦波及其它不規(guī)則信號變換成。5.用555定期器可構成、和。6.施密特觸發(fā)器可用于將非矩形脈沖變換成脈沖。7.施密特觸發(fā)器的正向閾值電壓和負向閾值電壓的差值稱為。8.由555定期器構成的施密特觸發(fā)器中,如在CO端外接直流電壓UCO時,回差電壓△UT=。9.555定期器有兩個閾值,分別為和,回差電壓△UT=。1.單穩(wěn)態(tài)觸發(fā)器有一個暫穩(wěn)態(tài),有一個可以自動保持的穩(wěn)定狀態(tài)。()2.多諧振蕩器有一個暫穩(wěn)態(tài),有一個穩(wěn)定狀態(tài)。()3.施密特觸發(fā)器有兩個穩(wěn)定狀態(tài),沒有暫穩(wěn)態(tài)。()4.由555定期器構成的施密特觸發(fā)器中,如在CO端外接直流電壓UCO時,回差電壓△UT=()5.555定期器有兩個閾值,分別為和。()6.施密特觸發(fā)器可將正弦波變換為矩形波。1、電路如下圖所示。試:(1)說出電路名稱;(2)計算閾值電壓和回差電壓;(3)根據輸入uI的波形,畫出輸出uo的波形。2、電路如下圖所示,(1)說出電路名稱;(2)電路工作時,輸出發(fā)光二極管能亮過長時間?(3)說明此電路在使用時對輸入觸發(fā)脈沖的寬度有何規(guī)定?(4)若要改變二極管能亮的時間,應改變電路哪些參數?3、簡易觸摸開關電路如下圖所示,當手摸金屬片A時,發(fā)光二極管發(fā)光。(1)說明此電路的工作原理;(2)若使發(fā)光二極管發(fā)光時間為20s,試擬定電阻R的值。4、由定期器構成的控制電路如下圖所示,當開關A按下時,小燈泡就會發(fā)亮一段時間。(1)試分析電路的工作原理;(2)假如R=39k,開關按下后小燈泡發(fā)亮的時間為20s,求C的值。5、電路如下圖所示,(1)說出電路名稱;(2)試計算多諧振蕩器的振蕩周期和振蕩頻率。(2)在4端加什么電平時多諧振蕩器停止振蕩。第六章組合邏輯電路題庫1.在下列邏輯電路中,不是組合邏輯電路的有()。A譯碼器B編碼器C全加器D寄存器2.采用四位比較器(74LS85)對兩個四位數比較時,最后比較()。A最高位B最低位C次高位D次低位3.要實現多輸入、單輸出邏輯函數,應選()。A數據選擇器B數據分派器C譯碼器D編碼器4.一個有n位地址碼的數據選擇器,它的數據輸入端有()。A2n個B2n-1個C2n–1個Dn個5.要用n位二進制數為N個對象編碼,必須滿足()。AN=2nBN≥2nCN≤2nDN=n6.組合邏輯電路()。A有記憶功能B無記憶功能C有時有,有時沒有D要根據電路擬定1.表達邏輯函數的邏輯表達式與真值表是等價的。()2.兩個邏輯電路的邏輯函數表達式不同樣,這兩個電路的邏輯功能就不同樣。()3.非優(yōu)先編碼器的輸入請求編碼的信號之間是互相排斥的。()4.優(yōu)先編碼器的輸入請求編碼的信號級別一般是下標號大的級別高。()5.一個四位數比較器進行數值比較時,只有四位數所有比較完才干產生比較結果。()1.2n選1數據選擇器,它有()位地址碼,有()個輸出端。2.描述組合邏輯電路邏輯功能的方法重要有()、()、()、()。3.在優(yōu)先編碼器中,是優(yōu)先級別()的編碼起排斥優(yōu)先級別()的。4.一個3/8譯碼器,它的譯碼輸入端有()個,輸出端信號有()個。5.數字電路中,任意時刻的輸出信號只與該時刻的輸入有關,而與該信號作用之前的本來狀態(tài)無關的電路屬()。6.驅動共陽極七段數碼管的譯碼器的輸出電平為()有效,驅動共陰極七段數碼管的譯碼器的輸出電平為()有效。7.四路數據分派器有()個數據輸入端,()個地址端,()個輸出端。8.只考慮兩個一位二進制數的相加而不考慮來自低位進位數的運算電路稱為()。9.一個多位的串行進位加法器,最低位的進位輸入端應()。1.設計一個三變量奇校驗電路,即當輸入有奇數個1時,輸出為1,否則輸出為0。規(guī)定:(1)列出真值表;(2)寫出簡化邏輯式;(3)畫出用最少門實現的邏輯圖。2.設計一個三變量表決器,用與非門實現。3.設計一個一位二進制全加器。4.在一個射擊游戲中,射手可打三槍,一槍打鳥,一槍打雞,一槍打兔子,規(guī)則是命中不少于兩槍者獲獎。試用與非門設計一個判別得獎電路。5.有一個火災報警系統(tǒng),設有煙感,溫感和紫外光感三種不同類型的火災探測器,為了防止誤報警,只有當其中兩種或兩種以上探測器發(fā)出探測信號時,報警系統(tǒng)才產生報警信號,試用與非門設計該報警信號電路,規(guī)定寫全分析環(huán)節(jié)。7.試用譯碼器74138實現下列邏輯函數(1)(2)8.圖示4選1數據選擇器電路中,當AB=00、01、10、11時,Y的為什么值?10.試用8選1數據選擇器74151和適當的門電路實現下列邏輯函數(1)(2)(5)(3)(4)11、列出圖示8選1路數據選擇器電路的真值表,說明電路的功能。第七章時序邏輯電路1、計數器按計數制度分有:計數器、計數器和計數器。2、3位二進制加法計數器最多能累計個脈沖,若要記錄12個脈沖需要個觸發(fā)器。3、一個4位二進制加法計數器其初始狀態(tài)為1000,輸入第8個脈沖后,其狀態(tài)為,若輸入第16個脈沖后,其狀態(tài)為。4、移位寄存器的重要功能是和。5、n位寄存器可以存放位二進制數。6、4位移位寄存器可構成進制環(huán)形計數器,至多可構成進制扭環(huán)計數器。7、對于四位D觸發(fā)器組成的單向移位寄存器,四位串行輸入數碼所有輸入寄存器并采用串行所有輸出,所需移位脈沖的數量為。8、對于四位D觸發(fā)器組成的單向移位寄存器,四位串行輸入數碼所有輸入寄存器并采用并行輸出,所需移位脈沖的數量為。9、移位寄存器既可以輸出,又可以輸出。1、分析下圖所示電路是模幾計數器,畫出狀態(tài)轉換圖。2、試用CT74LS290的異步置0構成以下進制計數器。(1)7進制(2)九進制(3)24進制(4)48進制3、試用CT74LS161的異步置0和同步置數功能構成以下進制計數器。(1)10進制(2)12進制(3)24進制(4)48進制4、試用CT74LS161設計一個10進制計數器,其計數狀態(tài)在0011~1100之間循環(huán)。5、試用集成二進制同步計數器CT74LS161的同步置數功能設計一個13進制計數器。第八章ADC和DAC1.一個十位A/D轉換器,其分辨率是()。2.一般來說,A/D轉換需經()、()、量化、編碼四步才干完畢。3.一般來說,A/D轉換需經采樣、保持、()、()四步才干完畢。4.在A/D轉換中,輸入模擬信號中最高頻率是10kHz,則最低采樣頻率是()。5.A/D轉換器是將()轉換為()。將數字量轉換為模擬量,采用()轉換器。6.對于D/A轉換器,其轉換位數越多,轉換精度會越()。1.想選一個中檔速度,價格低廉的A/D轉換器,下面符合條件的是()。A逐次逼近型

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論