數(shù)字電子技術(shù)期末考試試題5_第1頁
數(shù)字電子技術(shù)期末考試試題5_第2頁
數(shù)字電子技術(shù)期末考試試題5_第3頁
數(shù)字電子技術(shù)期末考試試題5_第4頁
數(shù)字電子技術(shù)期末考試試題5_第5頁
已閱讀5頁,還剩23頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

期末考試試題

課程名稱《數(shù)字電子技術(shù)》適用專業(yè)自動化、測控

考試時間(120)分鐘

一、填空題(22分每空2分)

1>A?0=,A?1=o

3、單穩(wěn)態(tài)觸發(fā)器中,兩個狀態(tài)一個為一隱—態(tài),另一個為態(tài).多諧振蕩器兩個狀態(tài)都為

態(tài),施密特觸發(fā)器兩個狀態(tài)都為態(tài).

4、組合邏輯電路的輸出僅僅只與該時刻的輸入有關(guān),而與電路原先

5、某數(shù)/模轉(zhuǎn)換器的輸入為8位二進(jìn)制數(shù)字信號(。7?。0),輸出為0-25.5V的模擬電壓。若數(shù)字信

號的最低位是"1”其余各位是“0”,則輸出的模擬電壓為o

6、一個四選一數(shù)據(jù)選擇器,其地址輸入端有個。

二、化簡題(15分每小題5分)

用卡諾圖化簡邏輯函數(shù),必須在卡諾圖上畫出卡諾圈

1)Y(A,B,C,D)=gm(0,1,2,3,4,5,6,7,13,15)

2)L(A,B,C,D)=Z,〃(0,13,14,15)+Zd(l,2,3,9,10,l1)

利用代數(shù)法化簡邏輯函數(shù),必須寫出化簡過程

3)F(A,B,C)=AB+ABC+A(B+AB)

三、畫圖題(10分每題5分)

據(jù)輸入波形畫輸出波形或狀態(tài)端波形(觸發(fā)器的初始狀態(tài)為0).

1、

A

B

-L

2、

CPrwurmar

T:HH工

四、分析題(17分)

1、分析下圖,并寫出輸出邏輯關(guān)系表達(dá)式要有分析過程(6分)

2、電路如圖所示,分析該電路,畫出完全的時序圖,并說明電路的邏輯功能,要有分析過程(11分)

五、設(shè)計(jì)題(28分)

1、用紅、黃、綠三個指示燈表示三臺設(shè)備的工作情況:綠燈亮表示全部正常;紅燈亮表示有一臺不

正常;黃燈亮表示兩臺不正常;紅、黃燈全亮表示三臺都不正常。列出控制電路真值表,要求用

74LS138和適當(dāng)?shù)呐c非門實(shí)現(xiàn)此電路(20分)

2、中規(guī)模同步四位二進(jìn)制計(jì)數(shù)器74LS161的功能表見附表所示;請用反饋預(yù)置回零法設(shè)計(jì)一個六

進(jìn)制加法計(jì)數(shù)器。(8分)

六、分析畫圖題(8分)

畫出下圖所示電路在匕作用下,輸出電壓的波形和電壓傳輸特性

(a)

74LS138功能表如下:

輸入輸出

G1G2AG2BCBAYoY]Y2Y3Y4Y5Y6

Y7

XHXXXXHHHHHHH

XXHXXXH

LXXXXXHHHHHHH

HLLLLLH

LLHHHHHHHH

HLLLHLH

LHHLHHHHHH

HLLH

HLL

HLHHLHHHHH

H1L

HHLH

HLL

HHHHHLHHHH

H1L

H

HLL

HHHLHHH

HLL

H

HHHHLHH

H

HHHHHLH

H

HHHHHHL

H

HHHHHHH

L

74LS161功能表

清零預(yù)置使能時鐘預(yù)置數(shù)據(jù)輸入輸出

RDLDEPETCPDCBAQDQCQBQA

LXXXXxxxxLLLL

HLXXTDCBADCBA

HHLXXxxxx保持

HHXLXxxxx保持

HHHHTxxxx計(jì)數(shù)

04級自動化、測控《數(shù)字電子技術(shù)》A卷答案

一、填空題(22分每空2分)

1>A,A2、Q"+l=JQ"+KQ"

3、穩(wěn)態(tài),暫穩(wěn)態(tài),暫穩(wěn)態(tài),穩(wěn)態(tài)4、輸入,電路原先狀態(tài)

5、0.1V6、兩

二、化簡題(15分每小題5分)

3)F(A,B,C)=AB+ABC+A(B+AB)

=A+B+BC+AB+AB=A+B+BC+A=0

三、畫圖題(10分每題5分)

1、2、

CP-H_n_n_ru_Lr

TI-?::ilLLirnL

四、分析題(17分)

1、(6分)L=A十8

2、(11分)五進(jìn)制計(jì)數(shù)器

123456789

Q?!狶TTJ—LT

Qi|__________

&________________

五、設(shè)計(jì)題(28分)

1、(20分)

1)根據(jù)題意,列出真值表

由題意可知,令輸入為A、B、C表示三臺設(shè)備的工作情況,“1”表示正常,“0”表示不正常,令輸出為R,Y,G

表示紅、黃、綠三個批示燈的狀態(tài),“1”表示亮,“0”表示滅。

ABCRYG

000110

001010

010010

011100

100010

⑵由真值表101100列出邏輯函數(shù)表達(dá)式為:

110100R(4,8,C)=E/〃(0,3,5,6)

111001

y(4,3,C)=2>(0,l,2,4)

G(A,6,C)=m7

⑶根據(jù)邏輯函數(shù)表達(dá)式,選用譯碼器和與非門實(shí)現(xiàn),畫出邏輯電路圖。

%

Y1Y

Y2

Y3

Y.1

&

YK5R

Y7

&

G

2、(8分)

RDQDQCQBQA

LD

EP

ET161

《數(shù)字電子技術(shù)基礎(chǔ)》試題(第一套)

一、填空題:(每空1分,共15分)

1.邏輯函數(shù)丫=AB+C的兩種標(biāo)準(zhǔn)形式分別為()、

()o

2.將2004個“1”異或起來得到的結(jié)果是(1)。

3.半導(dǎo)體存儲器的結(jié)構(gòu)主要包含三個部分,分別是()、()、

()-

4.8位D/A轉(zhuǎn)換器當(dāng)輸入數(shù)字量10000000為5v。若只有最低位為高電平,則輸出電壓為(0.039)

v;當(dāng)輸入為10001000,則輸出電壓為(5.31)Vo

5.就逐次逼近型和雙積分型兩種A/D轉(zhuǎn)換器而言,()的抗干擾能力強(qiáng),

()的轉(zhuǎn)換速度快。

6.由555定時器構(gòu)成的三種電路中,(施密特觸發(fā)器)和(單穩(wěn)態(tài)觸發(fā)器)是脈沖的整形電路。

7.與PAL相比,GAL器件有可編程的輸出結(jié)構(gòu),它是通過對()進(jìn)行編程設(shè)定其

()的工作模式來實(shí)現(xiàn)的,而且由于采用了()的工藝結(jié)構(gòu),可以

重復(fù)編程,使它的通用性很好,使用更為方便靈活。

二、根據(jù)要求作題:(共15分)

1.將邏輯函數(shù)P=AB+AC寫成“與或非”表達(dá)式,并用“集電極開路與非門”來實(shí)現(xiàn)。

2.圖1、2中電路均由CMOS門電路構(gòu)成,寫出P、Q的表達(dá)式,并畫出對應(yīng)A、B、C的P、Q波

三、分析圖3所示電路:(10分)

1)試寫出8選1數(shù)據(jù)選擇器的輸出函數(shù)式;

2)畫出A2、Al、A0從000?111連續(xù)變化時,Y的波形圖;

3)說明電路的邏輯功能。

四、設(shè)計(jì)”一位十進(jìn)制數(shù)”的四舍五入電路(采用8421BCD碼)。要求只設(shè)定一?個輸出,并畫出用最

少“與非門”實(shí)現(xiàn)的邏輯電路圖。(15分)

五、已知電路及CP、A的波形如圖4(a)(b)所示,設(shè)觸發(fā)器的初態(tài)均為“0”,試畫出輸出端8和C的

波形。(8分)

圖4(a)

AI____II__IL

圖4(b)

B

C

六、用T觸發(fā)器和異或門構(gòu)成的某種電路如圖5(a)所示,在示波器上觀察到波形如圖5(b)所示。試問

該電路是如何連接的?請?jiān)谠瓐D上畫出正確的連接圖,并標(biāo)明T的取值。

(6分)

Q

F

圖5(a)圖5(b)

七、圖6所示是16*4位ROM和同步十六進(jìn)制加法計(jì)數(shù)器74LS161組成的脈沖分頻電路。ROM中的

數(shù)據(jù)見表1所示。試畫出在CP信號連續(xù)作用下的D3、D2、DI、DO輸出的電壓波形,并說明它們

和CP信號頻率之比。(16分)

CP

1

輸出

圖6

表1:

地址輸入數(shù)據(jù)輸出

A3A2A1A0D3D2D1DO

00001111

00010000

00100011

00110100

01000101

01011010

01101001

01111000

10001111

10011100

10100001

10110010

11000001

11010100

11100111

11110000

CP波形如圖所示:

八、綜合分析圖7所示電路,RAM的16個地址單元中的數(shù)據(jù)在表中列出。要求:

(1)說明555定時器構(gòu)成什么電路?(18分)

(2)說明74LS160構(gòu)成多少進(jìn)制計(jì)數(shù)器?

(3)說明RAM在此處于什么工作狀態(tài),起什么作用?

(4)寫出D\A轉(zhuǎn)換器CB7520的輸出表達(dá)式(U。與d<)?do之間的關(guān)系);

(5)畫出輸出電壓人的波形圖(要求畫一個完整的循環(huán))。

中南大學(xué)信息學(xué)院

《數(shù)字電子計(jì)數(shù)基礎(chǔ)》試題(第一套)參考答案

一、填空(每空1分,共15分)

1Y(ABC)==l,2,3,5,7),y(ABC)=VIM^i=0,4,6)

2.03.地址譯碼器、存儲矩陣、輸出緩沖器4.0.039、5.31

5.雙積分型、逐次逼近型6.施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器

7.結(jié)構(gòu)控制字、輸出邏輯宏單元、E2CMOS

二、根據(jù)要求作題:(共15分)

1.P=A+BC=ABC

OC與非門實(shí)現(xiàn)如圖:

9+Vcc

[IR

+n

2PAC+BC;Q"'^A+BC+B+QC

三、1)

7

Y=XmD

oii

—12AAo+Z)jA,2AJAQ+Dj-^2^1^0+03A2440+-^i-^o+&4()+06A2AlA()+0742A4()

2)

Ao_|~|_|~|_|~|_|~|_

&?IL

A2_IiL

I?I

,II

Y_UI_____I--------------

3)該電路為序列脈沖發(fā)生器,當(dāng)A2、Al、A0從000?111連續(xù)變化時,Y端輸出連續(xù)脈沖10U0011。

四、設(shè)用A3A2A1A0表示該數(shù),輸出F。列出真值表(6分)

A3A2A1A0F

00000

00010

00100

00110

01000

01011

01101

01111

10001

10011

1010X

1011X

1100X

1101X

1110X

1111X

F=Z〃?(5,6,7,8,9)=可?*-*

cp_ru-u_u-u-u-u-u-L

AII_______IIIL

Bnnn

七、D3、D2、DkDO頻率比分別是1/15、3/15、5/15、7/15;

CPJWUWWUVWITWL

d°_n_n_n_n_n_n_n_

Dl|~~~|~_

D2|||||

D3

八、

(1)555定時器構(gòu)成多諧振蕩器,發(fā)出矩形波;

(2)74LS160構(gòu)成九進(jìn)制計(jì)數(shù)器,狀態(tài)轉(zhuǎn)換圖如下:

(3)RAM處于讀出狀態(tài),將0000B?1000B單元的內(nèi)容循環(huán)讀出;

Ds76

~~~TN+^g2+J72+J62)

(4)22

(5)輸出電壓波形圖如下:

《數(shù)字電子技術(shù)基礎(chǔ)》試題(第二套)

一、填空題:(每空1分,共16分)

1.邏輯函數(shù)有四種表示方法,它們分別是()、(真值表、邏輯圖、邏輯表達(dá)式、卡諾圖;

)、()和()□

2.將2004個“1”異或起來得到的結(jié)果是()□

3.目前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是()電路和

()電路。

4.施密特觸發(fā)器有()個穩(wěn)定狀態(tài).,多諧振蕩器有()個穩(wěn)定狀態(tài)。

5.已知Intel2114是1K*4位的RAM集成電路芯片,它有地址線()條,數(shù)據(jù)線()

條。

6.已知被轉(zhuǎn)換的信號的上限截止頻率為10kHz,則A/D轉(zhuǎn)換器的采樣頻率應(yīng)高于()kHz;

完成一次轉(zhuǎn)換所用的時間應(yīng)小于()。

7.GAL器件的全稱是(),與PAL相比,它的輸出電路是通過編程設(shè)定其

)的工作模式來實(shí)現(xiàn)的,而且由于采用了()的工藝結(jié)構(gòu),可以

重復(fù)編程,使用更為方便靈活。

二、根據(jù)要求作題:(共16分)

3.試畫出用反相器和集電極開路與非門實(shí)現(xiàn)邏輯函數(shù)Y=AB+BCO

2、圖1、2中電路由TTL門電路構(gòu)成,圖3由CMOS門電路構(gòu)成,試分別寫出Fl、F2、F3的表達(dá)

式。

三、已知電路及輸入波形如圖4所示,其中FF1是D鎖存器,F(xiàn)F2是維持-阻塞D觸發(fā)器,根據(jù)CP

和D的輸入波形畫出Q1和Q2的輸出波形。設(shè)觸發(fā)器的初始狀態(tài)均為Oo(8分)

Q1

Q2

圖4

四、分析圖5所示電路,寫出Zl、Z2的邏輯表達(dá)式,列出真值表,說明電路的邏輯功能。(10分)

圖5

五、設(shè)計(jì)一位8421BCD碼的判奇電路,當(dāng)輸入碼含奇數(shù)個“1”時,輸出為1,否則為0。要求使用

兩種方法實(shí)現(xiàn):(20分)

(1)用最少與非門實(shí)現(xiàn),畫出邏輯電路圖;

(2)用一片8選1數(shù)據(jù)選擇器74LS151加若干門電路實(shí)現(xiàn),畫出電路圖。

六、電路如圖6所示,其中RA=RB=10kQ,C=0.1uf,試問:

1.在Uk為高電平期間,由555定時器構(gòu)成的是什么電路,其輸出U0的頻率f0=?

2.分析由JK觸發(fā)器FF1、FF2、FF3構(gòu)成的計(jì)數(shù)器電路,要求:寫出驅(qū)動方程和狀態(tài)方程,畫出完

整的狀態(tài)轉(zhuǎn)換圖;

3.設(shè)Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的寬度為Tw=5/f0,脈沖過后Q3、Q2、Q1將保持

在哪個狀態(tài)?(共15分)

圖6

七、集成4位二進(jìn)制加法計(jì)數(shù)器74161的連接圖如圖7所示,乙。是預(yù)置控制端;DO、DI、D2、D3

是預(yù)置數(shù)據(jù)輸入端;Q3、Q2、QI、Q0是觸發(fā)器的輸出端,Q0是最低位,Q3是最高位;Z5為低電

平時電路開始置數(shù),說為高電平時電路計(jì)數(shù)。試分析電路的功能。要求:(15分)

(1)列出狀態(tài)轉(zhuǎn)換表;

(2)檢驗(yàn)自啟動能力;

(3)說明計(jì)數(shù)模值。

_QOQIQ2Q3

jLDEP

1T而4161ET

-CPDODID2D3

11___________________

圖7

中南大學(xué)信息學(xué)院《數(shù)字電子計(jì)數(shù)基礎(chǔ)》

試題(第二套)參考答案

二、填空(每空1分,共16分)

1.真值表、邏輯圖、邏輯表達(dá)式、卡諾圖;

2.0;

3.TTL、CMOS;

4.兩、0;

5.10、4;

6.20、50US;

7.通用陣列邏輯、輸出邏輯宏單元、E2CMOS;

二、根據(jù)要求作題:(共16分)

1.Y=AB+BC

2=A+B;F2=C;F3=CA+CB

四、(1)表達(dá)式

Z1=m]+m2+m4+m7

Z2=/n,+m2+m3+in7

(2)真值表

ABCTZ1Z2

00000

00111

01011

01101

10010

10100

11000

11111

(3)邏輯功能為:全減器

五、首先,根據(jù)電路邏輯描述畫出卡諾圖:

?CD

AB\OO0111,10

00001

01A0八0

11Xw

1070X

(1)最簡“與一或式"為:Y=ABCD+AD+BCD+BCD+BCD;

“與非_與非式”為:Y=~ABCD-AD-BCD-BCD-~BCD(與非門實(shí)現(xiàn)圖略)

(2)

v|

B

CMY

DAi-

Ao74LS151S

D。DiD2D3D4D5DsD?

AA

八―s―、

(1)多諧振蕩器;

(RA+2RB)Cln2

(2)驅(qū)動方程:

?/|=。2;,2=。1;],3=。2;

4=2\K2=QX\K.=Q;

狀態(tài)方程:

Or-&2

<。/=。2+。衛(wèi)2

。/=。2儲+。2

狀態(tài)轉(zhuǎn)換圖:

(3)初態(tài)為000,五個周期后將保持在100狀態(tài)。

七、

(1)狀態(tài)轉(zhuǎn)換圖如下:(2)可以自啟動;(3)模=8;

《數(shù)字電子技術(shù)基礎(chǔ)》試題(第三套)

一、填空(每題1分,共10分)

1.TTL門電路輸出高電平為V,閾值電壓為V;

2.觸發(fā)器按動作特點(diǎn)可分為基本型、、和邊沿型;

3.組合邏輯電路產(chǎn)生競爭冒險的內(nèi)因是;

4.三位二進(jìn)制減法計(jì)數(shù)器的初始狀態(tài)為101,四個CP脈沖后它的狀態(tài)為;

5.如果要把一寬脈沖變換為窄脈沖應(yīng)采用觸發(fā)器;

6.RAM的擴(kuò)展可分為、擴(kuò)展兩種;

7.PAL是可編程,EPROM是可編程;

8.GAL中的OLMC可組態(tài)為專用輸入、、寄存反饋輸出等幾種工作模式;

9.四位DAC的最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為0101時,它的輸出電壓為V;

10.如果一個3位ADC輸入電壓的最大值為IV,采用“四舍五入”量化法,則它的量化階距為Vo

二、寫出圖1中,各邏輯電路的輸出邏輯表達(dá)式,并化為最簡與或式;

(G1.G2為0C門,TGI.TG2為CMOS傳輸門)(10分)

三、由四位并行進(jìn)位全加器74LS283構(gòu)成圖2所示:(15分)

1.當(dāng)A=0,X3X2X!Xo=OO11,Y3Y2YiYo=O100求Z3Z2ZiZ0=?,W=?

2.當(dāng)A=1,X3X2X!Xo=1001,Y3Y2YiY?=0101求Z3Z2Z,ZO=?,W=?

3.寫出X(X3X2XIX0),Y(Y3Y2Y1Y()),A與Z億3Z2Z1Z0),W之間的算法公式,并指出其功能.

四、試畫出圖3在CP脈沖作用下Q1,Q2,Y對應(yīng)的電壓波形。

(設(shè)觸發(fā)器的初態(tài)為0,畫6個完整的CP脈沖的波形)(15分)

五、由可擦可編程只讀存儲器EPROM2716構(gòu)成的應(yīng)用電路如圖所示。(15分)

1.計(jì)算EPROM2716的存儲容量;

2.當(dāng)ABCD=0110時,數(shù)碼管顯示什么數(shù)字;

3.寫出Z的最小項(xiàng)表達(dá)式,并化為最筒與或式;

EPR0M2716數(shù)據(jù)表

AJAJAJAQ0了.…。o

0000FCH

000160H

0010DAH

0011F2H

010066H

0101B6H

0110BEH

0111EDH

1000FEH

1001F6H

ABCD

六、由同步十進(jìn)制加法計(jì)數(shù)器74LS160構(gòu)成一數(shù)字系統(tǒng)如圖所示,假設(shè)計(jì)數(shù)器的初態(tài)為0,測得組合邏輯電路的真值

表如下所示:(20分)

1.畫出74LS160的狀態(tài)轉(zhuǎn)換圖;

2.畫出整個數(shù)字系統(tǒng)的時序圖;

nnnnririririnnnnn

3.如果用同步四位二進(jìn)制加法計(jì)數(shù)器74LS161代替74LS160,試畫出其電路圖(要求采用置數(shù)法);

4.試用一片二進(jìn)制譯碼器74LS138輔助與非門實(shí)現(xiàn)該組合邏輯電路功能。

七、時序PLA電路如圖所示:(16分)

1.求該時序電路的驅(qū)動方程、狀態(tài)方程、輸出方程;

2.畫該電路的狀態(tài)轉(zhuǎn)換表和狀態(tài)轉(zhuǎn)換圖;

3.試對應(yīng)X的波形(如圖所示),畫Qi、Q2和Z的波形;

4.說明該電路的功能。

12345678

CP_J^JXrTJXrTTLTLJ-L

X

Qa_____________________________________________

Qi---------------------------------------------

Z_____________________________________________

中南大學(xué)信息學(xué)院《數(shù)字電子技術(shù)基礎(chǔ)》

試題(第三套)參考答案

一、填空題:

1.3.4V、1.4V;

2.同步型、主從型;

3.邏輯器件的傳輸延時;

4.001;

5.積分型單穩(wěn)態(tài);

6.字?jǐn)U展、位擴(kuò)展;

7.與陣列、或陣列;

8.組合輸出;

9.5/3V;

10.2/15V:

(1)Y=ABBC=AB+BC(2)Z=AB

⑴A=0B寸:Z=X+Y=0111;W=Co=0;

(2)A=1時-:Z=X+F+1=0100;W=Co=0;

(3)電路功能為:四位二進(jìn)制加/減運(yùn)算電路:

當(dāng)A=OH寸,Z=X+Y;當(dāng)A=1時,Z=X-Y;

四、

(1)存儲容量為:2KX8;

(2)數(shù)碼管顯示“6”;

(3)Z=啊=ABCD.

六、

1.狀態(tài)轉(zhuǎn)換圖

/0

Q3Q2Q1Q0

2.

4.

七、

(1)驅(qū)動方程和狀態(tài)方程相同:

Q^'=D2=XQ;-Q.

靖=3=》◎.運(yùn)

輸出方程:z=xQiQ\+xQiQ\

(2)狀態(tài)轉(zhuǎn)換表:

Qf^ryz

00011110

001/100/000/000/0

X

110/10o/o0o/o0o/o

狀態(tài)轉(zhuǎn)換圖:

(3)

(4)電路功能描述:2位不同數(shù)碼串行檢測器,當(dāng)串行輸入的兩位數(shù)碼不同時,輸出為“1”,否則,輸出為“0”。

《數(shù)字電子技術(shù)基礎(chǔ)》試題(第四套)

-、填空(每題2分,共20分)

1.如圖1所示,A=0時,Y=;A=l,B=0時,Y=;

2.Y=AB+AC,Y的最簡與或式為;

3.如圖2所示為TTL的TSL門電路,EN=0時,Y為,EN=1時,Y=:

4.觸發(fā)器按邏輯功能可分為RSF、JKF、__、和DF;

5.四位二進(jìn)制減法計(jì)數(shù)器的初始狀態(tài)為0011,四個CP脈沖后它的狀態(tài)為;

6.EPROM2864的有__地址輸入端,有數(shù)據(jù)輸出端;

7.數(shù)字系統(tǒng)按組成方式可分為、兩種;

8.GAL是可編程,GAL中的OLMC稱;

9.四位DAC的最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為0101時,它的輸出電壓為V;

EN

圖2

10.某3位ADC輸入電壓的最大值為IV,采用“取整量化法”時它的量化階距為Vo

二、試分析如圖3所示的組合邏輯電路。(10分)

1.寫出輸出邏輯表達(dá)式;

2.化為最簡與或式;

3.列出真值表;

丫1

丫2

圖3

4.說明邏輯功能。

三、試用一片74LS138輔以與非門設(shè)計(jì)一個BCD碼素數(shù)檢測電路,要求;當(dāng)輸入為大于1的素數(shù)時,電路輸出為

1,否則輸出為0(要有設(shè)計(jì)過程)。(10分)

四、試畫出下列觸發(fā)器的輸出波形(設(shè)觸發(fā)器的初態(tài)為0)。(12分)

1.

CP

「nnn?

AOI

----------------?

五、如圖所示,由兩片超前進(jìn)位加法器74LS283和一片數(shù)值比較器74LS85組成的數(shù)字系統(tǒng)。

試分析:(10分)

(1)當(dāng)X3X2X]Xo=OOll,丫3丫2丫1丫()=0011時,Z3Z2ZIZo=?T=?

(2)當(dāng)X3X2X]Xo=Olll,丫3丫2丫1丫0=0111時,Z3Z2Z|Zo=?T=?

(3)說明該系統(tǒng)的邏輯功能。

T丫3丫2%Yo

X3X2XI%Y3Y2Y1Y。

六、試用74LS161設(shè)計(jì)一計(jì)數(shù)器完成下列計(jì)數(shù)循環(huán)(10分)

七、如圖所示為一跳頻信號發(fā)生器,其中CB555為555定時器,74LS194為四位雙向移位寄存器,74LS160為

卜進(jìn)制加法計(jì)數(shù)器。(22分)

1.CB555構(gòu)成什么功能電路?

2.當(dāng)2K的滑動電阻處于中心位置時,求

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論