



下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
基于LVDS的超高速ADC數(shù)據(jù)接收設計摘要:超高速ADC通常采用LVDS電平傳輸數(shù)據(jù),高采樣率使輸出數(shù)據(jù)速率很高,達到百兆至吉赫茲量級,如何正確接收高速LVDS數(shù)據(jù)成為一個難點。本文以ADS42LB69芯片的數(shù)據(jù)接收為例,從信號傳輸和數(shù)據(jù)解碼兩方面,詳述了實現(xiàn)LVDS數(shù)據(jù)接收應該注意的問題及具體實現(xiàn)方法,并進行實驗測試、驗證了方法的正確性。1引言
軟件無線電概念要求雷達系統(tǒng)的數(shù)字化盡量靠近天線,因此數(shù)字接收系統(tǒng)對模數(shù)轉換器的速率提出了很高要求。高速高精度ADC會輸出多位高速數(shù)據(jù)流,目前主流的數(shù)據(jù)傳輸電平為低電壓差分信號(LVDS)。LVDS的差分傳輸特性使其產生的電磁干擾很小,還可有效抑制共模噪聲,增大抗干擾能力。隨著數(shù)據(jù)速率的提高,多位數(shù)據(jù)同步接收的時間窗變小,如何保證多通道數(shù)據(jù)的正確接收成為了設計難點。為了降低此難度,目前ADC器件普遍采用串行方式,利用較少數(shù)據(jù)線完成多位采樣數(shù)據(jù)的傳輸。本文針對多位高速LVDS數(shù)據(jù)傳輸?shù)碾y題,研究了實現(xiàn)LVDS數(shù)據(jù)正確接收的方法,并以ADS42LB69為例,設計了一套基于Xilinx公司FPGA平臺的數(shù)據(jù)采集板,進行了試驗驗證。下面從信號傳輸和數(shù)據(jù)解碼兩方面,詳細介紹設計中需注意的問題以及具體的實現(xiàn)方法。2信號傳輸
為完成數(shù)據(jù)正確接收,首先要保證信號傳輸?shù)耐暾?,減小失真,使接收端能正確獲取串行LVDS數(shù)據(jù)。信號完整性可以分為時序、噪聲和電磁干擾三種。對于高速數(shù)字信號傳輸,信號完整性包括波形完整性和時序完整性兩方面。2.1波形完整性
波形完整性指傳輸線對信號的電壓電流功率等電氣性能的影響。影響波形完整性的主要噪聲源有三類:單一網絡的信號完整性,兩個或多個網絡間的串擾,來自系統(tǒng)的電磁干擾和輻射。針對每種噪聲源,設計中需要通過不同的方式解決。第一類問題指在信號傳輸路徑上阻抗不連續(xù)引起的反射與失真。式(1)給出了射頻傳輸線的反射系數(shù)與傳輸線阻抗的關系(其中,γ為反射系數(shù),為負載阻抗,ZL為傳輸線特性阻抗)。由式可知,當負載阻抗與傳輸線特性阻抗相等時,反射系數(shù)為零,信號才能無失真?zhèn)鬏?。因此,為了保證信號波形完整性,要求傳輸線阻抗連續(xù),且接收端阻抗要進行精確匹配。傳輸線阻抗連續(xù)要求PCB布線時進行特別設計,包括對差分信號線進行100Ω阻抗控制,數(shù)據(jù)線盡量在同一層走線,參考平面要連續(xù)等。負載阻抗匹配通過在接收端放置100Ω電阻實現(xiàn)。為降低布板難度,Xilinx公司FPGA內部集成了匹配電阻,阻值可依應用需求配置。當信號傳輸路徑與相鄰網絡間存在互感或互容時,信號會從一個網絡到達另一個網絡,從而引起網絡間的串擾。為減小此類問題,要求在PCB布線時,相鄰信號線間距要遠,線長盡可能短。系統(tǒng)的電磁干擾問題需要在系統(tǒng)設計時,統(tǒng)籌考慮,減小各部件的輻射,從而減小電磁干擾。2.2時序完整性
采樣數(shù)據(jù)通過多對LVDS差分線傳輸,在接收端同時鎖存,并通過串并轉換和數(shù)據(jù)重排后恢復。通常ADC芯片會輸出高速數(shù)據(jù)同步時鐘和幀時鐘,用于數(shù)據(jù)鎖存、串并轉換和解碼。接收端在同一時刻鎖存所有信號線上的數(shù)據(jù),為了保證接收端正確獲取數(shù)據(jù),要求使各傳輸線延遲盡量相同。為了保證傳輸線延遲一致,需要在PCB中對所有數(shù)據(jù)線和幀時鐘布線進行等長約束。由于制板及焊接工藝的精度限制,最終電路板上各數(shù)據(jù)線延遲仍然會有差異,此時需要在FPGA中調節(jié)信號延遲以保證時序完整性??赡艽嬖诘臅r序完整性問題包括幾種類型:1)某位數(shù)據(jù)線延遲值偏大或偏小,導致此線上傳輸?shù)臄?shù)據(jù)位與其他數(shù)據(jù)位不是來自同一采樣數(shù)據(jù),此時可以通過FPGA中的IODELAY模塊調整數(shù)據(jù)線延遲。2)幀時鐘與數(shù)據(jù)線延遲差別大,導致數(shù)據(jù)無法正確解碼,同樣地,可以在此線傳輸路徑中插入IODELAY核(FPGA中)調整延遲。3)同步時鐘與數(shù)據(jù)線延遲差別大,當數(shù)據(jù)不滿足建立保持時間時,無法被正確接收。有兩種途徑解決此問題,一是通過IODELAY模塊調整時鐘線延遲,二是改變鎖相環(huán)輸出時鐘的相位。3數(shù)據(jù)解碼
在保證信號傳輸完整性,獲得正確的串行數(shù)據(jù)后,還需進行串并轉換及數(shù)據(jù)重組才能獲得最終的采樣數(shù)據(jù),此過程在FPGA內實現(xiàn)。ADS42LB69支持4線(lane)串行傳輸,每lane傳輸4bit數(shù)據(jù),F(xiàn)PGA內接收此ADC數(shù)據(jù)的程序結構示意如圖1所示。串行數(shù)據(jù)lane和幀時鐘(frame),首先進行1:4串并轉換,數(shù)據(jù)lane對應4bit數(shù)據(jù)寄存一級后輸出8bit數(shù)據(jù)(其中,低4bit為其一時刻的數(shù)據(jù)D0,高4bit為后一時刻鎖存的數(shù)據(jù)D1),再依據(jù)4bitframe數(shù)據(jù)從8bit寄存數(shù)據(jù)中獲取正確的4bit數(shù)據(jù),最后按照ADC手冊中順序對4組4bit數(shù)據(jù)進行重排獲得16bit采樣數(shù)據(jù)。1:4串并轉換使用FPGA內部ISERDES核完成。由于ISERDES核開始進行串并轉換的時刻不確定,轉換后的4bit并行frame數(shù)據(jù)有四種值,分別對應不同的數(shù)據(jù)位獲取情況,如圖2所示。4實驗驗證
為了驗證多位LVDS數(shù)據(jù)接收設計的正確性,在實驗室對數(shù)據(jù)采集板進行了測試。采用信號源模擬輸入信號和采樣時鐘,通過JTAG測試接口將FPGA內部重排后的采樣數(shù)據(jù),上傳至PC機并在chipscope軟件中顯示。圖3顯示了采樣時鐘為180MHz、輸入信號頻率10MHz時的測試結果,其中frame_ilatst是用于獲取數(shù)據(jù)位的幀時鐘數(shù)據(jù),data是采樣數(shù)據(jù)時序波形,由圖可知,波形是單頻點正弦波,證明了設計的正確性。5結語
超速ADC的LVDS數(shù)據(jù)的正確接收對于數(shù)字接收機是至關重要的。文中從理論分析和設計實現(xiàn)兩個方面,詳述了如何實現(xiàn)多
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 會計信息系統(tǒng)應用 (第二版)教案全套 鐘愛軍
- 農民合作社土地承包經營權確權登記指南
- 二零二五年辦公室防盜門定制與智能安防系統(tǒng)安裝合同
- 商務活動策劃與執(zhí)行手冊
- 服務平臺項目可行性研究報告
- 產業(yè)園區(qū)廠房居間服務協(xié)議
- 惠州市園林綠化養(yǎng)護管理規(guī)范1
- 物流倉儲管理及庫存控制預案
- 維護發(fā)電機組
- 辦公室信息化解決方案報告
- 2025年企業(yè)資金授權管理協(xié)議范本
- 2024-2025學年山東省濟南市九年級(上)期末語文試卷(含答案)
- 鄧宗良《煤油燈》閱讀答案
- 2024年合理膳食教案
- 臨床檢驗分子生物學發(fā)展
- 2025版年度城市綠化活動策劃及實施服務合同范本
- 2024年醫(yī)療器械經營質量管理規(guī)范培訓課件
- 中華人民共和國學前教育法-知識培訓
- 2024年計算機二級WPS考試題庫380題(含答案)
- 寶石花鑫盛油服公司考試題
- 公司外派人員申請審批表
評論
0/150
提交評論