數(shù)字電子考試復(fù)習(xí)提綱_第1頁
數(shù)字電子考試復(fù)習(xí)提綱_第2頁
數(shù)字電子考試復(fù)習(xí)提綱_第3頁
數(shù)字電子考試復(fù)習(xí)提綱_第4頁
數(shù)字電子考試復(fù)習(xí)提綱_第5頁
已閱讀5頁,還剩31頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

第一章數(shù)制和碼制1.數(shù)制:不同數(shù)制間的轉(zhuǎn)換;任意進制十進制十進制二進制;二進制與十六進制互換;二進制與八進制互換2.二進制數(shù)的原碼、反碼和補碼,用補碼相加代替減法,求出的結(jié)果也是補碼。3.碼制:編碼的方法。8421BCD碼,從左到右每一位的1分別表示8、4、2、1第二章邏輯代數(shù)基礎(chǔ)1.邏輯代數(shù)中的基本運算和復(fù)合運算(圖形符號,表達式)2.邏輯代數(shù)的公式和定理A+A′B=A+B(吸收)AB+A′C+BC=AB+A′C(吸收)(AB)′=A′+B′(摩根)(A+B)′=A′B′(摩根)重要公式:定理:代入定理,反演定理,對偶定理3.邏輯函數(shù)的五種表示方法(真值表、邏輯式、邏輯圖、波形圖、卡諾圖)及相互轉(zhuǎn)換4.用公式法化簡邏輯函數(shù)(基本公式、定理)最小項、最簡與或式、約束項的概念5.用卡諾圖化簡邏輯函數(shù)6.具有約束項的邏輯函數(shù)的化簡第三章門電路1.二極管的開關(guān)特性(截止、導(dǎo)通的條件,等效電路)3.MOS管的開關(guān)特性(截止、導(dǎo)通的條件,等效電路P76)4.CMOS反相器內(nèi)部結(jié)構(gòu)和工作原理,大致了解。重點是外部特性。外部特性輸入輸出關(guān)系,即邏輯功能電氣特性(電壓傳輸特性、閾值電壓VTH、輸入特性、輸出特性、傳輸延遲時間)DDSSMOS管靜態(tài)時柵極沒有電流---絕緣柵6.CMOS與、或、非、與非、或非、與或非、異或門的邏輯符號、輸入輸出關(guān)系、多余輸入端的處理7.CMOS傳輸門:內(nèi)部結(jié)構(gòu)、邏輯符號、輸入輸出關(guān)系雙向模擬開關(guān):輸入輸出關(guān)系8.CMOS三態(tài)門:特點、邏輯符號、輸入輸出關(guān)系、主要用途9.三極管的開關(guān)特性(截止、飽和條件,等效電路)截止?fàn)顟B(tài)飽和導(dǎo)通狀態(tài)CE之間是斷開的開關(guān)CE之間近似是閉合的開關(guān)輸入輸出關(guān)系,即邏輯功能外部特性電氣特性(電壓傳輸特性、閾值電壓VTH、輸入特性、輸出特性、扇出系數(shù)、傳輸延遲時間)10.TTL反相器AY1)輸入輸出關(guān)系閾值電壓VTH=1.4V2)電壓傳輸特性3)輸入特性輸入負載特性6)TTL與非門7)或非門11.集電極開路的門電路(OC門):邏輯符號,主要用途,線與的概念,外接負載電阻RL的計算OC門外接負載電阻RL的計算OC門,輸出電流總是流入管子OC門外接負載電阻RL的計算OC門,輸出電流總是流入管子P133圖3.5.35,3.5.36,m,m

的計算12.TTL三態(tài)輸出門:輸入輸出關(guān)系,邏輯符號,與CMOS相同。第四章組合邏輯電路1.組合邏輯電路的特點,分析和設(shè)計寫出函數(shù)式對函數(shù)式化簡列出真值表指出邏輯功能分析:寫出函數(shù)式對函數(shù)式化簡列出真值表根據(jù)邏輯要求給邏輯變量賦值設(shè)計:用門電路實現(xiàn)用MSI實現(xiàn)變換成與所用器件邏輯式類似的形式畫出邏輯電路圖2.譯碼的概念,二進制譯碼(輸入n,輸出2n),用譯碼器設(shè)計組合邏輯電路。二進制譯碼器:74HC138+5VP172例:利用74HC138設(shè)計一個多輸出的組合邏輯電路,輸出邏輯函數(shù)式為:3.數(shù)據(jù)選擇器(MUX)的概念,輸入輸出關(guān)系,用數(shù)據(jù)選擇器設(shè)計組合邏輯電路。多選一開關(guān)(2n選一):2n個輸入,1個輸出。n個地址。?3.加法器的的概念,半加器,全加器輸入輸出關(guān)系。74LS283。第五章觸發(fā)器(雙穩(wěn)態(tài)觸發(fā)器)RS,JK,D,T觸發(fā)器的特性方程,特性表,狀態(tài)轉(zhuǎn)換圖,邏輯符號,主要功能,異步輸入端的作用基本RS觸發(fā)器,同步RS觸發(fā)器的概念,特征。分類基本R-S

觸發(fā)器狀態(tài)表S

DR

DQ*100置0011置111不變

保持00同時變1后不確定功能邏輯符號同步RS狀態(tài)表(CP=1)00SR01010111不定Q*不變邏輯符號

(置“0”功能)

(置“1”功能)J

K

Q*

00Q

010

101

11Q

JK觸發(fā)器狀態(tài)表(保持功能)

(計數(shù)功能)脈沖觸發(fā)邏輯符號脈沖觸發(fā):高電平期間J,K無變化,可直接根據(jù)CP下降沿時刻J,K畫Q;高電平期間J,K有變化,先畫Qm,再根據(jù)Qm畫Q高電平接收,下降沿動作“>”表示邊沿觸發(fā)邊沿觸發(fā):不論高電平期間J,K有無變化,都可直接根據(jù)CP下降沿時刻的J,K畫Q有圈,下降沿動作T觸發(fā)器D觸發(fā)器第六章時序邏輯電路1.時序邏輯電路的特點,四種表示方法(方程組,狀態(tài)轉(zhuǎn)換表,狀態(tài)轉(zhuǎn)換圖,時序圖)2.計數(shù)器邏輯功能的分析(幾進制,同步,異步,加法,減法)驅(qū)動方程,輸出方程,狀態(tài)方程,狀態(tài)轉(zhuǎn)換表,狀態(tài)轉(zhuǎn)換圖,時序圖,自啟動3.用已有的N進制芯片,組成M進制計數(shù)器(置零法,預(yù)置數(shù)法)。4.寄存器和移位寄存器的工作原理,串行.并行輸入輸出的概念。第七章半導(dǎo)體存儲器1.只讀存儲器ROM:概念,特點,容量計算(字數(shù)位數(shù)),從存儲矩陣點陣圖得輸入輸出關(guān)系表,表達式。2.用ROM實現(xiàn)組合邏輯函數(shù)(在點陣圖中畫“

”)3.隨機存儲器RAM:概念,特點。4.RAM容量的擴展:字擴展,位擴展。PROM:與固定,或可編程第八章可編程邏輯器件PAL(可編程陣列邏輯):“與”可編程,“或”固定第十章脈沖波形的產(chǎn)生和整形1.施密特觸發(fā)器:電路符號,用門電路構(gòu)成的,用555構(gòu)成的施密特觸發(fā)器的電壓傳輸特性,主要特點(VT+,VT_回差電壓,抗干擾能力強)及其應(yīng)用。

2.單穩(wěn)態(tài)觸發(fā)器:微分型,積分型,用555構(gòu)成的單穩(wěn)電路主要特點,輸出脈沖寬度的估算,對輸入觸發(fā)脈沖的要求(脈寬)3.多諧振蕩器:用555構(gòu)成的多諧振蕩器的電路結(jié)構(gòu),振蕩周期,特點。2)555接成施密特反相輸出3)555接成單穩(wěn)4)555接成多諧第十一章

數(shù)-模(D

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論