事項(xiàng)需求說明書-三_第1頁
事項(xiàng)需求說明書-三_第2頁
事項(xiàng)需求說明書-三_第3頁
事項(xiàng)需求說明書-三_第4頁
事項(xiàng)需求說明書-三_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

理服務(wù)中心IC應(yīng)用實(shí)訓(xùn)設(shè)備A.經(jīng)國家工商行政管理機(jī)關(guān)注冊(cè)的企業(yè)法人;B.能夠提供Xilinx(賽靈思)大學(xué)計(jì)劃授權(quán)書。工期和付款方式完工期:合同生效后15日歷天內(nèi)安裝調(diào)試完畢。交手續(xù),支付合同金額的70%;審計(jì)結(jié)束后支付審計(jì)金額的20%(即:此時(shí)共支付總金額的90%);在一年內(nèi)(時(shí)間以驗(yàn)收合格日期起算),設(shè)備使用正常且無,支付剩余金額的10%。目技術(shù)要求和有關(guān)說明本項(xiàng)目采購內(nèi)容為無錫市高技能人才公共實(shí)訓(xùn)管理服務(wù)中心委托的IC設(shè)計(jì)及傳感技術(shù)應(yīng)用實(shí)訓(xùn)設(shè)備,具體設(shè)備及指標(biāo)要求如下:第一類教學(xué)實(shí)驗(yàn)設(shè)備Ⅰ集成電路設(shè)計(jì)與應(yīng)用平臺(tái)系統(tǒng)56套10、支持商用串行(SPI)和并行(BPI)Flash存儲(chǔ)器與平臺(tái)Flash11、利用并行Flash可實(shí)現(xiàn)多重啟動(dòng)功能根據(jù)設(shè)計(jì)變更來改變管腳。15、可以支持復(fù)雜的DSP算法(如前向糾錯(cuò)(FEC)編解碼器、濾波器),用于數(shù)字通信與成像應(yīng)用。16、可以實(shí)現(xiàn)91億次的乘累加(MAC)運(yùn)算。18種不同的單端與差分I/O標(biāo)準(zhǔn)18、可以支持大多數(shù)常見的和新興的單端與差分信號(hào)標(biāo)準(zhǔn),包括mini-LVDS和19、可編程輸入延遲-用于消除holdtimeviolationsGA21、支持DDR存儲(chǔ)器22、支持?jǐn)U展的PCI64/66兼容性和PCI-X100MHz兼容23、支持231Kb的分布式SelectRAM+?存儲(chǔ)器24、支持648Kb的嵌入式BlockRAM26、每個(gè)CLB2個(gè)slice-每個(gè)CLB4個(gè)LUT/寄存器,還須提供進(jìn)位邏輯(可以實(shí)現(xiàn)數(shù)學(xué)和邏輯功能)27、寬輸入功能-1個(gè)CLB中有一個(gè)8:1多路復(fù)用器28、快速算法功能-單位CLB列有2個(gè)先行進(jìn)位鏈30、各DCM內(nèi)的全數(shù)字鎖相環(huán)(DLL)31、每個(gè)器件的數(shù)字時(shí)鐘管理器(DCM)多達(dá)8個(gè)32、可以很靈活地產(chǎn)生5MHz到300MHz的頻率控制34、良好的增益控制(1/256時(shí)鐘周期),用于時(shí)鐘數(shù)據(jù)同步35、精確的生成50/50的占空比AAnEFPGA45、支持CRC校驗(yàn)開發(fā)教學(xué)案例開發(fā)套件,基于Spartan3E系列FPGA芯片,Ⅰ嵌入式系統(tǒng)開發(fā)綜合開發(fā)平臺(tái)系統(tǒng)21套rPCEⅠ數(shù)字信號(hào)處理綜合開發(fā)平臺(tái)系統(tǒng)21套Byte間sh16、支持10/100/1000M三速率以太網(wǎng)接口,支持MII,GMII,RGMII和SGMII17、支持商用串行(SPI)和并行(BPI)Flash存儲(chǔ)器與平臺(tái)Flash20、可以支持復(fù)雜的DSP算法(如前向糾錯(cuò)(FEC)編解碼器、濾波器),用于數(shù)字通信與成像應(yīng)用。21、可以實(shí)現(xiàn)91億次的乘累加(MAC)運(yùn)算。IO標(biāo)準(zhǔn)和新興的單端與差分信號(hào)標(biāo)準(zhǔn),包括mini-LVDS和24、可編程輸入延遲-用于消除holdtimeviolations26、寬輸入功能-1個(gè)CLB中有一個(gè)8:1多路復(fù)用器27、快速算法功能-單位CLB列有2個(gè)先行進(jìn)位鏈28、各DCM內(nèi)的全數(shù)字鎖相環(huán)(DLL)29、每個(gè)器件的數(shù)字時(shí)鐘管理器(DCM)多達(dá)8個(gè)控制31、精確的生成50/50的占空比時(shí)鐘32、支持視頻處理系統(tǒng)教學(xué)案例開發(fā)套件,基于Virtex-5系列FPGA芯片,使33、支持音頻處理系統(tǒng)教學(xué)案例開發(fā)套件,基于Virtex-5系列FPGA芯片,使Ⅰ消費(fèi)電子綜合開發(fā)平臺(tái)系統(tǒng)21套10、支持商用串行(SPI)和并行(BPI)Flash存儲(chǔ)器與平臺(tái)Flash11、利用并行Flash可實(shí)現(xiàn)多重啟動(dòng)功能根據(jù)設(shè)計(jì)變更來改變管腳。14、可以支持復(fù)雜的DSP算法(如前向糾錯(cuò)(FEC)編解碼器、濾波器),用于數(shù)字通信與成像應(yīng)用。15、可以實(shí)現(xiàn)91億次的乘累加(MAC)運(yùn)算。18種不同的單端與差分I/O標(biāo)準(zhǔn)17、可以支持大多數(shù)常見的和新興的單端與差分信號(hào)標(biāo)準(zhǔn),包括mini-LVDS和18、可編程輸入延遲-用于消除holdtimeviolations20、支持DDR存儲(chǔ)器21、支持?jǐn)U展的PCI64/66兼容性和PCI-X100MHz兼容22、支持231Kb的分布式SelectRAM+?存儲(chǔ)器23、支持648Kb的嵌入式BlockRAM25、每個(gè)CLB2個(gè)slice-每個(gè)CLB4個(gè)LUT/寄存器,還須提供進(jìn)位邏輯(可以實(shí)現(xiàn)數(shù)學(xué)和邏輯功能)26、寬輸入功能-1個(gè)CLB中有一個(gè)8:1多路復(fù)用器27、快速算法功能-單位CLB列有2個(gè)先行進(jìn)位鏈29、各DCM內(nèi)的全數(shù)字鎖相環(huán)(DLL)30、每個(gè)器件的數(shù)字時(shí)鐘管理器(DCM)多達(dá)8個(gè)31、可以很靈活地產(chǎn)生5MHz到300MHz的頻率控制33、良好的增益控制(1/256時(shí)鐘周期),用于時(shí)鐘數(shù)據(jù)同步34、精確的生成50/50的占空比47、支持MP3數(shù)字系統(tǒng)教學(xué)案例開發(fā)套件,基于Spartan3E系列FPGA芯片,Ⅰ傳感網(wǎng)絡(luò)應(yīng)用開發(fā)平臺(tái)系統(tǒng)21套ISEEDKChipScopeSystemGeneratorPlanAhead具10、支持商用串行(SPI)和并行(BPI)Flash存儲(chǔ)器與平臺(tái)Flash根據(jù)設(shè)計(jì)變更來改變管腳。15、可以支持復(fù)雜的DSP算法(如前向糾錯(cuò)(FEC)編解碼器、濾波器),用于數(shù)字通信與成像應(yīng)用。16、可以實(shí)現(xiàn)91億次的乘累加(MAC)運(yùn)算。18種不同的單端與差分I/O標(biāo)準(zhǔn)18、可以支持大多數(shù)常見的和新興的單端與差分信號(hào)標(biāo)準(zhǔn),包括mini-LVDS和19、可編程輸入延遲-用于消除holdtimeviolationsGA21、支持DDR存儲(chǔ)器22、支持?jǐn)U展的PCI64/66兼容性和PCI-X100MHz兼容23、支持231Kb的分布式SelectRAM+?存儲(chǔ)器24、支持648Kb的嵌入式BlockRAM26、支持小型機(jī)器人教學(xué)案例,基于Spartan3E系列FPGA芯片,使用ISE、ChipScope第二類行業(yè)展示項(xiàng)目Ⅰ移動(dòng)游戲平臺(tái)開發(fā)系統(tǒng)2套根據(jù)設(shè)計(jì)變更來改變管腳。M11、支持DDR存儲(chǔ)器12、每個(gè)CLB2個(gè)slice-每個(gè)CLB4個(gè)LUT/寄存器,還須提供進(jìn)位邏輯13、快速算法功能-單位CLB列有2個(gè)先行進(jìn)位鏈14、可以很靈活地產(chǎn)生5MHz到300MHz的頻率70度的精確相移控制16、提供設(shè)計(jì)說明ⅠMP3音頻處理系統(tǒng)1套eⅠ人臉識(shí)別系統(tǒng)1套間Ph、支持10/100/1000M三速率以太網(wǎng)接口,支持MII,GMII,RGMII和SGMIIⅠSUNSparkT18核處理器系統(tǒng)1套間Ph、支持10/100/1000M三速率以太網(wǎng)接口,支持MII,GMII,RGMII和SGMIITkTⅠ醫(yī)療影像處理系統(tǒng)1套間Ph、支持10/100/1000M三速率以太網(wǎng)接口,支持MII,GMII,RGMII和SGMIITⅠCDMA通信系統(tǒng)1套ⅠNetFPGA網(wǎng)絡(luò)通信系統(tǒng)1套 (1)中標(biāo)人應(yīng)為采購人培訓(xùn)兩名可以處理常規(guī)技術(shù)事務(wù)的技術(shù)人員,并提供系統(tǒng)操作用戶手冊(cè)和技術(shù)手冊(cè)。 (2)中標(biāo)人應(yīng)在試運(yùn)行前,提供操作指南,并對(duì)采購人操作人員進(jìn)行培訓(xùn),繼續(xù)培訓(xùn),在正式運(yùn)行前使操作人員能達(dá)到完全獨(dú)立操作水準(zhǔn)。他相關(guān)文件和資料。市政府采購中心進(jìn)行見證。驗(yàn)收情況作為支付貨款的依據(jù)。如有質(zhì)疑,無錫質(zhì)量技術(shù)監(jiān)督局履行質(zhì)量監(jiān)督職能。 (

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論