邏輯與 課件講解_第1頁(yè)
邏輯與 課件講解_第2頁(yè)
邏輯與 課件講解_第3頁(yè)
邏輯與 課件講解_第4頁(yè)
邏輯與 課件講解_第5頁(yè)
已閱讀5頁(yè),還剩1頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

邏輯與主講人:權(quán)春鋒邏輯與與邏輯表達(dá)式:

與邏輯——只有當(dāng)決定一件事情的條件全部具備之后,這件事情才會(huì)發(fā)生?!芭c”門邏輯電路圖符號(hào)邏輯與設(shè):開關(guān)閉合=“1”

開關(guān)不閉合=“0”

燈亮,L=1

燈不亮,L=0

AB燈L不閉合不閉合閉合閉合不閉合閉合不閉合閉合不亮不亮不亮亮0101BLA0011輸入0001輸出

與邏輯真值表針對(duì)上述電路:邏輯與D1AD2B+UCCRF“與”門電路

一個(gè)“與”門的輸入端至少為兩個(gè),輸出端只有一個(gè)。①輸入中只要有一個(gè)為低電平0時(shí),該低電平二極管就會(huì)迅速導(dǎo)通,輸出F將被鉗位到低電平0;其余為高電平的輸入端,其端子上串接的二極管呈截止態(tài)。②輸入全部為高電平3V時(shí),輸入端上串接的二極管同時(shí)導(dǎo)通,輸出F被鉗位在高電平“1”。注意:分析過(guò)程中與門電路輸入端上串接的二極管,都是按理想二極管處理的,即導(dǎo)通后管壓降為0V(實(shí)際硅管0.7V,鍺管0.3V)。0V3V0.3V反偏截止!3V3V3V邏輯與僅當(dāng)全部輸入均為0時(shí),輸出才為0,否則輸出為1,這種邏輯關(guān)系與邏輯

A或邏輯

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論