15組合邏輯電路分析_第1頁(yè)
15組合邏輯電路分析_第2頁(yè)
15組合邏輯電路分析_第3頁(yè)
15組合邏輯電路分析_第4頁(yè)
15組合邏輯電路分析_第5頁(yè)
已閱讀5頁(yè),還剩12頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

組合邏輯電路分析主講:陸學(xué)斌數(shù)字電子技術(shù)目

1.

概述

2.

組合邏輯電路分析方法

3.例題與練習(xí)

4.Multisim范例

1.概述組合邏輯電路:電路任一時(shí)刻的輸出狀態(tài)只決定于該時(shí)刻各輸入狀態(tài)的組合,而與電路的原狀態(tài)無(wú)關(guān)。組合邏輯電路是由門(mén)電路組合而成,電路中沒(méi)有記憶單元,沒(méi)有反饋通路。a1、a2…an表示輸入變量,y1、y2…ym表示輸出變量。1.概述在電路結(jié)構(gòu)上信號(hào)的流向是單向性的,沒(méi)有從輸出端到輸入端的反饋。電路的基本組成單元是邏輯門(mén)電路,不含記憶元件。但由于門(mén)電路有延時(shí),故組合邏輯電路也有延遲時(shí)間。2.組合邏輯電路分析方法組合邏輯電路分析就是給定某組合邏輯電路,分析其邏輯功能。分析的步驟:1、由所給電路寫(xiě)出輸出端的邏輯式;2、

將所得的邏輯式進(jìn)行化簡(jiǎn);3、由化簡(jiǎn)后的邏輯式寫(xiě)出輸出輸入的真值表;4、由真值表分析電路的邏輯功能。

3.例題與練習(xí)例題1:分析下面組合邏輯電路的功能。3.例題與練習(xí)例題1:分析下面組合邏輯電路的功能。3.例題與練習(xí)例題1:分析下面組合邏輯電路的功能。3.例題與練習(xí)此電路為非一致電路,即輸入A、B、C取值不一樣時(shí)輸出為1,否則為0。ABCY000000110101011110011011110111103.例題與練習(xí)例題2:分析下面組合邏輯電路的功能。3.例題與練習(xí)ABSHCH0000011010101101一位半加器3.例題與練習(xí)例題3:分析下面組合邏輯電路的功能。3.例題與練習(xí)ABCY2Y10000000110010100110110010101011100111111一位全加器3.例題與練習(xí)練習(xí)1:請(qǐng)利用一位全加器設(shè)計(jì)四位

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論