數(shù)電第4版 課件 26第4章例題講解_第1頁
數(shù)電第4版 課件 26第4章例題講解_第2頁
數(shù)電第4版 課件 26第4章例題講解_第3頁
數(shù)電第4版 課件 26第4章例題講解_第4頁
數(shù)電第4版 課件 26第4章例題講解_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第四章例題講解【例4.5-1】邊沿D觸發(fā)器組成的電路及輸入如圖所示。試分別畫出Q0、Q1的波形,設觸發(fā)器的初始狀態(tài)Q0Q1=00。兩個D觸發(fā)器構成右移寄存器。DI為異步置1信號,優(yōu)先級最高,因此,只要DI變成低電平,Q0馬上置1。觸發(fā)器FF1的異步置1端始終為高電平,因此,Q1的始終在CP脈沖的上升沿翻轉?!纠?.5-2】由D鎖存器和門電路組成的系統(tǒng)。(1)求系統(tǒng)的數(shù)據(jù)輸入建立時間tSUsys;tSUsys=tpdOR+tpdXOR+tSU

-

tpdAND=18ns+22ns+20ns-16ns=44ns。系統(tǒng)的數(shù)據(jù)輸入建立時間=或門的傳輸延遲時間+異或門的傳輸延遲時間+鎖存器的建立時間-與門的傳輸延遲時間第四章例題講解(2)假設數(shù)據(jù)輸入2和數(shù)據(jù)輸入3均恒定為0,時鐘使能恒定為1。系統(tǒng)的時鐘及數(shù)據(jù)輸入1的波形如圖所示。請畫出Q的波形,并標明Q對于時鐘及數(shù)據(jù)輸入1的延遲。tpdOR+tpdXOR+tp(DQ)tpdAND+tp(CQ)001第四章例題講解【例4.7-3】

用兩片同步十進制計數(shù)器74LS192設計十二進制加法計數(shù)器,狀態(tài)轉換圖如圖所示。74LS192功能表如表所示。每個狀態(tài)用兩個4位8421BCD碼表示,01→02→…→12→01初始狀態(tài)為00000001,最后狀態(tài)為00010010。第四章例題講解74LS192的符號及功能表RDCPUCPDD0D1D2D3Q0Q1Q2Q31×××××××000000××d0d1d2d3d0d1d2d301↑1××××加計數(shù)011↑××××減計數(shù)異步清零,高電平有效異步置數(shù),低電平有效同步計數(shù),上升沿有效因為初始狀態(tài)不全

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論