![T-S-T交換網(wǎng)絡(luò)的設(shè)計(jì).doc_第1頁(yè)](http://file.renrendoc.com/FileRoot1/2020-1/6/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f1.gif)
![T-S-T交換網(wǎng)絡(luò)的設(shè)計(jì).doc_第2頁(yè)](http://file.renrendoc.com/FileRoot1/2020-1/6/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f2.gif)
![T-S-T交換網(wǎng)絡(luò)的設(shè)計(jì).doc_第3頁(yè)](http://file.renrendoc.com/FileRoot1/2020-1/6/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f3.gif)
![T-S-T交換網(wǎng)絡(luò)的設(shè)計(jì).doc_第4頁(yè)](http://file.renrendoc.com/FileRoot1/2020-1/6/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f4.gif)
![T-S-T交換網(wǎng)絡(luò)的設(shè)計(jì).doc_第5頁(yè)](http://file.renrendoc.com/FileRoot1/2020-1/6/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f/6c1e5a10-a77e-4f2c-9cac-de1c6c20d53f5.gif)
已閱讀5頁(yè),還剩15頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
西南石油大學(xué)程控交換原理課程設(shè)計(jì)課 程 程 控 交 換題 目 T-S-T交換網(wǎng)絡(luò)的設(shè)計(jì)院 系 專(zhuān)業(yè)年級(jí) 通信工程指導(dǎo)教師 學(xué)生姓名 學(xué) 號(hào) 目錄前言.3第一章 T-S-T網(wǎng)絡(luò)基本原理41.1 T接線器的簡(jiǎn)介及工作原理41.2 S接線器的簡(jiǎn)介及工作原理61.3 T-S-T交換網(wǎng)絡(luò)7第二章 硬件介紹82.1時(shí)分交換芯片MT898082.2空分交換芯片MT8816102.3 單片機(jī)AT89C51132.4 鎖存器74HC57316第三章 T-S-T網(wǎng)絡(luò)總體設(shè)計(jì)及性能分析17 總結(jié)及心得體會(huì)19參考文獻(xiàn)19 前言對(duì)于一個(gè)完整的通信系統(tǒng)來(lái)說(shuō),它由終端、交換、傳輸三部分構(gòu)成,交換是通信系統(tǒng)的核心。其中,時(shí)分接線器( T型) 和空分接線器( S型)是程控交換技術(shù)中最基本的交換單元電路。單獨(dú)的T接線器和S接線器,只適用于容量比較小的交換機(jī),而對(duì)于大容量的交換機(jī)通常選用空分交換芯片和時(shí)分交換芯片構(gòu)成TST交換網(wǎng)絡(luò),完成多語(yǔ)音用戶(hù)間的交換。其次,利用TST網(wǎng)絡(luò)。TST(時(shí)分-空分-時(shí)分)交換網(wǎng)絡(luò)是在電路交換系統(tǒng)中經(jīng)常使用的一種交換網(wǎng)絡(luò),它是三級(jí)交換網(wǎng)絡(luò),兩側(cè)為T(mén)接線器,分別作為初級(jí)T和次級(jí)T,中間一級(jí)為S接線器,S級(jí)的出入線數(shù)決定于兩側(cè)T接線器的數(shù)量。第1級(jí)T接線器:負(fù)責(zé)輸入母線的時(shí)隙交換。S接線器:負(fù)責(zé)母線之間的空間交換。第2級(jí)T接線器:負(fù)責(zé)輸出母線的時(shí)隙交換。這次課程設(shè)計(jì)利用時(shí)分交換芯片MT8980及空分交換芯片MT8816構(gòu)成TST交換網(wǎng)絡(luò),它是在現(xiàn)代交換原理的基礎(chǔ)上形成的。其中,輸入級(jí)T型接線器為順序?qū)懭搿⒖刂谱x出,中間級(jí)S型接線器為輸入控制方式也可以是輸出控制工作方式,輸出級(jí)T型接線器工作方式為控制寫(xiě)入、順序讀出。T-S-T交換網(wǎng)絡(luò)的設(shè)計(jì) 通常單獨(dú)的T接線器和S接線器只適用于容量比較小的交換機(jī),對(duì)于大容量的交換機(jī)通常采用T-S-T交換網(wǎng)路。用空分交換芯片和時(shí)分交換芯片構(gòu)成T-S-T交換網(wǎng)絡(luò)。 要求:(1) 熟悉T接線器和S接線器的功能,以及構(gòu)成T-S-T交換網(wǎng)絡(luò)的方法。(2) 查閱相關(guān)芯片的資料,根據(jù)題目要求選擇具體芯片,熟悉各芯片的工作原理、性能及使用方法。(3) 完成硬件設(shè)計(jì),畫(huà)出原理圖第一章 T-S-T網(wǎng)絡(luò)基本原理在交換過(guò)程中,既有時(shí)隙的交換-時(shí)間交換,又有復(fù)用線間的交換-空間交換,可以通過(guò)接線器實(shí)現(xiàn)。兩種基本接線器:時(shí)間接線器:T接線器,完成時(shí)隙的交換空間接線器:S接線器,完成復(fù)用線間的交換。1.1 T時(shí)間接線器的簡(jiǎn)介及工作原理進(jìn)行時(shí)隙的交換采用的是T接線器,結(jié)構(gòu)上是由話音存儲(chǔ)器和控制存儲(chǔ)器兩部分組成,都由RAM構(gòu)成。話音存儲(chǔ)器用來(lái)暫存話音數(shù)字編碼信息,每個(gè)話路為8bit。SM的容量即SM的存儲(chǔ)單元數(shù)等于時(shí)分復(fù)用線上的時(shí)隙數(shù)??刂拼鎯?chǔ)器用來(lái)存放SM的地址碼(單元號(hào)碼),CM的容量通常等于SM的容量,每個(gè)單元所存儲(chǔ)SM的地址碼是由處理機(jī)控寫(xiě)入。 T接線器工作原理方面就控制存儲(chǔ)器對(duì)話音存儲(chǔ)器的控制而言,可有兩種控制方式:順序?qū)懭?,控制輸出,?jiǎn)稱(chēng)“輸出控制”。控制寫(xiě)入,順序?qū)懗觯?jiǎn)稱(chēng)“輸入控制”。其控制方式如下圖(1),圖(2): 圖1.1 輸入控制 圖1.2 輸出控制 輸出控制方式是怎樣工作的?T接線器是相同母線上的時(shí)隙交換,如圖1.1中的輸入話音在TS50,經(jīng)過(guò)T接線器以后交換至TS450,然后輸出至下一級(jí)。CPU根據(jù)這一要求,通過(guò)軟件在控制存儲(chǔ)器的450號(hào)單元寫(xiě)入“50”。這個(gè)寫(xiě)入是由CPU控制進(jìn)行的,因此把它叫做“控制寫(xiě)入”,有的書(shū)上叫做“隨機(jī)寫(xiě)入”。這是因?yàn)閷?xiě)入到控制存儲(chǔ)器去的時(shí)間是隨機(jī)的,即根據(jù)CPU的需要而定,和PCM的時(shí)隙定位時(shí)間無(wú)關(guān)??刂拼鎯?chǔ)器的讀出由定時(shí)脈沖控制,按照時(shí)隙號(hào)讀出相應(yīng)單元內(nèi)容。如0#時(shí)隙,讀出0#單元內(nèi)容;1#時(shí)隙讀出1#單元內(nèi)容這種工作方式叫做“順序讀出”。話音存儲(chǔ)器的工作方式正好和控制存儲(chǔ)器的方式相反,即是“順序?qū)懭?,控制讀出”。也就是說(shuō),由定時(shí)脈沖控制,按順序?qū)⒉煌瑫r(shí)隙的話音信號(hào)寫(xiě)入相應(yīng)的單元中去。寫(xiě)入的單元號(hào)和時(shí)隙號(hào)一一對(duì)應(yīng)。而讀出是則要根據(jù)控制存儲(chǔ)器的控制信息(讀出數(shù)據(jù))而進(jìn)行。這種方式也叫做“順序?qū)懭?,隨機(jī)讀出”。由于向話音存儲(chǔ)器輸入話音信號(hào)不受CPU控制,而輸入話音信號(hào)(讀出時(shí))受到CPU控制的控制存儲(chǔ)器的控制,因此把它總稱(chēng)為“輸出控制”方式。輸入控制方式是怎樣工作的? 話音存儲(chǔ)器的寫(xiě)入時(shí)要受控制存儲(chǔ)器的控制,而其讀出則受定時(shí)脈沖控制按順序讀出??刂拼鎯?chǔ)器的工作方式任然是“控制寫(xiě)入、順序讀出”。即由CPU控制寫(xiě)入,在定時(shí)脈沖控制下按順序讀出。但是CPU寫(xiě)入到控制存儲(chǔ)器的內(nèi)容卻不同了。圖1.2中CPU要在控制存儲(chǔ)器的50號(hào)單元寫(xiě)入內(nèi)容“450”。然后控制存儲(chǔ)器按順序讀出,在TS50時(shí)讀出內(nèi)容“450”作為話音存儲(chǔ)器寫(xiě)入地址,將輸入端TS50中的話音內(nèi)容寫(xiě)入到450號(hào)單元中去。話音存儲(chǔ)器按順序讀出,在TS450讀出450號(hào)單元內(nèi)容,這也就是TS50的輸入內(nèi)容,這樣完成了時(shí)隙交換。輸入和輸入方式比較輸出控制地址內(nèi)容存儲(chǔ)器字長(zhǎng)SM輸入時(shí)隙m話音信息A8bitCM輸出時(shí)隙nA的地址與m有關(guān)輸入控制地址內(nèi)容存儲(chǔ)器字長(zhǎng)SM輸入時(shí)隙n話音信息A8bitCM輸出時(shí)隙mA的地址與n有關(guān)1.2 S空間接線器的簡(jiǎn)介及工作原理不同母線之間的交換采用的是S接線器,它包括一個(gè)nn的電子交叉矩陣和對(duì)應(yīng)的控制存儲(chǔ)器。nn的交叉矩陣有n條輸入復(fù)用線和n條輸出復(fù)用線,每條復(fù)用線上傳送由若干個(gè)時(shí)隙組成的同步時(shí)分復(fù)用信號(hào),任一條輸入復(fù)用線可以選通任一條輸出復(fù)用線。這里我們說(shuō)成復(fù)用線,而不一定是一套32路的PCM系統(tǒng),是因?yàn)閷?shí)際上還要將各個(gè)PCM系統(tǒng)進(jìn)一步復(fù)用,使一條復(fù)用線上具有更多的時(shí)隙,以更高的碼率進(jìn)入電子交叉矩陣,從而提高性能。因?yàn)槊織l復(fù)用線上具有若干個(gè)時(shí)隙,也即每條復(fù)用線上傳送了若干個(gè)用戶(hù)的信息,所以,輸入復(fù)用線與輸出復(fù)用線應(yīng)在某一個(gè)指定時(shí)隙接通。所以說(shuō),空間接線器不進(jìn)行時(shí)隙交換,而僅僅實(shí)現(xiàn)同一時(shí)隙的空間交換。當(dāng)然,對(duì)應(yīng)于一定出入線的各個(gè)交叉點(diǎn)是按復(fù)用時(shí)隙而高速工作;而在這個(gè)意義上,空間接線器是以時(shí)分方式工作的。如下圖(3),圖(4)所示:圖1.4圖1.3HW1HW1HW1HW1HW0HW0HW0HW0輸入與輸出方式比較輸出控制地址內(nèi)容單元字長(zhǎng)CM時(shí)隙號(hào)入線號(hào)出線數(shù)輸入控制地址內(nèi)容單元字長(zhǎng)CM時(shí)隙號(hào)出線號(hào)入線數(shù)有上我們可得到S接線器與T接線器的差別:區(qū)別T型接線器S型接線器完成的交換類(lèi)型時(shí)隙交換母線交換交換過(guò)程的有無(wú)時(shí)延存儲(chǔ)交換,有時(shí)延實(shí)時(shí)交換,無(wú)時(shí)延可否單獨(dú)構(gòu)成數(shù)字交換網(wǎng)絡(luò)可否。必須與T接線器組合使用1.3 T-S-T交換網(wǎng)絡(luò)T-S-T是三級(jí)交換網(wǎng)絡(luò),兩側(cè)為T(mén)接線器,中間一級(jí)為S接線器,S級(jí)的出入線數(shù)決定于兩側(cè)T接線器的數(shù)量。第1級(jí)T接線器:負(fù)責(zé)輸入母線的時(shí)隙交換。S接線器:負(fù)責(zé)母線之間的空間交換。第2級(jí)T接線器:負(fù)責(zé)輸出母線的時(shí)隙交換。而兩個(gè)T接線器的控制方式是一般不同的,這樣便于CM的合用。因?yàn)椴捎脙蓚€(gè)T級(jí),可充分利用時(shí)分接線器成本低和無(wú)阻塞的特點(diǎn),并利用S級(jí)擴(kuò)大容量,使他具有成本低,阻塞率小和路由尋找簡(jiǎn)單等特點(diǎn)。這種數(shù)字交換網(wǎng)引入了空分級(jí)S,改善了話務(wù)的疏散功能,并通過(guò)擴(kuò)大S級(jí)的輸入母線和輸出母線,將多個(gè)時(shí)分接線器連接起來(lái),大幅度提高了交換網(wǎng)的容量。圖(5)中S級(jí)之前的稱(chēng)為前T級(jí),S級(jí)之后的稱(chēng)為后T級(jí)。HW7HW0HW7HW0圖1.5 T-S-T網(wǎng)絡(luò)圖為減少選路次數(shù),簡(jiǎn)化控制,可使兩個(gè)方向的內(nèi)部時(shí)隙具有一定的對(duì)應(yīng)關(guān)系,通??上嗖畎霂?,俗稱(chēng)反相法,即:設(shè):Nf=一幀的時(shí)隙數(shù), Na=A到B方向的內(nèi)部時(shí)隙數(shù), Nb=B到A方向的內(nèi)部時(shí)隙數(shù)則: Nb= Na +Nf/2TST網(wǎng)絡(luò)完全無(wú)阻塞的條件:m(內(nèi)部時(shí)隙數(shù))=2n(輸入時(shí)隙數(shù))在實(shí)際應(yīng)用中,用戶(hù)A所在的同一組T級(jí)網(wǎng)絡(luò)中前T級(jí)和后T級(jí)使用同一個(gè)控制存儲(chǔ)器來(lái)控制,但兩者最高位是倒相關(guān)系,同樣的方法,用戶(hù)B所屬的T級(jí)網(wǎng)絡(luò)也是采用的同一個(gè)控制存儲(chǔ)器來(lái)控制,只需要將最高位反相后送給后T級(jí)。這樣在電路上大大的簡(jiǎn)化了控制電路的復(fù)雜程度。第二章 硬件介紹2.1時(shí)分交換芯片(1)MT8980基本特性 它內(nèi)部含串/并交換器、數(shù)據(jù)存儲(chǔ)器、幀計(jì)數(shù)器、控制接口電路、接續(xù)存儲(chǔ)器、控制寄存器、輸出復(fù)用電路及并/串變換器等功能單元。輸入和輸出均連接8條PCM基群數(shù)據(jù)線,在控制信號(hào)作用下,可實(shí)現(xiàn)240、256路數(shù)字話音或數(shù)據(jù)的無(wú)阻塞數(shù)字交換。它是目前集成度較高的新型數(shù)字交換電路,可用于中、小型程控用戶(hù)數(shù)字交換機(jī)。(2)MT8980工作原理圖2.1 MT8980的功能框圖MT8980芯片管腳圖:圖2.2 MT89980芯片管腳圖如圖2.2,該芯片有STI0STI7八個(gè)串行輸入通路:STO0STO7八個(gè)串行輸出通路。每個(gè)輸入通路上能夠接收2.048Mbit/s的碼流。2.048Mbit/s對(duì)應(yīng)著32個(gè)話路的語(yǔ)音信號(hào)的PCM碼流。因此該芯片能同時(shí)接收256(328)個(gè)話路的語(yǔ)音信號(hào)碼流。在CPU的控制下可以實(shí)現(xiàn)這256個(gè)話路中間的任意兩個(gè)話路之間的交換。是芯片的輸入時(shí)鐘,頻率為4.096 MHz,它給芯片的輸入輸出碼流定位。是2.048Mbit/s碼流的幀同步信號(hào)。通過(guò)控制接口CPU可以對(duì)芯片內(nèi)部的寄存器進(jìn)行讀寫(xiě)。A0A5是微處理器接口時(shí)地址信號(hào)輸入。D0D7是微處理器接口時(shí)雙向數(shù)據(jù)輸入/輸出(三態(tài))。是片選信號(hào)輸入, 低電平有效。DS是微處理器接口時(shí)數(shù)據(jù)輸入選通信號(hào), 高電平有效。R/是微處理器接口時(shí)讀、寫(xiě)控制信號(hào), 若輸入高電平,為讀出;若輸入低電平,則為寫(xiě)入。ODE是輸出驅(qū)動(dòng)允許。若該輸入保持高電平, 則STO0STO7輸出驅(qū)動(dòng)器正常工作; 若為低電平, 則STO0STO7呈高阻。CSTO是控制總線輸出。每幀由256 b 組成, 每碼元為接續(xù)存儲(chǔ)器高位256個(gè)存貯單元第1位的值。第0碼流相應(yīng)的碼元先輸出。是數(shù)據(jù)應(yīng)答信號(hào)輸出(開(kāi)漏輸出),它為微處理器接口時(shí)數(shù)據(jù)證實(shí)信號(hào), 若此端下拉至低電平,電路處理完數(shù)據(jù), 通常經(jīng)接+5V。在芯片內(nèi)部各個(gè)輸出通路中的每個(gè)時(shí)隙都對(duì)應(yīng)著兩個(gè)連接寄存器(低位寄存器、高位寄存器),另外還有一個(gè)控制寄存器,通過(guò)對(duì)這些寄存器的設(shè)置可以使MT8980完成各種功能。2.2空分交換芯片圖2.3 空分交換MT8816功能及管腳排列圖MT8816芯片管腳圖:圖2.4 MT8816芯片管腳圖(1) 空分交換MT8816基本特性該芯片是816模擬開(kāi)關(guān)陣列,它內(nèi)含7128線地址譯碼器,控制鎖存器和816交叉點(diǎn)開(kāi)關(guān)陣列,其電路的基本特性為:1. 816模擬開(kāi)關(guān)陣列功能2. 導(dǎo)通電阻(VDD=12V) 153. 導(dǎo)通電阻偏差(VDD=12V) 54. 模擬信號(hào)最大幅度 12VPP5. 開(kāi)關(guān)帶寬45MHZ6. 非線性失真0.01%7. 電源4.5V13.2V8. 工藝CMOS (2)MT8816管腳說(shuō)明COL0COL7 列輸入輸出,開(kāi)關(guān)陣列8路列輸入或輸出。ROW0ROW15 行輸入輸出,開(kāi)關(guān)陣列16路列輸入或輸出。ACOL0ACOL2 列地址碼輸入,對(duì)開(kāi)關(guān)陣列進(jìn)行列尋址。AROW0AROW3 行地址碼輸入,對(duì)開(kāi)關(guān)陣列進(jìn)行行尋址。ST 選通脈沖輸入,高電平有效,使地址碼與數(shù)據(jù)得以控制相開(kāi)關(guān) 的通、斷。在ST上升沿前,地址必須進(jìn)入穩(wěn)定態(tài),在ST下降 沿處,數(shù)據(jù)也應(yīng)該是穩(wěn)定的。DI 數(shù)據(jù)輸入,若DI為高電平,不管CS處于什么電平,均將 全部開(kāi)關(guān)置于截止?fàn)顟B(tài)。RESET 復(fù)位信號(hào)輸入,若為高電平,不管CS處于什么電平,均將 全部開(kāi)關(guān)置于截止?fàn)顟B(tài)。CS 片選信號(hào)輸入,高電平有效。VDD 正電源,電壓范圍為4.513.2V。VEE 負(fù)電源,通常接地。VSS 數(shù)字地。(3)MT8816工作原理圖2.5 MT8816交換矩陣示意圖 MT8816是一片816模擬交換矩陣CMOS大規(guī)模集成電路芯片,圖中有8條COL線(COL0COL7)和16條ROW線(ROW0ROW15),形成一個(gè)模擬交換矩陣。它們可以通過(guò)任意一個(gè)交叉點(diǎn)接通。芯片有保持電路,因此可以保持任一交叉接點(diǎn)處于接通狀態(tài),直至來(lái)復(fù)位信號(hào)為止。CPU可以通過(guò)地址線ACOL2ACOL0和數(shù)據(jù)線AROW3AROW0進(jìn)行控制和選擇需要接通的交叉點(diǎn)號(hào)。ACOL2ACOL0管COL7COL0中的一條線。ACOL2ACOL0編成二進(jìn)制碼,經(jīng)過(guò)譯碼以后就可以接通交叉點(diǎn)相應(yīng)的COLi;AROW3AROW0管ROW15ROW0中的一條。AROW3AROW0編成二進(jìn)制碼,經(jīng)過(guò)譯碼以后就可以接通交叉點(diǎn)相應(yīng)的ROWi。例如要接通L1和J0之間的交叉點(diǎn)。這時(shí)一方面向ACOL0ACOL2送001,另一方向面向AROW3AROW0送0000,當(dāng)送出地址啟動(dòng)門(mén)ST時(shí),就可以將相應(yīng)交叉點(diǎn)接通了。圖中還有一個(gè)端子叫”CS”,它是片選端,當(dāng)CS為”1”時(shí),全部交叉點(diǎn)就打開(kāi)了。綜上所述,該電路是由7128線地址譯碼器、128位控制數(shù)據(jù)鎖存器與816開(kāi)關(guān)陣列組成,在電路處于正常開(kāi)、關(guān)工作狀態(tài)下,CS應(yīng)為高電平,RESET為低電平,地址碼輸入選擇鎖存單元及開(kāi)關(guān)陣列對(duì)應(yīng)的交叉點(diǎn)處于開(kāi)的狀態(tài),這樣數(shù)據(jù)DI在ST下降沿時(shí)刻被異步寫(xiě)入鎖存單元,并控制所選交叉點(diǎn)開(kāi)關(guān)的通、斷,若DI為低電平,則開(kāi)關(guān)截止,其地址譯碼真值表如表所示。2.3 AT89C51(單片機(jī))AT89C51是一種帶4K字節(jié)閃爍可編程可擦除只讀存儲(chǔ)器(FPEROMFalsh Programmable and Erasable Read Only Memory)的低電壓,高性能CMOS8位微處理器,俗稱(chēng)單片機(jī)。該器件采用ATMEL高密度非易失存儲(chǔ)器制造技術(shù)制造,與工業(yè)標(biāo)準(zhǔn)的MCS-51指令集和輸出管腳相兼容。由于將多功能8位CPU和閃爍存儲(chǔ)器組合在單個(gè)芯片中,ATMEL的AT89S51是一種高效微控制器,為很多嵌入式控制系統(tǒng)提供了一種靈活性高且價(jià)廉的方案。管腳如圖所示:圖2.6 AT89C51單片機(jī)管腳圖管腳說(shuō)明:P0口:P0口為一個(gè)8位漏級(jí)開(kāi)路雙向I/O口,每腳可吸收8TTL門(mén)電流。當(dāng)P1口的管腳第一次寫(xiě)1時(shí),被定義為高阻輸入。P0能夠用于外部程序數(shù)據(jù)存儲(chǔ)器,它可以被定義為數(shù)據(jù)/地址的第八位。在FIASH編程時(shí),P0 口作為原碼輸入口,當(dāng)FIASH進(jìn)行校驗(yàn)時(shí),P0輸出原碼,此時(shí)P0外部必須被拉高。P1口:P1口是一個(gè)內(nèi)部提供上拉電阻的8位雙向I/O口,P1口緩沖器能接收輸出4TTL門(mén)電流。P1口管腳寫(xiě)入1后,被內(nèi)部上拉為高,可用作輸入,P1口被外部下拉為低電平時(shí),將輸出電流,這是由于內(nèi)部上拉的緣故。在FLASH編程和校驗(yàn)時(shí),P1口作為第八位地址接收。P2口:P2口為一個(gè)內(nèi)部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個(gè)TTL門(mén)電流,當(dāng)P2口被寫(xiě)“1”時(shí),其管腳被內(nèi)部上拉電阻拉高,且作為輸入。并因此作為輸入時(shí),P2口的管腳被外部拉低,將輸出電流。這是由于內(nèi)部上拉的緣故。P2口當(dāng)用于外部程序存儲(chǔ)器或16位地址外部數(shù)據(jù)存儲(chǔ)器進(jìn)行存取時(shí),P2口輸出地址的高八位。在給出地址“1”時(shí),它利用內(nèi)部上拉優(yōu)勢(shì),當(dāng)對(duì)外部八位地址數(shù)據(jù)存儲(chǔ)器進(jìn)行讀寫(xiě)時(shí),P2口輸出其特殊功能寄存器的內(nèi)容。P2口在FLASH編程和校驗(yàn)時(shí)接收高八位地址信號(hào)和控制信號(hào)。P3口:P3口管腳是8個(gè)帶內(nèi)部上拉電阻的雙向I/O口,可接收輸出4個(gè)TTL門(mén)電流。當(dāng)P3口寫(xiě)入“1”后,它們被內(nèi)部上拉為高電平,并用作輸入。作為輸入,由于外部下拉為低電平,P3口將輸出電流(ILL)這是由于上拉的緣故。P3口也可作為AT89C51的一些特殊功能口:P3.0 RXD(串行輸入口)P3.1 TXD(串行輸出口)P3.2 /INT0(外部中斷0)P3.3 /INT1(外部中斷1)P3.4 T0(記時(shí)器0外部輸入)P3.5 T1(記時(shí)器1外部輸入)P3.6 /WR(外部數(shù)據(jù)存儲(chǔ)器寫(xiě)選通)P3.7 /RD(外部數(shù)據(jù)存儲(chǔ)器讀選通)P3口同時(shí)為閃爍編程和編程校驗(yàn)接收一些控制信號(hào)。RST:復(fù)位輸入。當(dāng)振蕩器復(fù)位器件時(shí),要保持RST腳兩個(gè)機(jī)器周期的高電平時(shí)間。ALE/PROG:當(dāng)訪問(wèn)外部存儲(chǔ)器時(shí),地址鎖存允許的輸出電平用于鎖存地址的地位字節(jié)。在FLASH編程期間,此引腳用于輸入編程脈沖。在平時(shí),ALE端以不變的頻率周期輸出正脈沖信號(hào),此頻率為振蕩器頻率的1/6。因此它可用作對(duì)外部輸出的脈沖或用于定時(shí)目的。然而要注意的是:每當(dāng)用作外部數(shù)據(jù)存儲(chǔ)器時(shí),將跳過(guò)一個(gè)ALE脈沖。如想禁止ALE的輸出可在SFR8EH地址上置0。此時(shí), ALE只有在執(zhí)行MOVX,MOVC指令是ALE才起作用。另外,該引腳被略微拉高。如果微處理器在外部執(zhí)行狀態(tài)ALE禁止,置位無(wú)效。/PSEN:外部程序存儲(chǔ)器的選通信號(hào)。在由外部程序存儲(chǔ)器取指期間,每個(gè)機(jī)器周期兩次/PSEN有效。但在訪問(wèn)外部數(shù)據(jù)存儲(chǔ)器時(shí),這兩次有效的/PSEN信號(hào)將不出現(xiàn)。/EA/VPP:當(dāng)/EA保持低電平時(shí),則在此期間外部程序存儲(chǔ)器(0000H-FFFFH),不管是否有內(nèi)部程序存儲(chǔ)器。注意加密方式1時(shí),/EA將內(nèi)部鎖定為RESET;當(dāng)/EA端保持高電平時(shí),此間內(nèi)部程序存儲(chǔ)器。在FLASH編程期間,此引腳也用于施加12V編程電源(VPP)。XTAL1:反向振蕩放大器的輸入及內(nèi)部時(shí)鐘工作電路的輸入。XTAL2:來(lái)自反向振蕩器的輸出。2.4 鎖存器(74HC573)管腳圖:圖2.7 鎖存器74HC573管腳圖當(dāng)LE為高時(shí),數(shù)據(jù)從Dn輸入到鎖存器,在此條件下,鎖存器進(jìn)入透明模式,也就是說(shuō),鎖存器的輸出狀態(tài)將會(huì)隨著對(duì)應(yīng)的D輸入每次的變化而改變。當(dāng)LE為低時(shí),鎖存器將存儲(chǔ)D輸入上的信息一段就緒時(shí)間,直到LE的下降沿來(lái)臨。當(dāng)OE為低時(shí),8個(gè)鎖存器的內(nèi)容可被正常輸出;當(dāng)OE為高時(shí),輸出進(jìn)入高阻態(tài)。OE端的操作不會(huì)影響鎖存器的狀態(tài)。 74HC573和74LS373原理一樣,8數(shù)據(jù)鎖存器。主要用于數(shù)碼管、按鍵等等的控制,其真值表 :Dn LE OE On H H L H L H L L X L L Qo X X H Z 這個(gè)就是真值表,表示這個(gè)芯片在輸入和其它的情況下的輸出情況。 每個(gè)芯片的數(shù)據(jù)手冊(cè)(datasheet)中都有真值表第三章 TST交換網(wǎng)絡(luò)總體設(shè)計(jì)及性能分析3.1 TST網(wǎng)絡(luò)設(shè)計(jì)本次設(shè)計(jì)利用時(shí)分交換芯片MT8980和空分交換芯片MT8816構(gòu)成T-S-T交換網(wǎng)絡(luò),完成多語(yǔ)音用戶(hù)間的交換。具體原理如下圖3.1所示:圖3.1 T-S-T交換網(wǎng)絡(luò)原理框圖這次設(shè)計(jì)利用時(shí)分交換芯片MT8980和空分交換芯片MT8816構(gòu)成T-S-T交換網(wǎng)絡(luò),用單片機(jī)AT89C51完成多語(yǔ)音用戶(hù)間的交換。TST數(shù)字交換網(wǎng)絡(luò)的控制系統(tǒng)主要由處理機(jī)和存儲(chǔ)器組成,處理機(jī)通過(guò)軟件程序來(lái)指令硬件,軟件協(xié)調(diào)動(dòng)作;存儲(chǔ)器用來(lái)存放軟件程序及有關(guān)數(shù)據(jù)??刂葡到y(tǒng)是程控交換機(jī)的核心,其主要任務(wù)是執(zhí)行存儲(chǔ)程序和各種命令,以控制相應(yīng)的硬件,實(shí)現(xiàn)信息的交換和系統(tǒng)地維護(hù)和管理功能??刂葡到y(tǒng)地主體是微處理器,AT89C51與MT8980之間的接口信號(hào)主要有地址線A0A5、數(shù)據(jù)線D0D7、片選信號(hào)/CS、讀寫(xiě)信號(hào)R/W、數(shù)據(jù)輸入選通信號(hào)DS、數(shù)據(jù)應(yīng)答信號(hào)/DTA。連接方式及功能如表所示。硬件設(shè)計(jì)連接方式及功能:芯片連接方式實(shí)現(xiàn)功能AT89C51P15和P14分別連接MT8980的DTA和DS實(shí)現(xiàn)數(shù)據(jù)交換的同步,在DS信號(hào)的上升沿時(shí)刻,如果MT8980的片選信號(hào)/CS、數(shù)據(jù)線、地址線以及讀寫(xiě)信號(hào)R/W有效,則CPU開(kāi)始對(duì)MT8980進(jìn)行讀或?qū)懖僮?。?dāng)MT8980與89C51之間完成相應(yīng)的數(shù)據(jù)發(fā)送或者接收之后,DTA送出一個(gè)下降沿,表示這次數(shù)據(jù)交換完成,然后通過(guò)軟件來(lái)控制具體的時(shí)隙交換。P26連接MT8980的R/W通過(guò)置位和復(fù)位實(shí)現(xiàn)對(duì)MT8980的讀寫(xiě)控制P26=0W,P26=1RP2口連接MT8980的A0A4 P27連接MT8980的A5A5=0控制A5=1時(shí)隙選擇中間時(shí)隙,中間時(shí)隙通過(guò)A0A4的尋址來(lái)決定P25P24P23分別連接前一片MT8980MT8816后一片MT8980的CS對(duì)MT8980和MT8816進(jìn)行片選P0口連接MT8980D的D0D7和72HC573的D0D7完成數(shù)據(jù)的傳輸和進(jìn)行鎖存,從74HC573出來(lái)的數(shù)據(jù)進(jìn)入空分芯片MT8816進(jìn)行空間交換,與后T級(jí)連接為了進(jìn)一步實(shí)現(xiàn)時(shí)隙交換。XTAL1,XTLA2接入片外時(shí)鐘發(fā)生器XTAL1為振蕩器反相放大器和時(shí)鐘發(fā)生電路的輸入,XTLA2為反相放大器的輸出。使用晶振C1,C2=(3040)pF使用陶瓷諧振時(shí)C
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 破產(chǎn)清算申請(qǐng)書(shū)
- 新生貸款申請(qǐng)書(shū)
- 大學(xué)國(guó)旗護(hù)衛(wèi)隊(duì)申請(qǐng)書(shū)
- 2025年熱軋型材項(xiàng)目投資可行性研究分析報(bào)告
- 2025年中國(guó)新戊酸乙烯脂行業(yè)市場(chǎng)發(fā)展前景及發(fā)展趨勢(shì)與投資戰(zhàn)略研究報(bào)告
- 環(huán)境公益事業(yè)與網(wǎng)絡(luò)直播的創(chuàng)新傳播模式研究報(bào)告
- 2025年短小中性筆項(xiàng)目投資可行性研究分析報(bào)告
- 2025年度城市公共交通運(yùn)營(yíng)服務(wù)合同范本
- 物流運(yùn)輸過(guò)程中的貨物安全保護(hù)措施
- 中國(guó)放電管行業(yè)發(fā)展監(jiān)測(cè)及投資戰(zhàn)略規(guī)劃研究報(bào)告
- 2024年知識(shí)競(jìng)賽-競(jìng)彩知識(shí)考試近5年真題集錦(頻考類(lèi)試題)帶答案
- 初中地理課程標(biāo)準(zhǔn)測(cè)試題
- 高級(jí)農(nóng)業(yè)經(jīng)理人(三級(jí))技能鑒定考試題及答案
- 幼兒園2024年春季開(kāi)學(xué)預(yù)案
- 魯科版小學(xué)四年級(jí)下冊(cè)綜合實(shí)踐活動(dòng)教案(適合山東科學(xué)技術(shù)版教材)
- GB/T 44311-2024適老環(huán)境評(píng)估導(dǎo)則
- 保護(hù)和傳承中國(guó)傳統(tǒng)文化遺產(chǎn)閱讀題答案
- 【長(zhǎng)安的荔枝中李善德的人物形象分析7800字(論文)】
- 勞動(dòng)合同范本1997
- 廣東省2024年普通高中學(xué)業(yè)水平合格性考試語(yǔ)文仿真模擬卷01(原卷版)
- 2024CSCO食管癌診療指南解讀
評(píng)論
0/150
提交評(píng)論