2017年12月山大網(wǎng)絡(luò)數(shù)字電子技術(shù)基礎(chǔ).doc_第1頁(yè)
2017年12月山大網(wǎng)絡(luò)數(shù)字電子技術(shù)基礎(chǔ).doc_第2頁(yè)
2017年12月山大網(wǎng)絡(luò)數(shù)字電子技術(shù)基礎(chǔ).doc_第3頁(yè)
2017年12月山大網(wǎng)絡(luò)數(shù)字電子技術(shù)基礎(chǔ).doc_第4頁(yè)
2017年12月山大網(wǎng)絡(luò)數(shù)字電子技術(shù)基礎(chǔ).doc_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電子技術(shù)基礎(chǔ) 模擬卷1一、單項(xiàng)選擇題1、將十進(jìn)制數(shù)56轉(zhuǎn)換成8421BCD碼應(yīng)是: ( A )A、(56)10= (0011 1000)8421BCD B、(56)10= (0011 1001)8421BCD C、(56)10= (0101 1000)8421BCD D、(56)10= (0101 0110)8421BCD 2、使晶體三極管工作于飽和區(qū)的電壓條件是: ( ) A、發(fā)射結(jié)正偏,集電結(jié)反偏 B、發(fā)射結(jié)反偏,集電結(jié)反偏C、發(fā)射結(jié)正偏,集電結(jié)正偏 D、發(fā)射結(jié)反偏,集電結(jié)正偏3、只有當(dāng)兩個(gè)輸入變量的取值相同時(shí),輸出才為1,否則輸出為0,這種邏輯關(guān)系叫做: ( ) A、同或 B、與非 C、異或 D、或非4、在功能表中的含義是:()A、表示高電平 B、表示低電平C、高低電平都不可以 D、高低電平都可以 5、下列4個(gè)電路中能實(shí)現(xiàn)邏輯關(guān)系的是: ( )A B C D6、TTL門電路理論上的邏輯低電平為:( ) A、0V B、0.3V C、1.4V D、1.8V7、下列電路中不屬于時(shí)序邏輯電路的是:()A、移位寄存器 B、譯碼器C、隨機(jī)存取存儲(chǔ)器 D、計(jì)數(shù)器8、下列電路中無(wú)需外加觸發(fā)信號(hào)就能自動(dòng)產(chǎn)生方波信號(hào)的電路是: ( ) A、多諧振蕩器 B、單穩(wěn)態(tài)觸發(fā)器 C、施密特觸發(fā)器 D、RS觸發(fā)器9、下面對(duì)時(shí)序邏輯電路的描述不正確的是: ( )A、時(shí)序電路中任一時(shí)刻的輸出信號(hào)僅取決于該時(shí)刻的輸入信號(hào)。 B、時(shí)序電路包含組合電路和存儲(chǔ)電路兩部分。C、時(shí)序電路中的存儲(chǔ)電路是要記憶以前的狀態(tài),存儲(chǔ)電路可由觸發(fā)器組成。 D、時(shí)序電路一般分為兩大類:同步時(shí)序電路和異步時(shí)序電路10、已知靜態(tài)RAM2114的存儲(chǔ)容量為1K4位,若要擴(kuò)展存儲(chǔ)容量為4K8位,需要幾片2114 ( )A、4片 B、2片 C、8片 D、16片11、已知邏輯函數(shù),則其反函數(shù)為: ( )A、 B、 C、 D、 12、5G7520為10位集成數(shù)模轉(zhuǎn)換器,設(shè)參考電壓VREF=10V,RF=R,當(dāng)輸入全1時(shí),輸出電壓的絕對(duì)值為: ( )A、 B、 C、 D、二、多項(xiàng)選擇題(在每小題的四個(gè)備選答案中,選出至少兩個(gè)正確答案,并將其號(hào)碼分別填在題干的括號(hào)內(nèi)。多選、少選、錯(cuò)選均無(wú)分。)1、 邏輯函數(shù)中,變量A、B、C取哪些值時(shí),L的值為1。( ) ( ) ( ) ( )A、ABC取011 B、ABC取101 C、ABC取000 D、ABC取1112、描述觸發(fā)器邏輯功能的方法有:( ) ( ) ( ) ( )A、功能表 B、特征方程 C、狀態(tài)轉(zhuǎn)換圖 D、驅(qū)動(dòng)表3、比較下列幾個(gè)數(shù)的大小,正確的結(jié)果是:( ) ( ) ( ) ( )A、(46)8(39)10 B、(2A)16(39)10 C、(101101)2(39)10 D、(2A)16(101101)24、在下式中選出正確的邏輯代數(shù)公式:( ) ( ) ( ) ( )A、 B、 C、 D、三、門電路分析題。圖三中所有的門電路都為TTL門,寫(xiě)出電路的輸出邏輯表達(dá)式L1、L2、L3,并適當(dāng)化簡(jiǎn)。已知輸入波形A、B、C,試畫(huà)出各輸出的波形圖。圖三四、求解下列三題。1觸發(fā)器電路如圖四(a)所示,已知CP波形,試畫(huà)出Q1和Q2的波形。設(shè)觸發(fā)器的初始狀態(tài)均為0。圖四(a)2觸發(fā)器電路如圖四(b)所示,已知CP和A的波形,試畫(huà)出Q的波形。設(shè)觸發(fā)器的初始狀態(tài)為0。圖四(b)3用8選1數(shù)據(jù)選擇器實(shí)現(xiàn)邏輯函數(shù): 要求:畫(huà)出卡諾圖,在圖四(C)所示的8選1數(shù)據(jù)選擇器的邏輯符號(hào)上直接連線。圖四(C)參考答案:1每圖全部畫(huà)對(duì)得3分,部分畫(huà)對(duì)可酌情給分。2全部畫(huà)對(duì)得6分,部分畫(huà)對(duì)可酌情給分。3作出函數(shù)的卡諾圖: 畫(huà)出連線圖: 五、設(shè)計(jì)題。在舉重比賽中,有A、B、C三名裁判,其中A為主裁判,B、C為副裁判,當(dāng)主裁判和一名以上(包括一名)副裁判認(rèn)為運(yùn)動(dòng)員上舉合格后,才可發(fā)出合格信號(hào)。試設(shè)計(jì)該邏輯電路。要求:(1)列出真值表,(2)用卡諾圖化簡(jiǎn),(3)用與非門畫(huà)出邏輯圖。參考答案:(1) 列出真值表: 真值表A BC L0 00 0 0 01 0 0 10 0 0 11 0 1 00 0 1 01 1 1 10 1 1 11 1(2) 用卡諾圖化簡(jiǎn): 得簡(jiǎn)化的邏輯表達(dá)式:(3)將表達(dá)式轉(zhuǎn)換為與非與非表達(dá)式: 畫(huà)出邏輯圖:(4分)六、時(shí)序電路分析題。計(jì)數(shù)器電路如圖六所示。寫(xiě)出電路的輸出方程、各觸發(fā)器的驅(qū)動(dòng)方程、次態(tài)方程(狀態(tài)方程),畫(huà)出電路的狀態(tài)轉(zhuǎn)換表和時(shí)序圖(不需分析自啟動(dòng)),說(shuō)明電路是幾進(jìn)制計(jì)數(shù)器。圖六參考答案:(1) 驅(qū)動(dòng)方程: (2) 狀態(tài)方程: 輸出方程: (3)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論