版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、3 3 邏輯門電路邏輯門電路 3.1 MOS邏輯門電路 3.2 TTL邏輯門電路*3.3 射極耦合邏輯門電路*3.4 砷化鎵邏輯門電路 3.5 邏輯描述中的幾個問題 3.6 邏輯門電路使用中的幾個實際問題 3.7 用VerilogHDL描述邏輯門電路1. 掌握與、或、與非、或非、異或、同或門的邏輯功能;2. 掌握三態(tài)門、OD門、OC門和傳輸門的邏輯功能和應(yīng)用;3. 掌握CMOS、TTL邏輯門電路的輸入與輸出電路結(jié)構(gòu),輸入端高低電平判斷。4. 掌握邏輯門的主要參數(shù)及在應(yīng)用中的接口問題;5. 了解半導(dǎo)體器件的開關(guān)特性以及邏輯門內(nèi)部電路結(jié)構(gòu)。教學要求教學要求3.1 MOS邏輯門邏輯門1 、邏輯門:實
2、現(xiàn)基本邏輯運算和復(fù)合邏輯運算的單元電路。2、 邏輯門電路的分類二極管門電路三極管門電路TTL門電路MOS門電路PMOS門CMOS門邏輯門電路分立門電路集成門電路NMOS門3.1.1 數(shù)字集成電路簡介數(shù)字集成電路簡介3.1.1 數(shù)字集成電路簡介數(shù)字集成電路簡介1.CMOS集成電路集成電路 CMOS電路已經(jīng)成為占據(jù)主導(dǎo)地位的邏輯器件,其工作速度已經(jīng)趕上甚至超過TTL電路,功耗和抗干擾能力則遠優(yōu)于TTL電路,已經(jīng)廣泛應(yīng)用于超大規(guī)模、甚大規(guī)模集成電路。2.TTL 集成電路集成電路: TTL是應(yīng)用最早,技術(shù)比較成熟的集成電路,曾被廣泛應(yīng)用。由于TTL技術(shù)在整個數(shù)字集成電路設(shè)計領(lǐng)域中的歷史地位和影響,很多
3、數(shù)字系統(tǒng)設(shè)計仍采用TTL技術(shù),但推出了新型的低功耗和高速TTL器件。3.1 MOS邏輯門邏輯門3.1.2 邏輯門電路的一般特性邏輯門電路的一般特性1. 輸入和輸出的高、低電平輸入和輸出的高、低電平輸出高電平下限值VOH(min)輸入低電平的上限值VIL(max)輸入高電平下限值VIH(min)輸出低電平上限值VOL(max)vO 驅(qū)動門G11 1 vI負載門G2輸出高電平+VDD VOH(min )VOL(max) 0 輸出低電平 G1的vO范圍輸入高電平VIH(min) VIL(max) +VDD 0 輸入低電平 G2的vI范圍以74HC CMOS電路為例電源:VDD = +5V參看附錄A+
4、5V0.1V0.1V4.9V4.9V1.5V1.5V3.5V3.5V3.1 MOS邏輯門邏輯門3.1.2 邏輯門電路的一般特性邏輯門電路的一般特性2. 噪聲容限噪聲容限 驅(qū)動門輸出電平最不利驅(qū)動門輸出電平最不利時,負載門輸入電平能夠容忍疊加的噪聲容忍疊加的噪聲幅度范圍幅度范圍,表示門電路的抗干擾能力。負載門輸入VIH時噪聲容限VNH:驅(qū)動門輸出高電平最小值時允許疊加的負向負向噪聲電壓最大值。 VNH =VOH(min)VIH(min)負載門輸入VIL時噪聲容限VNL:驅(qū)動門輸出低電平的最大值時允許疊加的正向正向噪聲電壓最大值。 VNL =VIL(max)VOL(max)4.9V3.5V0.1V
5、1.5V( =1.4V )( =1.4V )3.1 MOS邏輯門邏輯門3.1.2 邏輯門電路的一般特性邏輯門電路的一般特性3.傳輸延遲時間傳輸延遲時間 傳輸延遲時間是表征門電路開關(guān)速度參數(shù),它說明門電路在輸入脈沖波形的作用下,其輸出波形相對于輸入波形延遲輸出波形相對于輸入波形延遲了多長的時間。如圖是非門的輸入、輸出波形。傳輸延遲時間通常用輸出波形沿中點與輸入波形沿對應(yīng)中點的時間。tpHL:輸出HL的時間tpLH:輸出LH的時間平均傳輸延遲時間:2tttpLHpHLpd3.1 MOS邏輯門邏輯門3.1.2 邏輯門電路的一般特性邏輯門電路的一般特性4. 功耗功耗靜態(tài)功耗:指的是當電路沒有狀態(tài)轉(zhuǎn)換時
6、的功耗。動態(tài)功耗:指的是電路在輸出狀態(tài)轉(zhuǎn)換時的功耗。TTL門電路主要是靜態(tài)功耗。CMOS電路主要是動態(tài)功耗,靜態(tài)功耗非常低。5. 延時延時功耗積功耗積 理想的數(shù)字電路和系統(tǒng),要求它既速度高又功耗低,要實現(xiàn)這種理想狀態(tài)是較難的。高速數(shù)字電路往往需要付出較大的功耗。延時功耗積,是速度功耗綜合性的指標,用符號DP表示。 DP= tpd PD3.1 MOS邏輯門邏輯門3.1.2 邏輯門電路的一般特性邏輯門電路的一般特性6. 扇入與扇出數(shù)扇入與扇出數(shù)扇入數(shù)扇入數(shù)NI:取決于邏輯門的輸入端的個數(shù)。扇出數(shù)扇出數(shù)NO:指其在正常工作情況下,所能帶同類門電路的最大數(shù)目。(a). 帶拉電流負載扇出數(shù)NOH當驅(qū)動門
7、輸出高電平高電平,將有電流IOH從驅(qū)動門拉出拉出而流入負載門,稱拉電流拉電流IOH 。當負載門增加,總拉電流IOH將增加,會引起輸出高電壓VOH的降低。但不得低于輸出高電平的下限值,這就限制了負載門的個數(shù)。IHOHmaxOHIIN驅(qū)動門13.1 MOS邏輯門邏輯門3.1.2 邏輯門電路的一般特性邏輯門電路的一般特性6. 扇入與扇出數(shù)扇入與扇出數(shù)扇出數(shù)NO :指其在正常工作情況下,所能帶同類門電路的最大數(shù)目。(b). 帶灌電流負載扇出數(shù)NOL當驅(qū)動門輸出低電平低電平,負載電流IOL流入流入驅(qū)動門,稱灌電流灌電流IOL 。當負載門增加,總灌電流IOL將增加,將引起輸出低電壓VOL的升高。但不得超過
8、輸出低電平上限值。這就限制了負載門個數(shù)。ILOLmaxOLIINN ,NminNOLOHO驅(qū)動門03.1 MOS邏輯門邏輯門MOS管靜態(tài)特性管靜態(tài)特性NMOS管(N溝道增強型)PMOS管(P溝道增強型)CMOS門電路:門電路:NMOS管和PMOS管共同使用構(gòu)成。開啟電壓VT N為正值,約為15V。當UGSVTN,NMOS管導(dǎo)通;當UGSVTN, NMOS管截止。開啟電壓VTP是負值,約為2 5V。當UGSVTP,PMOS管截止。3.1.3 MOS開關(guān)及其等效電路開關(guān)及其等效電路GSDSDG3.1 MOS邏輯門邏輯門3.1.3 MOS開關(guān)及其等效電路開關(guān)及其等效電路1. MOS管的開關(guān)作用管的開
9、關(guān)作用MOS管作為開關(guān)電路在數(shù)字電路或系統(tǒng)中應(yīng)用廣泛。它的作用對應(yīng)于有觸點的開關(guān)的“斷開”或“閉合”。MOS管工作在可變電阻區(qū),輸出低電平VOLMOS管截止,輸出高電平VOH當 vI VT3.1 MOS邏輯門邏輯門3.1.3 MOS開關(guān)及其等效電路開關(guān)及其等效電路1. MOS管的開關(guān)作用管的開關(guān)作用當輸入為低電平時,MOS管截止,相當于開關(guān)“斷開”,輸出為高電平VOH 。當輸入為高電平時,MOS管工作在可變電阻區(qū),相當于開關(guān)“閉合”,輸出低電平VOL3.1 MOS邏輯門邏輯門1. 工作原理工作原理CMOS反相器電路如圖。AL1vIvGSNvGSPTNTPvO0V 0V5V截止導(dǎo)通5V5V5V
10、0V導(dǎo)通截止0VVTN = 1VVTP = -1V邏輯圖AL 邏輯表達式:3.1.4 CMOS 反相器反相器vO1001vI真值表VDD =5V ( VTN+ |VTP| )+ VGSN + VGSP 0V5V3.1 MOS邏輯門邏輯門2. 電壓傳輸特性和電流傳輸特性電壓傳輸特性和電流傳輸特性3.1.4 CMOS 反相器反相器vO = f ( vI )iD = f ( vI )vI 1V ,AB段,TN截止,vO= 5V ,iD0 ;vI 4V ,EF段,TP截止,vO = 0V ,iD0 。靜態(tài)功耗低3.1 MOS邏輯門邏輯門2. 電壓傳輸特性和電流傳輸特性電壓傳輸特性和電流傳輸特性3.1.
11、4 CMOS 反相器反相器vO = f ( vI )iD = f ( vI )vI = 0.5VDD = 2.5V ,CD段, TN、TP都導(dǎo)通, vO= 2.5V, iD最大。 閾值電壓0.5VDD = 2.5V ,在閾值電壓附近,兩管都導(dǎo)通。3.1 MOS邏輯門邏輯門3. CMOS反相器的工作速度反相器的工作速度考慮帶電容負載的情況,如圖。當vI =0, TN截止,TP導(dǎo)通,向電容充電,由于導(dǎo)通電阻較小,充電時間常數(shù)RC小,所以速度較快。同理,可分析放電情況。在由于電路具有互補對稱的性質(zhì),它的開通時間與關(guān)閉時間是相等的。平均延遲時間:10 ns。 3.1.4 CMOS 反相器反相器3.1
12、MOS邏輯門邏輯門A B TN1 TP1 TN2 TP2L0 00 11 01 1截止導(dǎo)通 截止導(dǎo)通 導(dǎo)通導(dǎo)通導(dǎo)通截止截止導(dǎo)通截止截止截止 截止導(dǎo)通導(dǎo)通1110與非門1. CMOS 與與非門非門AB&(a)電路結(jié)構(gòu)(b)工作原理VTN = 2 VVTP = 2 V0V10V3.1.5 CMOS 邏輯門邏輯門+10V3.1 MOS邏輯門邏輯門或非門BAL2. CMOS 或或非門非門A B TN1 TP1 TN2 TP2L0 00 11 01 1截止 導(dǎo)通截止導(dǎo)通截止截止導(dǎo)通截止截止導(dǎo)通導(dǎo)通截止截止導(dǎo)通導(dǎo)通導(dǎo)通1000AB10V10VVTN = 2 VVTP = 2 V3.1.5 CMOS 邏輯門
13、邏輯門3.1 MOS邏輯門邏輯門3.1.5 CMOS 邏輯門邏輯門4. 輸入保護電路和緩沖電路輸入保護電路和緩沖電路 CMOS門電路在輸入、輸出端加了反相器作為緩沖電路,采用緩沖電路能統(tǒng)一參數(shù),使不同內(nèi)部邏輯集成邏輯門電路具有相同的輸入和輸相同的輸入和輸出特性。出特性。 應(yīng)用者關(guān)鍵是掌握邏輯門電路輸入與輸出電路輸入與輸出電路結(jié)構(gòu)。3.1 MOS邏輯門邏輯門3.1.5 CMOS 邏輯門邏輯門4. 輸入保護電路和緩沖電路輸入保護電路和緩沖電路(1). 輸入端保護電路CMOS門電路輸入端是MOS管道柵極,柵極與溝道之間的SiO2層很薄,極易擊穿,因此,加保護電路。當輸入電壓不在正常電壓范圍時,二極管
14、導(dǎo)通,限制了+vA電容兩端電壓的增加,保護了輸入電路。(1) 0.7V vA VDD + 0.7V ,D1導(dǎo)通,D2截止,vI = VDD + 0.7V ;(3) vA 0.7V ,D1截止,D2導(dǎo)通,vI =0.7V 。設(shè)二極管正向?qū)妷簽?.7V3.1 MOS邏輯門邏輯門3.1.5 CMOS 邏輯門邏輯門4. 輸入保護電路和緩沖電路輸入保護電路和緩沖電路(2). CMOS邏輯門的緩沖電路 輸入、輸出端加了反相器作為緩沖電路后,基本電路的邏輯功能也發(fā)生了變化。如圖所示,基本電路是或非門,增加了緩沖器后的邏輯功能為與非功能BABAL3.1 MOS邏輯門邏輯門3.1.6 CMOS漏極開路門和三
15、態(tài)輸出門電路漏極開路門和三態(tài)輸出門電路1. CMOS 漏極開路門漏極開路門 普通CMOS門電路輸出短接,在一定情況下會產(chǎn)生低阻通路,大電流有可能導(dǎo)致器件的損毀,并且無法確定輸出是高電平還是低電平。 采用漏極開路門,可以將兩個門輸出端并聯(lián)以實現(xiàn)與邏輯功能,這種并聯(lián)實現(xiàn)的與邏輯功能稱為線與線與。 0導(dǎo)通導(dǎo)通導(dǎo)通導(dǎo)通1截止截止截止截止 3.1 MOS邏輯門邏輯門3.1.6 CMOS漏極開路門和三態(tài)輸出門電路漏極開路門和三態(tài)輸出門電路1. CMOS 漏極開路門漏極開路門(1). 漏極開路門的結(jié)構(gòu)與邏輯符號普通與非門電路OD與非門電路電路結(jié)構(gòu) 邏輯符號(a). 工作時必須外接上拉電阻;(b). 可以實現(xiàn)
16、線與功能;CDAB21PPLOD門標志上拉電阻P1P23.1 MOS邏輯門邏輯門L=1時,通過RP對CL充電;時間常數(shù)RPCL。L=0時, CL通過導(dǎo)通管對電容放電;RP的值愈小,負載電容的充電時間常數(shù)亦愈小,開關(guān)速度愈快;但功耗大,且可能使灌電流超過允許的最大值IOL(max)。RP的值愈大,可保證灌電流不超過允許的最大值IOL(max)、功耗?。坏撦d電容的充電時間常數(shù)亦愈大,開關(guān)速度因而愈慢。由于RP比導(dǎo)通管電阻大,故OD門速度較低。電路帶電容負載1 1 0CL L3.1.6 CMOS漏極開路門和三態(tài)輸出門電路漏極開路門和三態(tài)輸出門電路1. CMOS 漏極開路門漏極開路門(2). 上拉電
17、阻對OD門動態(tài)性能的影響3.1 MOS邏輯門邏輯門3.1.6 CMOS漏極開路門和三態(tài)輸出門電路漏極開路門和三態(tài)輸出門電路1. CMOS 漏極開路門漏極開路門(3). 上拉電阻的計算a. RP(min)確定輸出“0”時,RP越大越好,RP最小要保證:vO VOL(max) , 灌電流IOL IOL(max) ,最不利情況:多個OD門相連,只有一個門輸出“0”,其余輸出“1”,負載電流全部流入導(dǎo)通OD門,電路如圖。(max)OLIL(total)p(max)OLDDIIRVV-IL(total)(max)OL(max)OLDD(min)pIIVVR-IILIIL(total)110IOL3.1
18、MOS邏輯門邏輯門3.1.6 CMOS漏極開路門和三態(tài)輸出門電路漏極開路門和三態(tài)輸出門電路1. CMOS 漏極開路門漏極開路門(3). 上拉電阻的計算a. RP(max)確定輸出“1”時,RP越小越好, RP最大要保證:多個OD門相連時全部輸出“1” 時,vO VOH(min) , 電路如圖。IIHIIH(total)111IOZ(min)OHPOZ(total)IH(total)DDVR)II (V-OZ(total)IH(total)(min)OHDD(max)pIIVVR- RRR (max)pP(min)p3.1 MOS邏輯門邏輯門3.1.6 CMOS漏極開路門和三態(tài)輸出門電路漏極開路
19、門和三態(tài)輸出門電路2. 三態(tài)三態(tài)( TSL )輸出門電路輸出門電路三態(tài)門有3種輸出狀態(tài):輸出高電平、輸出低電平、高阻狀態(tài)。電路圖符號三態(tài)門標志工作原理分析EN A B C TN TP L 1 0 1 1 0 1 1 0 0 1 0 1 0 高阻1使能端01110001EN(enable):使能端EN=1 使能;EN=0 輸出高阻邏輯功能:高電平有效的三態(tài)同相邏輯門上不著天,下不著地,懸浮狀態(tài)3.1 MOS邏輯門邏輯門3.1.6 CMOS漏極開路門和三態(tài)輸出門電路漏極開路門和三態(tài)輸出門電路2. 三態(tài)三態(tài)( TSL )輸出門電路輸出門電路三態(tài)門主要應(yīng)用于總線傳輸在總線方式時,若干三態(tài)門并聯(lián),但在任
20、何時刻,只能其中一個使能。圖3.1.25 邏輯功能EN1 EN2 EN3 總線 1 0 0 0 1 0 0 0 1 A1A2A3三態(tài)門也有EN=0使能的產(chǎn)品,邏輯符號如圖所示。低電平使能標記3.1 MOS邏輯門邏輯門計算機總線傳輸示例 若計算機要讀外設(shè)1數(shù)據(jù),計算機輸出EN1=1、EN2=0、EN3=0,數(shù)據(jù)總線上便是外設(shè)1的數(shù)據(jù):10101110;然后輸入。若計算機要讀外設(shè)2數(shù)據(jù),計算機輸出EN1=0、EN2=1、EN3=0,數(shù)據(jù)總線上便是外設(shè)2的數(shù)據(jù):00001110;然后輸入。3.1.6 CMOS漏極開路門和三態(tài)輸出門電路漏極開路門和三態(tài)輸出門電路0 0 1011101010 1 001
21、110000DATA BUSNoImage3.1 MOS邏輯門邏輯門1. CMOS傳輸門傳輸門電路符號等效電路C在控制信號C的控制下,開關(guān)閉合或者斷開。3.1.7 CMOS傳輸門傳輸門(雙向模擬開關(guān)雙向模擬開關(guān)) 3.1 MOS邏輯門邏輯門設(shè)TP:|VTP|=2V, TN:VTN=2VvI 的變化范圍為5V到+5V。vGSN0,TP截止1). 當C=0, C =1時令:0 = 5V, 1 = +5V3.1.7 CMOS傳輸門傳輸門(雙向模擬開關(guān)雙向模擬開關(guān)) 2、CMOS傳輸門電路的工作原理傳輸門電路的工作原理 +5V- -5VC- -5V+5V3.1 MOS邏輯門邏輯門2). 當C=1, C
22、 =0時3.1.7 CMOS傳輸門傳輸門(雙向模擬開關(guān)雙向模擬開關(guān)) 2、CMOS傳輸門電路的工作原理傳輸門電路的工作原理 +5V- -5V可以證明,只要 vI 變化范圍在5V到+5V之間,無論何種情況,總有一管導(dǎo)通,相當于開關(guān)閉合。C+5V- -5VvO= vI需要說明的是,采用傳輸門作開關(guān)使用時,輸入端可以是模擬電壓,但其值必須在控制信號的高、低電平之間。3.1 MOS邏輯門邏輯門3.1.7 CMOS傳輸門傳輸門(雙向模擬開關(guān)雙向模擬開關(guān)) 3. 傳輸門的應(yīng)用傳輸門的應(yīng)用傳輸門組成的數(shù)據(jù)選擇器如圖所示。C=0,C1=1,C1=0, C2=0 , C2=1TG1導(dǎo)通,TG2斷開,L=X C=
23、1,C1=0,C1=1, C2=1 , C2=0TG1斷開,TG2導(dǎo)通,L=Y 這是一個2選1的數(shù)據(jù)選擇器C=0, L=XC=1, L=YTG1TG2C201C2C1C1X10Y3.1 MOS邏輯門邏輯門3.2 TTL邏輯門邏輯門3.2.1 BJT的開關(guān)特性的開關(guān)特性1. BJT的開關(guān)的開關(guān)作用作用(BJT指雙極結(jié)型晶體管)當vI=0V,或者vI=5V,BJT相當于一個開關(guān)。vI=0V,iB=0 ,iC0 , vO= vCEVCC,c、e極之間近似于開路,vI=5V, iCiB, vO= vCE =VCES 0.2V,c、e極之間近似于短路。ce基本的BJT反相器3.2.1 BJT的開關(guān)特性的
24、開關(guān)特性2. BJT的開關(guān)時間的開關(guān)時間BJT飽和與截止兩種狀態(tài)的相互轉(zhuǎn)換需要一定的時間才能完成。開通時間ton 三極管從截止到飽和所需時間。記為ton ton = td +tr td :延遲時間 tr :上升時間關(guān)閉時間toff 三極管從飽和到截止所需時間。記為toff toff = ts +tf ts :存儲時間 tf :下降時間開關(guān)時間一般為納秒(10-9)數(shù)量級。3.2 TTL邏輯門邏輯門3.2.2基本基本BJT反相器的動態(tài)性能反相器的動態(tài)性能BJT反相器的動態(tài)性能反相器的動態(tài)性能 當基本BJT反相器帶電容負載CL時,CL充、放電過程均需經(jīng)歷一定的時間,必然會增加輸出電壓 vO 波形的
25、上升時間和下降時間,導(dǎo)致其開關(guān)速度不高。電阻電阻RC考慮:考慮:. 輸出=“1”時,BJT截止,希望RC小,充電時間短,開關(guān)速度高;. 輸出=“0”時,BJT導(dǎo)通,希望RC大,低電平更低,功耗小。于是采用BJT管取代RC,希望RC小時BJT管導(dǎo)通;希望RC大時BJT管截止,由此設(shè)計出實用型TTL門電路。 3.2 TTL邏輯門邏輯門T3、D、T4和Rc4構(gòu)成推拉式輸出級輸出級。用于提高開關(guān)速度和帶負載能力中間級中間級,T2和Rc2、Re2組成,從T2的集電極和發(fā)射極輸出作為T3和T4輸出級的驅(qū)動信號;輸入級 中間級輸出級 輸入級輸入級,T1和Rb1組成。用于提高電路開關(guān)速度3.2.3 TTL反相
26、器的基本電路反相器的基本電路1. 電路組成電路組成取代RC3.2 TTL邏輯門邏輯門3.2.3 TTL反相器的基本電路反相器的基本電路2. TTL反相器的工作原理反相器的工作原理 (1).輸入為低電平(vI = 0.2 V )此種情況,UB1=0.9V為使T1集電結(jié)及T2和T3發(fā)射結(jié)同時充分導(dǎo)通,UB1應(yīng)等于2.1V。UB1=UBC1+UBE2+UBE3UB1=0.9V,T2和T3必然截止。 0.2 V0.9 V因此有:UC2=VCCURC25V。UC2使T4正向?qū)顟B(tài)。T3截止,T4導(dǎo)通, vO =UOH=UC2UBE4UD =50.70.7=3.6V。此值未計入 Rc2上的壓降,所以實際
27、的UOH小于3.6V。 IC20,Rc2的電流也很小,因而Rc2上電壓很小。3.6 V3.2 TTL邏輯門邏輯門3.2.3 TTL反相器的基本電路反相器的基本電路2. TTL反相器的工作原理反相器的工作原理 (2).輸入為高電平(vI = 3.6 V )此種情況,UB1=2.1V因為T1集電結(jié)及T2、T3發(fā)射結(jié)會同時導(dǎo)通,把UB1鉗在2.1V,UB1=UBC1+UBE2+UBE3=2.1V。此時T1處于倒置放大狀態(tài),而T2和T3處于飽和狀態(tài)。3.6 V2.1 VUC2=UCES2+UBE30.2+0.7=0.9V,該電壓作用于D、T4的PN結(jié),D和T4截止。T4截止、T3飽和,vO =UOL=
28、UCES50.2V0.2 VvI使UB1足夠小, T4、T3 ,vO 3.6V;vI不能使UB1 2.1V,T4 、T3 ,vO 0.2V。懸空, vO =?3.2 TTL邏輯門邏輯門3.2.3 TTL反相器的基本電路反相器的基本電路2. TTL反相器的工作原理反相器的工作原理 (3). 采用推拉式輸出級以提高開關(guān)速度和帶負載能力一般TTL門電路都是推拉式輸出. T4飽和, T3截止 vO =3.6VT4飽和導(dǎo)通輸出電阻很小,帶負載能力較強。. T4截止, T3飽和 vO =0.2V拉電流灌電流當輸出端接有容性負載時, T4或T3飽和導(dǎo)通電阻都很小,對負載電容CL充電、放電時間常數(shù)都很小,使輸
29、出波形上升沿、下降沿都很好。其飽和電流全部用來驅(qū)動負載,帶負載能力也較強3.2 TTL邏輯門邏輯門3. TTL反相器的傳輸特性反相器的傳輸特性 . AB段, vI 0.4V,UB11.1VT2和T3截止,T4飽和;輸出高電平;. BC段, 0.4V vI 1.3V,1.1V UB12.0V T2工作在放大區(qū), T3仍截止, vO 隨vI增大而減小;. CD段, 當vI 進一步增大,vO 迅速下降,. DE段,T2和T3飽和,T4截止;輸出低電平;3.2.3 TTL反相器的基本電路反相器的基本電路3.2 TTL邏輯門邏輯門 T1e e bc eeb c3.2.4 TTL邏輯門電路邏輯門電路1.
30、與非門電路與非門電路e1或e2=0.2V,UB1=0.9V2.1V, 則T4飽和、T3截止,vO 3.6V,任一輸入端為低電平,輸出高電平;即是與非邏輯關(guān)系。 多發(fā)射極BJT3.2 TTL邏輯門邏輯門3.2.4 TTL邏輯門電路邏輯門電路2. 或或非門電路非門電路(1).若A、B均為低電平UB1A=UB1B=0.9V,T2A和T2B均將截止,T3截止。 T4和D飽和,輸出為高電平。(2). 若A、B中有一個為高電平設(shè):vA=3.6V, UB1A=2.1VT2A飽和, T3飽和, UP=0.9V, T4截止T3飽和,T4截止,輸出低電平P0.9 V0.9 V2.1 V邏輯關(guān)系是或非3.2 TTL
31、邏輯門邏輯門3.2.5 集電極開路門和三態(tài)門電路集電極開路門和三態(tài)門電路1. 集電極開路集電極開路 (OC) 門電路門電路考察集電極開路與非門電路。一般與非門電路Rc2T2集電極開路與非門電路RP(1). OC門與OD門一樣,只有外加上拉電阻,才能正常工作。(2).同樣可以實現(xiàn)線與。CDAB21PPLP1P23.2 TTL邏輯門邏輯門3.2.5 集電極開路門和三態(tài)門電路集電極開路門和三態(tài)門電路2. 三態(tài)三態(tài)(TSL )輸出門電路輸出門電路考察三態(tài)與非門(1). EN=1(3.6V),使能T6飽和,T7截止,EN對T1和T4都無影響,控制信號對基本與非門無影響(2). EN=0(0.2V),輸出
32、高阻狀態(tài)UB1=0.9V,T2和T3截止,UB5=0.9V,T6截止T7飽和,使T4截止,T3 、T4截止,輸出高阻狀態(tài)三態(tài)與非門1BAL基本與非門控制電路00.9 V0.9 V3.2 TTL邏輯門邏輯門3.2.6 BiCMOS門電路門電路 BiCMOS門電路特點在于采用BJT管作為CMOS電路的輸出級,結(jié)合了MOS管的功耗低和BJT速度快,驅(qū)動能力強優(yōu)勢。 基本BiCMOS反相器電路如圖。電路中M1、M2的作用是加快T1和T2由飽和導(dǎo)通翻轉(zhuǎn)到截止的過程,使T1和T2的基區(qū)存儲電荷通過M1和M2釋放。3.2 TTL邏輯門邏輯門邏輯門電路結(jié)構(gòu)歸納邏輯門電路結(jié)構(gòu)歸納 對于邏輯門電路結(jié)構(gòu),只要求掌握
33、CMOS、TTL邏輯門電路的輸入與輸出電路結(jié)構(gòu)。 1. 輸出電路結(jié)構(gòu)輸出電路結(jié)構(gòu)CMOS、TTL門電路輸出電路都是推拉式結(jié)構(gòu)(OD、OC門除外)。 上管 ,下管 , vO = 1; 上管 ,下管 ,vO = 0; 上管 ,下管 , 輸出高阻對于OD、OC門,沒有上管,所以必須加上拉電阻。下管 , vO = 1;下管 ,vO = 0;vOvOCMOS門輸出電路結(jié)構(gòu)TTL門輸出電路結(jié)構(gòu)1. 輸入電路結(jié)構(gòu)輸入電路結(jié)構(gòu)(1). CMOS門電路輸入結(jié)構(gòu)CMOS門電路都加了反相器作為輸入緩沖電路。CMOS門電路輸入端是MOS管道柵極,柵極與溝道之間的SiO2層是絕緣的,所以輸入是高阻,輸入電流極小,功耗低
34、;由于輸入阻抗高,容易受干擾,所以不允許其輸入端懸空。輸入高低電平判斷: vI 使TN導(dǎo)通,TP截止,是高電平; vI 使TN截止,TP導(dǎo)通,是低電平;CMOS門輸入電路結(jié)構(gòu)邏輯門電路結(jié)構(gòu)歸納邏輯門電路結(jié)構(gòu)歸納1. 輸入電路結(jié)構(gòu)輸入電路結(jié)構(gòu)(2). TTL門電路輸入結(jié)構(gòu)當輸入低電平時,有電流流出;當輸入高電平時,T1處于倒置放大狀態(tài),有電流流入;輸入高低電平判斷:vI使UB1足夠小,則vI為低電平,這時,T4、T3 ,vO 3.6V;vI不能使UB1 2.1V,則vI為高電平,這時, T4 、T3 ,vO 0.2V。所以,懸空為高電平;輸入端通過電阻接地,由阻值確定高低電平。TTL門輸入電路結(jié)
35、構(gòu)UB1邏輯門電路結(jié)構(gòu)歸納邏輯門電路結(jié)構(gòu)歸納3.5 邏輯描述中的幾個問題邏輯描述中的幾個問題3.5.1 正負邏輯問題正負邏輯問題1. 正負邏輯的規(guī)定正負邏輯的規(guī)定 在數(shù)字系統(tǒng)中,可以采用兩種不同的邏輯體制表示電路輸入和輸出的高、低電平。 正邏輯體制:將高電平用邏輯1表示,低電平用邏輯0表示;負邏輯體制:將高電平用邏輯0表示,低電平用邏輯1表示 。 一般情況下,都是采用正邏輯體制,本教材若無特別說明,一律采用正邏輯。 3.5.1 正負邏輯問題正負邏輯問題2. 正負邏輯等效變換正負邏輯等效變換 對于同一電路,正邏輯與負邏輯的規(guī)定不涉及到邏輯電路本身的結(jié)構(gòu)與好壞,但不同的規(guī)定可以同一電路具有不同的邏
36、輯功能。HHLHABFH LH HL HL L輸入/輸出電平關(guān)系正邏輯負邏輯1101ABF1 01 10 10 00010ABF0 10 01 01 1BAFBAF與非與非或非或非與與或或在集成電路手冊以及各種技術(shù)書籍中,都是采用正邏輯稱呼各種門電路。3.5 邏輯描述中的幾個問題邏輯描述中的幾個問題3.5.2 門電路的等效符號及其應(yīng)用門電路的等效符號及其應(yīng)用1. 基本邏輯門電路的等效符號基本邏輯門電路的等效符號 對于同一個邏輯函數(shù),有不同的邏輯表達式,對應(yīng)不同的電路。BABALBABALBABALBABAL與非門及等效符號如圖或非門及等效符號如圖與門及等效符號如圖或門及等效符號如圖3.5 邏輯
37、描述中的幾個問題邏輯描述中的幾個問題3.5.2 門電路的等效符號及其應(yīng)用門電路的等效符號及其應(yīng)用2. 邏輯門等效符號的應(yīng)用邏輯門等效符號的應(yīng)用 利用邏輯門等效符號,可實現(xiàn)對邏輯電路進行變換,簡化電路。BABAL電路由3個與非門(同一種類) 實現(xiàn)邏輯功能,一片74HC00中有4個與非門,只要一片74HC00即可。ABCDABCDABCDCDABCDABCDABF3.5 邏輯描述中的幾個問題邏輯描述中的幾個問題3.5.2 門電路的等效符號及其應(yīng)用門電路的等效符號及其應(yīng)用3. 邏輯門等效符號強調(diào)低電平有效邏輯門等效符號強調(diào)低電平有效有效電平概念:實際電路,特別是大規(guī)模集成電路芯片,有些輸入或者輸出可
38、能是高電平有效,或者是低電平有效。所謂低電平有效,是指當信號為低電平時,電路完成規(guī)定的操作; 高電平有效,是指當信號為高電平時,電路完成規(guī)定的操作。 例如高電平有效的三態(tài)與非門,EN=1,具有與非功能,否則,輸出為高阻狀態(tài)。通常對于輸入信號,若低電平有效,輸入端加小圓圈以示強調(diào)。ABF&ENABF&EN高電平有效三態(tài)與非門低電平有效三態(tài)與非門低電平有效標記3.5 邏輯描述中的幾個問題邏輯描述中的幾個問題當 ,G2門兩個輸入均有效,輸出有效,EN有效。與門,根據(jù) , G2門是一個或門。之所以采用等效符號是強調(diào)低電平有效,以便理解實際電路中, RE 、AL、EN之間的邏輯關(guān)系。3.5.2 門電路的
39、等效符號及其應(yīng)用門電路的等效符號及其應(yīng)用3. 邏輯門等效符號強調(diào)低電平有效邏輯門等效符號強調(diào)低電平有效如圖所示是一個控制數(shù)據(jù)傳輸?shù)碾娐罚渲屑尚酒鼓芏?EN 要求低電平有效,兩個控制信號:請求信號 RE,允許信號 AL, G2門是一個輸入、輸出均為低電平有效的控制電路BABA0AL , 1RE3.5 邏輯描述中的幾個問題邏輯描述中的幾個問題3.5.2 門電路的等效符號及其應(yīng)用門電路的等效符號及其應(yīng)用3. 邏輯門等效符號強調(diào)低電平有效邏輯門等效符號強調(diào)低電平有效 對于上述控制數(shù)據(jù)傳輸?shù)碾娐罚绻麑φ埱笮盘?,允許信號 ,集成芯片的使能信號要求不同,則采用的控制電路。要求1AL , 1RE0EN
40、 要求0AL , 0RE1EN 要求1EN 1AL , 1RE3.5 邏輯描述中的幾個問題邏輯描述中的幾個問題3.6 門電路使用中的幾個實際問題門電路使用中的幾個實際問題3.6.1 門電路之間接口問題門電路之間接口問題 在數(shù)字電路或系統(tǒng)設(shè)計中,往往將TTL和CMOS兩種器件混合使用,以滿足工作速度或者功耗指標的要求。由于不同器件的電壓和電流參數(shù)各不相同,因而在不同器件連接時,一般需要考慮以下因素:(1). 邏輯門電路的扇出問題,驅(qū)動器件必須對負載器件提供足夠大的灌電流或者拉電流。 (2).邏輯電平兼容性的問題,驅(qū)動器件輸出電壓必須處在負載器件所要求的輸入電壓范圍。3.6 門電路使用中的幾個實際
41、問題門電路使用中的幾個實際問題3.6.1 門電路之間接口問題門電路之間接口問題1).邏輯門電路的扇出問題:驅(qū)動器件必須對負載器件提供足夠大的灌電流或者拉電流。灌電流情況應(yīng)滿足:IOL(max) IIL(total)拉電流情況應(yīng)滿足: IOH(max) IIH(total)74HC00驅(qū)動門負載門IILIIL(total)0灌電流74HC00驅(qū)動門負載門1IIHIIH(total)拉電流3.6 門電路使用中的幾個實際問題門電路使用中的幾個實際問題3.6.1 門電路之間接口問題門電路之間接口問題2).邏輯電平兼容性的問題:驅(qū)動器件輸出電壓必須處在負載器件所要求的輸入電壓范圍,包括高、低電壓值。驅(qū)動
42、門輸出高電平應(yīng)滿足: VOH(min) VIH(min)驅(qū)動門輸出低電平應(yīng)滿足: VOL(max) VIL(max)74HC00驅(qū)動門負載門1 03.6 門電路使用中的幾個實際問題門電路使用中的幾個實際問題3.6.1 門電路之間接口問題門電路之間接口問題1. CMOS門驅(qū)動門驅(qū)動TTL門門CMOS門(4000系列):VOH(min)=4.9V, VOL(max) =0.1V IOL(max)=0.51mA ,IOH(max)=0.51mATTL門(74系列): VIH(min) = 2V, VIL(max )= 0.8V IIH(max)=20A, IIL(max)= 0.4mA考慮4000系
43、列CMOS門驅(qū)動74系列TTL反相門VOH(min) VIH(min)VOL(max) VIL(max)IOL(max) IIL(total)IOH(max) IIH(total)3.6 門電路使用中的幾個實際問題門電路使用中的幾個實際問題3.6.1 門電路之間接口問題門電路之間接口問題例3.6.1 用一個74HC00與非門電路驅(qū)動一個74系列TTL反相器和六個74LS系列邏輯門電路。試驗算此時的CMOS門電路是否過載?74HC: VOH(min)=3.84V, VOL(max) =0.33V, IOL(max)=4mA , IOH(max)=4mA74系列: VIH(min) = 2V, V
44、IL(max )=0.8V, IIH(max)=40A, IIL(max)= 1.6mA74LS: VIH(min) = 2V, VIL(max )=0.8V, IIH(max)=20A, IIL(max)= 0.4mA解:邏輯電平兼容性VOH(min) VIH(min)VOL(max) VIL(max)灌電流情況應(yīng)滿足:IOL(max) IIL(total)IOL(max)=4mAIIL(total) =1.6mA+60.4mA=4mA拉電流情況應(yīng)滿足: IOH(max) IIH(total)IOH(max)=4mAIIH(total) =0.04mA+60.02mA=0.16mA灌電流情況
45、無余量,實際應(yīng)用應(yīng)在CMOS門后加一個TTL同相緩沖器。3.6 門電路使用中的幾個實際問題門電路使用中的幾個實際問題例3.6.1 用一個74HC00與非門電路驅(qū)動一個74系列TTL反相器和六個74LS系列邏輯門電路。試驗算此時的CMOS門電路是否過載?灌電流情況無余量,實際應(yīng)用應(yīng)在CMOS門后加一個TTL同相緩沖器。74HC007404TTL同相緩沖器3.6.1 門電路之間接口問題門電路之間接口問題IOL(max)=4mAIOL(max)=8mA3.6 門電路使用中的幾個實際問題門電路使用中的幾個實際問題3.6.1 門電路之間接口問題門電路之間接口問題2. TTL門驅(qū)動門驅(qū)動CMOS門門TTL驅(qū)動74HC序列CMOS時,高電平參數(shù)不兼容,需另加接口電路。74LS系列:VOH(min)=2.7V, 74HC系列: VIH(min) = 3.5V不滿足:VOH(min) VIH(min) 常采用的方法,加上拉電阻。)IHOZPDDOHInI (RVV-IIHIOZIOZ為TTL電路T3截止時電流IIH為流入CMOS電路電流從附錄A可知,TTL驅(qū)動74HCT序列CMOS時,參數(shù)兼容,不需另加接口電路,因此,也常用常用74HCT 作接口電路作接口電路,省去
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年度律師事務(wù)所專業(yè)復(fù)印機及法律文件管理系統(tǒng)采購合同3篇
- 二零二五年度禽類養(yǎng)殖標準化示范項目禽類采購合同3篇
- 二零二五年度電子商務(wù)大賽賽事知識產(chǎn)權(quán)保護與侵權(quán)處理合同3篇
- 2024種植業(yè)務(wù)戰(zhàn)略合作伙伴合同樣本版B版
- 二零二五版高端石材采購與安裝服務(wù)合同3篇
- 二零二五年度車隊車輛租賃與售后服務(wù)合同2篇
- 2024藥品采購及冷鏈物流服務(wù)保障協(xié)議3篇
- 2025年度校園食堂廚房設(shè)備采購與安裝綜合服務(wù)合同2篇
- 2025年度拍賣合同信息安全與隱私保護
- 2025年度智能穿戴設(shè)備銷售合同協(xié)議4篇
- 2024年工程咨詢服務(wù)承諾書
- 青桔單車保險合同條例
- 車輛使用不過戶免責協(xié)議書范文范本
- 《獅子王》電影賞析
- 2023-2024學年天津市部分區(qū)九年級(上)期末物理試卷
- DB13-T 5673-2023 公路自愈合瀝青混合料薄層超薄層罩面施工技術(shù)規(guī)范
- 河北省保定市定州市2025屆高二數(shù)學第一學期期末監(jiān)測試題含解析
- 哈爾濱研學旅行課程設(shè)計
- 2024 smart汽車品牌用戶社區(qū)運營全案
- 中醫(yī)護理人文
- 2024-2030年中國路亞用品市場銷售模式與競爭前景分析報告
評論
0/150
提交評論