數(shù)字電子技術(shù)試卷及答案(免費(fèi)版)_第1頁
數(shù)字電子技術(shù)試卷及答案(免費(fèi)版)_第2頁
數(shù)字電子技術(shù)試卷及答案(免費(fèi)版)_第3頁
數(shù)字電子技術(shù)試卷及答案(免費(fèi)版)_第4頁
數(shù)字電子技術(shù)試卷及答案(免費(fèi)版)_第5頁
已閱讀5頁,還剩9頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、姓名:_ _ 班級:_ 考號:_ 成績:_本試卷共 6 頁,滿分100 分;考試時間:90 分鐘;考試方式:閉卷題 號一二三四(1)四(2)四(3)四(4)總 分得 分一、填空題(每空1分,共20分)1. 有一數(shù)碼10010011,作為自然二進(jìn)制數(shù)時,它相當(dāng)于十進(jìn)制數(shù)( ),作為8421BCD碼時,它相當(dāng)于十進(jìn)制數(shù)( )。2.三態(tài)門電路的輸出有高電平、低電平和( )3種狀態(tài)。3TTL與非門多余的輸入端應(yīng)接( )。 4TTL集成JK觸發(fā)器正常工作時,其和端應(yīng)接( )電平。5. 已知某函數(shù),該函數(shù)的反函數(shù)=( )。 6. 如果對鍵盤上108個符號進(jìn)行二進(jìn)制編碼,則至少要( )位二進(jìn)制數(shù)碼

2、。7. 典型的TTL與非門電路使用的電路為電源電壓為( )V,其輸出高電平為( )V,輸出低電平為( )V, CMOS電路的電源電壓為( ) V 。874LS138是3線8線譯碼器,譯碼為輸出低電平有效,若輸入為A2A1A0=110時,輸出 應(yīng)為( )。9將一個包含有32768個基本存儲單元的存儲電路設(shè)計(jì)16位為一個字節(jié)的ROM。該ROM有( )根地址線,有( )根數(shù)據(jù)讀出線。10. 兩片中規(guī)模集成電路10進(jìn)制計(jì)數(shù)器串聯(lián)后,最大計(jì)數(shù)容量為( )位。11. 下圖所示電路中, Y1ABY1Y2Y3( );Y2 ( );Y3 ( )。12. 某計(jì)數(shù)器的輸出波形如圖1所示,該計(jì)數(shù)器是( )進(jìn)制計(jì)數(shù)器。

3、13驅(qū)動共陽極七段數(shù)碼管的譯碼器的輸出電平為( )有效。二、單項(xiàng)選擇題(本大題共15小題,每小題2分,共30分)(在每小題列出的四個備選項(xiàng)中只有一個是最符合題目要求的,請將其代碼填寫在題后的括號內(nèi)。錯選、多選或未選均無分。)1. 函數(shù)F(A,B,C)=AB+BC+AC的最小項(xiàng)表達(dá)式為( ) 。AF(A,B,C)=m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)=m(2,4,6,7)28線3線優(yōu)先編碼器的輸入為I0I7 ,當(dāng)優(yōu)先級別最高的I7有效時,其輸出的值是( )。A111 B. 010 C. 000 D.

4、 1013十六路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有( )個。 A16 B.2 C.4 D.84. 有一個左移移位寄存器,當(dāng)預(yù)先置入1011后,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數(shù)據(jù)的移位過程是( )。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-01115已知74LS138譯碼器的輸入三個使能端(E1=1, E2A = E2B=0)時,地址碼A2A1A0=011,則輸出 Y7 Y0是( ) 。 A. 1111

5、1101 B. 10111111 C. 11110111 D. 111111116. 一只四輸入端或非門,使其輸出為1的輸入變量取值組合有( )種。A15         B8 C7         D17. 隨機(jī)存取存儲器具有( )功能。A.讀/寫 B.無讀/寫 C.只讀 D.只寫8N個觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長度(進(jìn)制數(shù))為( )的計(jì)數(shù)器。000001010011100101110111 A.N B.2N C.N2

6、 D.2N9某計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖如下,其計(jì)數(shù)的容量為( )A 八 B. 五 C. 四 D. 三10已知某觸發(fā)的特性表如下(A、B為觸發(fā)器的輸入)其輸出信號的邏輯表達(dá)式為( )。ABQn+1說明00Qn保持010置0101置111Qn翻轉(zhuǎn)A Qn+1 A B. C. D. Qn+1 B11 有一個4位的D/A轉(zhuǎn)換器,設(shè)它的滿刻度輸出電壓為10V,當(dāng)輸入數(shù)字量為1101時,輸出電壓為( )。A 8.125V B.4V C. 6.25V D.9.375V12函數(shù)F=AB+BC,使F=1的輸入ABC組合為(      )AABC=000  &

7、#160;     BABC=010 CABC=101        DABC=11013已知某電路的真值表如下,該電路的邏輯表達(dá)式為( )。A B. C DABCYABCY0000100000111011010011010111111114四個觸發(fā)器組成的環(huán)行計(jì)數(shù)器最多有( )個有效狀態(tài)。 A.4 B. 6 C. 8 D. 16 三、判斷說明題(本大題共2小題,每小題5分,共10分)(判斷下列各題正誤,正確的在題后括號內(nèi)打“”,錯誤的打“×”。)1、邏輯

8、變量的取值,比大。( )2、D/A轉(zhuǎn)換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越小( )。 3八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個。( )4、因?yàn)檫壿嫳磉_(dá)式A+B+AB=A+B成立,所以AB=0成立。( )5、利用反饋歸零法獲得N進(jìn)制計(jì)數(shù)器時,若為異步置零方式,則狀態(tài)SN只是短暫的過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。( )6在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號,語音信號不是數(shù)字信號。( )7.約束項(xiàng)就是邏輯函數(shù)中不允許出現(xiàn)的變量取值組合,用卡諾圖化簡時,可將約束項(xiàng)當(dāng)作1,也可當(dāng)作 0。( )8時序電路不含有記憶功能的器件。( )9計(jì)數(shù)器除了能對輸入脈沖進(jìn)行計(jì)數(shù),還能作為分頻器

9、用。( )10優(yōu)先編碼器只對同時輸入的信號中的優(yōu)先級別最高的一個信號編碼. ( )四、綜合題(共30分)1對下列Z函數(shù)要求:(1)列出真值表;(2)用卡諾圖化簡;(3)畫出化簡后的邏輯圖。(8分)Z= BC=0()真值表 (2分) (2)卡諾圖化簡(2分) (3) 表達(dá)式(2分) 邏輯圖(2分) 2試用3線8線譯碼器74LS138和門電路實(shí)現(xiàn)下列函數(shù)。(8分) Z(A、B、C)=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 374LS161是同步4位二進(jìn)制加法計(jì)數(shù)器,其邏輯功能表如下,試分析下列電路是幾進(jìn)制計(jì)數(shù)器,并畫出其狀態(tài)圖。(8分)74LS161

10、邏輯功能表CTPCTTCPQ3 Q2 Q1 Q00111CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&“1”“1”“1”1×0111××0×1×××01× ×× 0 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0 加法計(jì)數(shù)4觸發(fā)器電路如下圖所示,試根據(jù)CP及輸入波形畫出輸出端Q1 、Q2 的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為“0”(6分)。CPAQ1Q2數(shù)字電子技術(shù)A卷標(biāo)準(zhǔn)答案一、填空題(每空1分,共20分)

11、1.  147 , 93 2. 高阻 3 高電平或懸空 4 高 5. = 6. 7 7. 5 , 3.6 ,0.35 , 318 8 10111111 9 11 ,16 10. 100 11. Y1A B; Y2A B + A B;Y3A B13. 5 14低 二、選擇題(共30分,每題2分)123456789101112131415ACCACAADBCADCDB三、判斷題(每題2分,共20分)12345678910××××四、綜合題(共30分,每題10分)1解:()真值表 (2分) (2)卡諾圖化簡(2分) A B C10BCA0100101

12、1××1111 Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 × 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 ×( 3 ) 表達(dá)式(2分, ( 4 ) 邏輯圖(2分)=11ZCBA Z=AB+C BC=0 2 解:Z(A、B、C)=AB+C=AB(C+)+C(B+)STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z=ABC+AB+BC+C= m 1+ m 3+ m 6+ m 7= (4分)(4分)CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO

13、74LS161CPCP&“1”“1”“1”3解:1當(dāng)74LS161從0000開始順序計(jì)數(shù)到1010時,與非門輸出“0”,清零信號到來,異步清零。(2分)2該電路構(gòu)成同步十進(jìn)制加法計(jì)數(shù)器。(2分)00000001100110001010001101110010010101100100876542319103狀態(tài)圖(4分)CPAQ1Q24Q1、Q2的波形各3分。數(shù)字電子技術(shù)試卷姓名:_ _ 班級:_ 考號:_ 成績:_本試卷共 6 頁,滿分100 分;考試時間:90 分鐘;考試方式:閉卷題 號一二三四(1)四(2)四(3)四(4)總 分得 分一、填空題(每空1分,共20分)1. 

14、有一數(shù)碼10010011,作為自然二進(jìn)制數(shù)時,它相當(dāng)于十進(jìn)制數(shù)( ),作為8421BCD碼時,它相當(dāng)于十進(jìn)制數(shù)( )。2.三態(tài)門電路的輸出有高電平、低電平和( )3種狀態(tài)。3TTL與非門多余的輸入端應(yīng)接( )。 4TTL集成JK觸發(fā)器正常工作時,其和端應(yīng)接( )電平。5. 已知某函數(shù),該函數(shù)的反函數(shù)=( )。 6. 如果對鍵盤上108個符號進(jìn)行二進(jìn)制編碼,則至少要( )位二進(jìn)制數(shù)碼。7. 典型的TTL與非門電路使用的電路為電源電壓為( )V,其輸出高電平為( )V,輸出低電平為( )V, CMOS電路的電源電壓為( ) V 。874LS138是3線8線譯碼器,譯碼為輸出低電平有效,若輸入為A2

15、A1A0=110時,輸出 應(yīng)為( )。9將一個包含有32768個基本存儲單元的存儲電路設(shè)計(jì)16位為一個字節(jié)的ROM。該ROM有( )根地址線,有( )根數(shù)據(jù)讀出線。10. 兩片中規(guī)模集成電路10進(jìn)制計(jì)數(shù)器串聯(lián)后,最大計(jì)數(shù)容量為( )位。11. 下圖所示電路中, Y1ABY1Y2Y3( );Y2 ( );Y3 ( )。12. 某計(jì)數(shù)器的輸出波形如圖1所示,該計(jì)數(shù)器是( )進(jìn)制計(jì)數(shù)器。13驅(qū)動共陽極七段數(shù)碼管的譯碼器的輸出電平為( )有效。二、單項(xiàng)選擇題(本大題共15小題,每小題2分,共30分)(在每小題列出的四個備選項(xiàng)中只有一個是最符合題目要求的,請將其代碼填寫在題后的括號內(nèi)。錯選、多選或未選均

16、無分。)1. 函數(shù)F(A,B,C)=AB+BC+AC的最小項(xiàng)表達(dá)式為( ) 。AF(A,B,C)=m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)=m(2,4,6,7)28線3線優(yōu)先編碼器的輸入為I0I7 ,當(dāng)優(yōu)先級別最高的I7有效時,其輸出的值是( )。A111 B. 010 C. 000 D. 1013十六路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有( )個。 A16 B.2 C.4 D.84. 有一個左移移位寄存器,當(dāng)預(yù)先置入1011后,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數(shù)據(jù)的移位過程是( )

17、。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-01115已知74LS138譯碼器的輸入三個使能端(E1=1, E2A = E2B=0)時,地址碼A2A1A0=011,則輸出 Y7 Y0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 111111116. 一只四輸入端或非門,使其輸出為1的輸入變量取值組合有( )種。A15     &

18、#160;   B8 C7         D17. 隨機(jī)存取存儲器具有( )功能。A.讀/寫 B.無讀/寫 C.只讀 D.只寫8N個觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長度(進(jìn)制數(shù))為( )的計(jì)數(shù)器。000001010011100101110111 A.N B.2N C.N2 D.2N9某計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖如下,其計(jì)數(shù)的容量為( )A 八 B. 五 C. 四 D. 三10已知某觸發(fā)的特性表如下(A、B為觸發(fā)器的輸入)其輸出信號的邏輯表達(dá)式為( )。ABQn+1說明00Qn保持010置01

19、01置111Qn翻轉(zhuǎn)A Qn+1 A B. C. D. Qn+1 B11 有一個4位的D/A轉(zhuǎn)換器,設(shè)它的滿刻度輸出電壓為10V,當(dāng)輸入數(shù)字量為1101時,輸出電壓為( )。A 8.125V B.4V C. 6.25V D.9.375V12函數(shù)F=AB+BC,使F=1的輸入ABC組合為(      )AABC=000        BABC=010 CABC=101        DABC=110

20、13已知某電路的真值表如下,該電路的邏輯表達(dá)式為( )。A B. C DABCYABCY0000100000111011010011010111111114四個觸發(fā)器組成的環(huán)行計(jì)數(shù)器最多有( )個有效狀態(tài)。 A.4 B. 6 C. 8 D. 16 三、判斷說明題(本大題共2小題,每小題5分,共10分)(判斷下列各題正誤,正確的在題后括號內(nèi)打“”,錯誤的打“×”。)1、邏輯變量的取值,比大。( )2、D/A轉(zhuǎn)換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越?。?)。 3八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個。( )4、因?yàn)檫壿嫳磉_(dá)式A+B+AB=A+B成立,所以AB=0成立。(

21、)5、利用反饋歸零法獲得N進(jìn)制計(jì)數(shù)器時,若為異步置零方式,則狀態(tài)SN只是短暫的過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。( )6在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號,語音信號不是數(shù)字信號。( )7.約束項(xiàng)就是邏輯函數(shù)中不允許出現(xiàn)的變量取值組合,用卡諾圖化簡時,可將約束項(xiàng)當(dāng)作1,也可當(dāng)作 0。( )8時序電路不含有記憶功能的器件。( )9計(jì)數(shù)器除了能對輸入脈沖進(jìn)行計(jì)數(shù),還能作為分頻器用。( )10優(yōu)先編碼器只對同時輸入的信號中的優(yōu)先級別最高的一個信號編碼. ( )四、綜合題(共30分)1對下列Z函數(shù)要求:(1)列出真值表;(2)用卡諾圖化簡;(3)畫出化簡后的邏輯圖。(8分)Z= BC=0()真

22、值表 (2分) (2)卡諾圖化簡(2分) (3) 表達(dá)式(2分) 邏輯圖(2分) 2試用3線8線譯碼器74LS138和門電路實(shí)現(xiàn)下列函數(shù)。(8分) Z(A、B、C)=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 374LS161是同步4位二進(jìn)制加法計(jì)數(shù)器,其邏輯功能表如下,試分析下列電路是幾進(jìn)制計(jì)數(shù)器,并畫出其狀態(tài)圖。(8分)74LS161邏輯功能表CTPCTTCPQ3 Q2 Q1 Q00111CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&“1”“1”“1”1×0111×

23、×0×1×××01× ×× 0 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0 加法計(jì)數(shù)4觸發(fā)器電路如下圖所示,試根據(jù)CP及輸入波形畫出輸出端Q1 、Q2 的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為“0”(6分)。CPAQ1Q2數(shù)字電子技術(shù)A卷標(biāo)準(zhǔn)答案一、填空題(每空1分,共20分)1.  147 , 93 2. 高阻 3 高電平或懸空 4 高 5. = 6. 7 7. 5 , 3.6 ,0.35 , 318 8 10111111 9 11 ,16 10. 100 11. Y1A B;

24、 Y2A B + A B;Y3A B13. 5 14低 二、選擇題(共30分,每題2分)123456789101112131415ACCACAADBCADCDB三、判斷題(每題2分,共20分)12345678910××××四、綜合題(共30分,每題10分)1解:()真值表 (2分) (2)卡諾圖化簡(2分) A B C10BCA01001011××1111 Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 × 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 ×( 3 ) 表達(dá)式(2分, (

25、 4 ) 邏輯圖(2分)=11ZCBA Z=AB+C BC=0 2 解:Z(A、B、C)=AB+C=AB(C+)+C(B+)STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z=ABC+AB+BC+C= m 1+ m 3+ m 6+ m 7= (4分)(4分)CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&“1”“1”“1”3解:1當(dāng)74LS161從0000開始順序計(jì)數(shù)到1010時,與非門輸出“0”,清零信號到來,異步清零。(2分)2該電路構(gòu)成同步十進(jìn)制加法計(jì)數(shù)器。(2分)0000000

26、1100110001010001101110010010101100100876542319103狀態(tài)圖(4分)CPAQ1Q24Q1、Q2的波形各3分。一、填空題:(每空3分,共15分)1邏輯函數(shù)有四種表示方法,它們分別是( 真值表、)、( 邏輯圖式 )、( 、邏輯表達(dá) )和( 卡諾圖 )。2將2004個“1”異或起來得到的結(jié)果是( )。3由555定時器構(gòu)成的三種電路中,( )和( )是脈沖的整形電路。4TTL器件輸入腳懸空相當(dāng)于輸入( )電平。5基本邏輯運(yùn)算有: ( )、( )和( )運(yùn)算。6采用四位比較器對兩個四位數(shù)比較時,先比較( )位。7觸發(fā)器按動作特點(diǎn)可分為基本型、( )、( )和邊

27、沿型;8如果要把一寬脈沖變換為窄脈沖應(yīng)采用 ( ) 觸發(fā)器9目前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是( )電路和( )電路。10施密特觸發(fā)器有( )個穩(wěn)定狀態(tài).,多諧振蕩器有( )個穩(wěn)定狀態(tài)。11數(shù)字系統(tǒng)按組成方式可分為 、 兩種;12兩二進(jìn)制數(shù)相加時,不考慮低位的進(jìn)位信號是 ( ) 加器。13不僅考慮兩個_相加,而且還考慮來自_相加的運(yùn)算電路,稱為全加器。14時序邏輯電路的輸出不僅和_有關(guān),而且還與_有關(guān)。15計(jì)數(shù)器按CP脈沖的輸入方式可分為_和_。16觸發(fā)器根據(jù)邏輯功能的不同,可分為_、_、_、_、_等。17根據(jù)不同需要,在集成計(jì)數(shù)器芯片的基礎(chǔ)上,通過采用_、_、_等方

28、法可以實(shí)現(xiàn)任意進(jìn)制的技術(shù)器。184. 一個 JK 觸發(fā)器有 個穩(wěn)態(tài),它可存儲 位二進(jìn)制數(shù)。 19若將一個正弦波電壓信號轉(zhuǎn)換成同一頻率的矩形波,應(yīng)采用 電路。20 把JK觸發(fā)器改成T觸發(fā)器的方法是 。21N個觸發(fā)器組成的計(jì)數(shù)器最多可以組成 進(jìn)制的計(jì)數(shù)器。22基本RS觸發(fā)器的約束條件是 。23對于JK觸發(fā)器,若,則可完成 T 觸發(fā)器的邏輯功能;若,則可完成 D 觸發(fā)器的邏輯功能。二數(shù)制轉(zhuǎn)換(5分):1、()()()2、()()()3、()()( )4、()原碼()反碼=( )補(bǔ)碼5、()原碼()反碼=( )補(bǔ)碼三函數(shù)化簡題:(5分)1、化簡等式,給定約束條件為:2 用卡諾圖化簡函數(shù)為最簡單的與或式

29、(畫圖)。 四畫圖題:(5分)1試畫出下列觸發(fā)器的輸出波形 (設(shè)觸發(fā)器的初態(tài)為0)。 (12分) 1. 2.3.2已知輸入信號X,Y,Z的波形如圖3所示,試畫出的波形。圖3 波形圖五分析題(30分)1、分析如圖所示組合邏輯電路的功能。2試分析如圖3所示的組合邏輯電路。 (15分)1). 寫出輸出邏輯表達(dá)式;2). 化為最簡與或式;3). 列出真值表;4). 說明邏輯功能。3. 七、分析如下時序電路的邏輯功能,寫出電路的驅(qū)動方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉(zhuǎn)換圖。()圖4474161組成的電路如題37圖所示,分析電路,并回答以下問題 (1)畫出電路的狀態(tài)轉(zhuǎn)換圖(Q3Q2Q1Q0); (2

30、)說出電路的功能。(74161的功能見表) 題37圖六設(shè)計(jì)題:(30分)1要求用與非門設(shè)計(jì)一個三人表決用的組合邏輯電路圖,只要有2票或3票同意,表決就通過(要求有真值表等)。 2. 試用JK觸發(fā)器和門電路設(shè)計(jì)一個十三進(jìn)制的計(jì)數(shù)器, 并檢查設(shè)計(jì)的電路能否自啟動。(14分)七(10分)試說明如圖 5所示的用555 定時器構(gòu)成的電路功能,求出U T+ 、U T- 和U T ,并畫出其輸出波形。 (10分) 圖5答案:一填空題1 真值表、邏輯圖、邏輯表達(dá)式、卡諾圖;20;3施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器4高5與 、或 、非6最高7同步型 、主從型 ;8積分型單穩(wěn)態(tài)9TTL 、 CMOS ;10兩、0 ;11功能擴(kuò)展電路、功能綜合電路 ;12半 13本位(低位),低位進(jìn)位14該時刻輸入變量的取值,該時刻電路所處的狀態(tài)15同步計(jì)數(shù)器,異步計(jì)數(shù)器16RS觸發(fā)器 ,T觸發(fā)器 ,JK觸發(fā)器 ,T觸發(fā)器,D觸發(fā)器17反饋歸零法,預(yù)置數(shù)法

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論