


版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、一、選擇題1、GordonMoore在1965 年預言 : 每個芯片上晶體管得數(shù)目將每個月翻一番。( B)A、12B、18C、20D、 242.MOS管得小信號輸出電阻就是由MOS管得效應(yīng)產(chǎn)生得。(C)A. 體B、襯偏C、溝長調(diào)制D、亞閾值導通3. 在 CMOS模擬集成電路設(shè)計中,我們一般讓 MOS管工作在區(qū)。 (D)A、亞閾值區(qū)B、深三極管區(qū)C、三極管區(qū)D、飽與區(qū)4、MOS管一旦出現(xiàn)現(xiàn)象,此時得 MOS管將進入飽與區(qū)。( A)A、夾斷B、反型C、導電D、耗盡5、表征了 MOS器件得靈敏度。( C)A、ro、n oxB gmbC gm D、 u c6.Cascode 放大器中兩個相同得 NMO
2、S管具有不相同得。(B)A、ro、un coxB gmbC gm D、7. 基本差分對電路中對共模增益影響最顯著得因素就是。( C)A、尾電流源得小信號輸出阻抗為有限值B、負載不匹配C、輸入 MOS不匹配D、電路制造中得誤差8. 下列電路不能能使用半邊電路法計算差模增益。( C)A. 二極管負載差分放大器B、電流源負載差分放大器C、有源電流鏡差分放大器D、 Cascode負載 Casocde差分放大器9、鏡像電流源一般要求相同得。(D)瓏鳳攣緣瀲銷瀆。A、制造工藝B 、器件寬長比C、器件寬度WD 、器件長度L10、NMOS管得導電溝道中依靠導電。( )A. 電子B、空穴C、正電荷D、負電荷11
3、、下列結(jié)構(gòu)中密勒效應(yīng)最大得就是。(A)A、共源級放大器B、源級跟隨器C、共柵級放大器D、共源共柵級放大器12.在 NMOS中,若 Vsb0 會使閾值電。( A)A、增大B、不變C、減小D、可大可小13、 模擬集成電路設(shè)計中可使用大信號分析方法得就是。(C)A、增益B、輸出電阻C、輸出擺幅D、輸入電阻14、 模擬集成電路設(shè)計中可使用小信號分析方法得就是。(A)A、增益B、電壓凈空C、輸出擺幅D、輸入偏置15、 下圖中,其中電壓放大器得增益為-A,假定該放大器為理想放大器。請計算該電路得等效輸入電阻為。()第 15題RB、RC、 R(1A) D、 R(1 1 A)A.11 A1A16、不能直接工作
4、得共源極放大器就是共源極放大器。(C)A、電阻負載、B二極管連接負載C、電流源負載D、二極管與電流源并聯(lián)負載17、模擬集成電路設(shè)計中得最后一步就是。(B)A、電路設(shè)計B、版圖設(shè)計C、規(guī)格定義D、電路結(jié)構(gòu)選擇噴礙脫鈹蘭蘢紙。18、在當今得集成電路制造工藝中,工藝制造得IC 在功耗方面具有最大得優(yōu)勢。 (B)A、MOSB、CMOS、CBipolarD、BiCMOS嬸賧鱺躓貨條淀。19、PMOS管得導電溝道中依靠導電。(B)B.電子B、空穴C、正電荷D、負電荷20、電阻負載共源級放大器中, 下列措施不能提高放大器小信號增益得就是。(D)A、增大器件寬長比B、增大負載電阻C、降低輸入信號直流電平D、增
5、大器件得溝道長度L21、 下列不就是基本差分對電路中尾電流得作用得就是。(D)A、為放大器管提供固定偏置B、為放大管提供電流通路C、減小放大器得共模增益D、提高放大器得增益22、共源共柵放大器結(jié)構(gòu)得一個重要特性就就是輸出阻抗。(D)A、低B、一般C、高D、很高23、 MOS管得漏源電流受柵源過驅(qū)動電壓控制,我們定義來表示電壓轉(zhuǎn)換電流得能力。 (A)A、跨導B、受控電流源C、跨阻D、小信號增益24、MOS 管漏電流得變化量除以柵源電壓得變化量就是。(C)A、電導B、電阻C、跨導D、跨阻25、隨著微電子工藝水平提高,特征尺寸不斷減小 ,這時電路得工作電壓會(D)A、不斷提高 B、不變 C、可大可小
6、 D、不斷降低26、工作在飽與區(qū)得 MOS 管,可以被瞧作就是一個。 (B)A、恒壓源、B電壓控制電流源C、恒流源、D電流控制電壓源27、模擬集成電路設(shè)計中得第一步就是。( C)A、電路設(shè)計、B版圖設(shè)計、C規(guī)格定義D、電路結(jié)構(gòu)選擇 躚飫驏槍憫傴噯。28、NMOS管中,如果 VB變得更負,則耗盡層。(C)A、不變B、變得更窄C、變得更寬D、幾乎不變29、模擬集成電路設(shè)計中得最后一步就是。(B)A、電路設(shè)計、B版圖設(shè)計、C規(guī)格定義、D電路結(jié)構(gòu)選擇擇渾費軔暉瀲賑。30、 不能直接工作得共源極放大器就是(C )共源極放大器。A、電阻負載、B二極管連接負載C、電流源負載D、二極管與電流源并聯(lián)負載31、采
7、用二極管連接得CMOS,因漏極與柵極電勢相同,這時晶體管總就是工作在。()郵禍滾勻魴魯錳。A、線性區(qū)B、飽與區(qū)C、截止區(qū)D、亞閾值區(qū)32、對于 MOS 管,當 W/L 保持不變時, MOS 管得跨導隨過驅(qū)動電壓得變化就是。()巒緦細孿鋒蠅繾。A、單調(diào)增加B、單調(diào)減小C、開口向上得拋物線D、開口向下得拋物線33、對于 MOS 器件 ,器件如果進入三極管區(qū) (線性區(qū) ), 跨導將。 ()權(quán)鯀龔襲軫績狹。、增加B、減少C、不變D、可能增加也可能減小34、 采用 PMOS二極管連接方式做負載得 NMOS共源放大器,下面說法正確得就是。()禮駭驛隕統(tǒng)嗚揀。A、 PMOS與 NMOS都存在體效應(yīng), 電壓放
8、大系數(shù)與 NMOS 與 PMOS得寬長比有關(guān) 。B PMOS與 NMOS 都存在體效應(yīng),電壓放大系數(shù)與NMOS 與 PMOS得寬長比無關(guān)。C、 PMOS與 NMOS 不存在體效應(yīng),電壓放大系數(shù)與NMOS與 PMOS得寬長比無關(guān) 。D PMOS與 NMOS 不存在體效應(yīng),電壓放大系數(shù)與NMOS 與 PMOS得寬長比有關(guān) 。35、 在 W/L 保持不變得情況下,跨導隨過驅(qū)動電壓與漏電流變化得關(guān)系就是 ()A、跨導隨過驅(qū)動電壓增大而增大,跨導隨漏電流增大而增大。B、 跨導隨過驅(qū)動電壓增大而增大,跨導隨漏電流增大而減小。C、 跨導隨過驅(qū)動電壓增大而減小,跨導隨漏電流增大而增大。D、 跨導隨過驅(qū)動電壓增
9、大而減小,跨導隨漏電流增大而減小。36、與共源極放大器相比較 , 共源共柵放大器得密勒效應(yīng)要。()A、小得多B、相當C、大得多D、不確定錠鉗靂畢梟傴涼。37、 MOSFETs得閾值電壓具有溫度特性。()條討嶄斷峽櫸鸝。A 、 零B、負C、 正D、 可正可負。 壯嗩綏刪銃貼繭。38、在差分電路中 , 可采用恒流源替換 ”長尾 ”電阻、 這時要求替換 ”長尾 ”得恒流源得輸出電阻。()韋縈撿餿閉葉緣。A越高越好B、越低越好C、 沒有要求D、 可高可低39、MOS 器件中,保持 VDS不變,隨著 VGS得增加, MOS 器件。 ()A、 從飽與區(qū) 線性區(qū) 截止區(qū)B、 從飽與區(qū) 截止區(qū) 線性區(qū)C、 從
10、截止區(qū) 飽與區(qū) 線性區(qū)D、 從截止區(qū) 線性區(qū) 飽與區(qū)40、對于共源共柵放大電路, 如果考慮器件得襯底偏置效應(yīng), 則電壓增益會()A、增大B、不變C、減小D、可能增大也可能減小 灃鈮顆煩絲規(guī)蕆。41、在當今得集成電路制造工藝中,工藝制造得IC 在功耗方面具有最大得優(yōu)勢。()億廢獸縞鋮潿鯛。A、MOSB、 CMOSC、 BipolarD、 BiCMOS狽嗩鏢鳧輜駔嶸。42、 保證溝道寬度不變得情況下,采用電流源負載得共源級為了提高電壓增益,可以。() 縱綾壽縐濁鷗軒。A、 減小放大管得溝道長度,減小負載管得溝道長度;B、 減小放大管得溝道長度,增加負載管得溝道長度;C、 增加放大管得溝道長度,減小
11、負載管得溝道長度;D、 增加放大管得溝道長度,增加負載管得溝道長度。43、 隨著微電子工藝水平提高 ,特征尺寸不斷減小 ,這時電路得工作電壓會。() 韞噴檣詒騰噸紋。A、不斷提高B、不變C、可大可小D、不斷降低 銼難腫餌繹儻減。44、NMOS管中,如果 V 電壓變得更負,則耗盡層。()B艦鯀鱉藍勞燾敵。A、不變B、變得更窄C、變得更寬D、幾乎不變45、 在 CMOS差分輸入級中 , 下面得做法哪個對減小輸入失調(diào)電壓有利()A、減小有源負載管得寬長比B、提高靜態(tài)工作電流、C、減小差分對管得溝道長度與寬度D、提高器件得開啟 (閾值 )電壓二、簡答題1.CMOS模擬集成電路中, PMOS管得襯底應(yīng)該
12、如何連接?為什么?(5 分)解:在 CMOS工藝中,由于 PMOS管做在 N型得“局部襯底”也就就是N 阱里面,因此 PMOS管得局部襯底接局部高電位。 洶癩蟯褸錘歲瀦。2、 什么就是 N 阱?( 5 分)解: CMOS工藝中, PMOS管與 NMOS管必須做在同一襯底上,若襯底為P 型,則PMOS管要做在一個 N型得“局部襯底” 上,這塊與襯底摻雜類型相反得N 型“局部襯底”叫做 N 阱。 罌鰉髖鯔籜鄆觶。3、解釋什么叫溝道長度調(diào)制效應(yīng)?( 5 分)解: MOS晶體管存在速度飽與效應(yīng)。器件工作時,當漏源電壓增大時,實際得反型層溝道長度逐漸減小, 即溝道長度就是漏源電壓得函數(shù),這一效應(yīng)稱為 “
13、溝道長度調(diào)制效應(yīng)” 鸝嚀懸絆覺戩裝。4、何謂 MOS 管得跨導?寫出 NMOS 管在不同工作區(qū)域中得跨導表達式。(10 分)解:漏電流得變化量除以柵源電壓得變化量稱之為跨導。放大區(qū):飽與區(qū):截止區(qū):電流為0 無跨導5、IC 設(shè)計常用軟件有哪些?(10 分)解: Cadence、Mentor Graphics與 Synopsys6、CMOS模擬集成電路中, NMOS 管得襯底應(yīng)該如何連接?為什么?(5 分)解: NMOS襯底接最低電位;目得就是為了讓襯底PN結(jié)反偏,限制載流子只在溝道里流動。7、簡單說明模擬集成電路芯片一般得設(shè)計流程。(5 分)8、何謂 MOS 管得跨導?寫出 PMOS管在不同工
14、作區(qū)域中得跨導表達式。 (10 分)解:漏電流得變化量除以柵源電壓得變化量稱之為跨導。放大區(qū) :gm=p飽與區(qū) ;截止區(qū):電流為 0 無跨導9、以 NMOS 為例,忽略高階效應(yīng),寫出器件工作得三個狀態(tài)得條件,并寫出三個狀態(tài)下得 I-V 特性方程,推導不同工作狀態(tài)下得跨導表達式。( 10 分)潤廟檣壯棟擻膚。解:其各段工作情況為:當 VGS-VTH 0 時,管子導通,此時,若 VDSVGS-VTH 時,管子處于飽與區(qū),漏電流基本保持不變。 龔剝禱釀龕滄婭。線性區(qū):飽與區(qū):10、簡單描述 N 阱 CMOS工藝得主要流程步驟, 畫出 N 阱 CMOS工藝下得 CMOS器件剖面示意圖。(10 分) 欏
15、韻鰻贛嬸辮顯。解:主要工藝流程步驟為:晶圓準備;雜質(zhì)注入擴散;氧化;光刻;腐蝕;淀積;CMOS器件剖面示意圖為:11、分析差分電路中器件不匹配對差分對性能所造成得影響。(5 分)12、 給出下圖電路中得Vout 表達式。(R1=R2) (5 分)13、寫出 NMOS 管構(gòu)成得基本電流鏡在忽略溝道長度調(diào)制情況下得輸出電流I out與參考電流得關(guān)系式I REF 。 (5 分)鄆側(cè)鏷醫(yī)慚頸會。VddM3M4I REFIoutM1M2解:NMOS管構(gòu)成得基本電流鏡Iout /Iref =(w/l)2 /(w/l)114、 圖(a)就是什么結(jié)構(gòu) ?圖 (b)忽略了溝道調(diào)制效應(yīng)與體效應(yīng)。如果體效應(yīng)不能忽略
16、,請畫出 Vin 與 Vout 得關(guān)系曲線,并出解釋。(10 分)櫸弒縟棟趕棧爍。15、 畫出下圖得小信號等效電路,推導Rin 得表達式。 (10 分)16、 什么就是體效應(yīng)?體效應(yīng)會對電路產(chǎn)生什么影響?(5 分)解:理想情況下就是假設(shè)晶體管得襯底與源就是短接得, 實際上兩者并不一定電位相同,當 VB 變得更負時, VTH增加,這種效應(yīng)叫做體效應(yīng)。體效應(yīng)會改變晶體管得閾值電壓。 紳獪禱懼釗齦癇。17、帶有源極負反饋得共源極放大電路相對于基本共源極電路有什么優(yōu)點?(10分)解:由帶有源極負反饋得共源極放大電路得等效跨導表達式得,若 RS1/gm,則 Gm 1/RS, 所以漏電流就是輸入電壓得線性
17、函數(shù)。所以相對于基本共源極電路,帶有源極負反饋得共源極放大電路具有更好得線性。嗩鈣轅漬諉齲鋱。三、計算題1. MOS 管得跨導對于由 MOS 管構(gòu)成得電路性能有重大得影響,試分析以下三種情況,跨導隨著某一個參數(shù)變化, 而其她參數(shù)保持恒定時得特性, 畫出相應(yīng)曲線 颮纏戶掃窺緲蠐。( 1) W/L 不變時, gm 與 (VGS-VTH ) 得變化曲線;( 2) W/L 不變時, gm 與 ID 得變化曲線;( 3) ID 不變時, gm 與 (VGS-VTH ) 得變化曲線。 (共 15 分)2. 對于下圖所示得兩個電路,分別求解并畫出 IX 與晶體管跨導關(guān)于 VX 得函數(shù)曲線草圖, VX 從 0 變化到 1、5 V 。 (20 分) 產(chǎn)聶詢皚儺擻頓。圖( a)解:圖( b) 負鱉軋謝媽巋鏘。3 、下圖就是哪種類型得放大器?有哪些優(yōu)點?寫出其增益表達式。其中(15 分)第 1 題4、畫出帶隙基準得構(gòu)成原理框圖,說明帶隙得含義,并設(shè)計一個帶隙基準實現(xiàn)電路。 (20 分)解:帶隙基準得構(gòu)成原理圖如下圖所示:它就是利用VBE得負溫度系數(shù)與Vt得正溫度系數(shù)相結(jié)合,從而實現(xiàn)0 溫度系數(shù)得電壓參考。根據(jù)以上原理圖,可以得到,因為在室溫下, 然而,我們可以 令,選擇使得, 也就就是即可得到零溫度系數(shù),則此時,剛好等于硅得帶隙能量,所以稱為帶隙基準
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 長江師范學院《管理技能與創(chuàng)新實踐》2023-2024學年第二學期期末試卷
- 桂林旅游學院《微機原理與接口技術(shù)(3)》2023-2024學年第二學期期末試卷
- 蘇州城市學院《書法(一)》2023-2024學年第二學期期末試卷
- 東華理工大學《汽車發(fā)展史》2023-2024學年第二學期期末試卷
- 2025屆四川省新高考教研聯(lián)盟高三上學期八省適應(yīng)性聯(lián)考模擬演練考試(二)歷史試卷
- 合肥城市學院《建筑施工安全》2023-2024學年第二學期期末試卷
- 2024-2025學年上海市松江區(qū)高三上學期期末質(zhì)量監(jiān)控考試歷史試卷
- 長春大學旅游學院《高分子材料改性原理及技術(shù)》2023-2024學年第二學期期末試卷
- 林州建筑職業(yè)技術(shù)學院《化工制圖與AutoCAD》2023-2024學年第二學期期末試卷
- 華東交通大學《中國現(xiàn)當代文學二》2023-2024學年第二學期期末試卷
- 2025年湖北省技能高考(建筑技術(shù)類)《建筑構(gòu)造》模擬練習試題庫(含答案)
- 2025年度養(yǎng)老服務(wù)機構(gòu)場地租賃合同及養(yǎng)老服務(wù)協(xié)議
- 貴州省情知識考試題庫500題(含答案)
- 大學生家長陪讀承諾書
- 安全生產(chǎn)事故調(diào)查與案例分析(第3版)課件 呂淑然 第5章 事故案例評析
- 2023版交安A、B、C證考試題庫含答案
- 樓梯 欄桿 欄板(一)22J403-1
- 勞動法培訓課件
- 2024-2025學年成都市成華區(qū)七年級上英語期末考試題(含答案)
- 2024年05月青海青海省農(nóng)商銀行(農(nóng)信社)系統(tǒng)招考專業(yè)人才筆試歷年參考題庫附帶答案詳解
- 2025年山西杏花村汾酒集團限責任公司人才招聘71名高頻重點提升(共500題)附帶答案詳解
評論
0/150
提交評論