


下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、(二)電子技術(shù)知識作者:日期:(二)電子技術(shù)知識1 晶體管放大器的輸入電阻即為輸出電阻,且等于晶體管的內(nèi)阻。(X)2采用阻容耦合的多級放大電路,前后級的靜態(tài)工作點(diǎn)相互影響。(X)3 采用直接耦合的多級放大電路,前后級的靜態(tài)工作點(diǎn)相互影響。(V)4 分立元件組成的多級放大電路的耦合方式通常采用阻容耦合。(V)5多級放大電路間的耦合方式是指信號的放大關(guān)系。(X)6 .多級放大電路總的電壓放大倍數(shù)等于各級電壓放大倍數(shù)之積。(V)7 多級放大電路總的電壓增益等于各級電壓增益之和。(V)8 .多級放大電路總的輸入電阻等于第一級放大電路的輸入電阻。(V)9. 多級放大電路總的輸出電阻等于第一級放大電路的輸
2、出電阻。(X)10. 直流放大器主要放大直流信號,但也能放大交流信號。(V)11. 克服零點(diǎn)漂移最有效的措施是采用交流負(fù)反饋電路。(X )12. 硅穩(wěn)壓二極管穩(wěn)壓電路只適用于負(fù)載較小的場合,且輸出電壓不能任意調(diào)節(jié)。(V)13. 差動(dòng)輸入級是決定集成運(yùn)算放大器性能最關(guān)鍵的一級,要求本級零點(diǎn)漂移小,共模抑制 比高,輸入阻抗盡可能低。(V)14. 共射極輸出放大電路就是一個(gè)電壓串聯(lián)負(fù)反饋放大電路。(X )15. 非線性失真包括飽和失真、截止失真和交越失真等。(V)16. 放大電路的靜態(tài)工作點(diǎn)過低造成的非線性失真稱為截止失真。(X)17. 射極輸出器是典型的電壓串聯(lián)負(fù)反饋放大電路。(V)18. 負(fù)反饋
3、能改善放大電路的性能指標(biāo),將使放大倍數(shù)增大。(X)19 .集成運(yùn)放電路線性應(yīng)用必須加適當(dāng)?shù)呢?fù)反饋。(V)20.集成運(yùn)放電路只能應(yīng)用于運(yùn)算功能電路。(X )21 .集成運(yùn)放電路非線性應(yīng)用要求開環(huán)或加正反饋。(V)22. 集成運(yùn)放電路非線性應(yīng)用必須加適當(dāng)?shù)呢?fù)反饋。(X )23. OCL功率放大器的主要特點(diǎn)是易于集成化。(V)24. OTL功率放大器的主要特點(diǎn)是易于集成化。(X )25. 集成功率放大器的輸出功率大、效率高。(V)26. RC移相式振蕩電路由兩級放大電路和反饋電路組成。(X )27. RC移相式振蕩電路至少由3級放大電路組成。(V)28. 變壓器反饋式LC振蕩電路很容易起振,且效率較
4、咼。(V)29. 變壓器反饋式LC振蕩電路頻率穩(wěn)定度較高,但波形不夠理想。(X)30. 石英晶體振蕩電路的頻率穩(wěn)定性較咼。(V)31 .并聯(lián)型石英晶體振蕩電路振蕩時(shí)對頻率的信號放大倍數(shù)最小。(X )32 .串聯(lián)型石英晶體振蕩電路振蕩時(shí)對頻率的信號放大倍數(shù)最大。(V)(V)33. 利用三端集成穩(wěn)壓器組成穩(wěn)壓電路,其輸出電壓不能高于穩(wěn)壓器的最高輸出電壓。34. 為了獲得更大的輸出電流,可以把多個(gè)三端集成穩(wěn)壓器直接并聯(lián)使用。(V)35. 三端集成穩(wěn)壓器的輸出電壓有正、負(fù)之分。(V)36. 78XX系列集成穩(wěn)壓器的電阻值可用萬用表 RX Ik檔測得。(V)37. 串聯(lián)型開關(guān)穩(wěn)壓電路中,儲能電感與負(fù)載串
5、聯(lián)。(V)38. 開關(guān)型穩(wěn)壓電路中的調(diào)整管工作在放大狀態(tài)。(X)39. 在集成運(yùn)算放大器中,為減小零點(diǎn)漂移都采用差動(dòng)式放大電路,并利用非線性元件進(jìn)行 溫度補(bǔ)償。(V)40 .數(shù)字電路可分為組合電路和時(shí)序電路兩類。(V)41. 邏輯變量只有0和I兩種數(shù)值,表示事物的兩種對立狀態(tài)。(V)42. 常用基本邏輯門電路的邏輯功能有與、或、非等。 (V)43 .常用邏輯門電路的邏輯功能由基本邏輯門組成。(V)44. 組合邏輯門電路的輸出只與輸入有關(guān)。(V)45. 常用復(fù)合邏輯門電路的邏輯功能有與非、或非、與或非。(X)46. 邏輯電路中,一律用“ 1"表示高電平,用“ 0”表示低電平。(X )4
6、7. 與門的邏輯功能可概括為“有 0出0,有I出1”。( X )48. 組合邏輯電路由門電路組成。(V)49. 與或非門的邏輯關(guān)系表達(dá)式為 Y=A B+C D。( X )50. 邏輯代數(shù)又稱為布爾代數(shù)。(V)51. TTL與門電路正常工作時(shí)能帶動(dòng)同類與非門的最大數(shù)目稱為扇出系數(shù)。(V)52. 組合邏輯電路的常用器件有加法器、計(jì)數(shù)器、編碼器等。(X)53 .組合邏輯電路的典型應(yīng)用有譯碼器及編碼器。(V)54. 優(yōu)先編碼器中,允許幾個(gè)信號同時(shí)加到輸入端,所以,編碼器能同時(shí)對幾個(gè)輸入信號進(jìn) 行編碼。(V)55. 8421BCD碼是最常用的二一進(jìn)制編碼器。(V)56 二十進(jìn)制譯碼器與二一十進(jìn)制編碼器的
7、功能相反。(V)57. 輸出n-1位代碼的二進(jìn)制編碼器,最多可以有 2n個(gè)輸入信號。(X)58. 電子手表常采用分段式數(shù)碼顯示器。(V)59. 液晶顯示器是靠反光來顯示數(shù)字。(V)60. 液晶顯示器中的液晶本身不發(fā)光,只能借助外來光線才能顯示數(shù)碼。(V)61. 數(shù)字式萬用表中使用最多的是半導(dǎo)體數(shù)字顯示器。(X )62. 只用七段筆畫就可以顯示出十進(jìn)位數(shù)中的任何一位數(shù)字。(V)63 .時(shí)序邏輯電路通常由觸發(fā)器等器件構(gòu)成。(V)64. 時(shí)序邏輯電路的輸出不僅與輸入有關(guān),還與原來的狀態(tài)有關(guān)。(V)65. 74LS138是3線一 8線集成譯碼器。(V)66. 74LS139是2線一4線集成譯碼器。(V
8、)67. 集成譯碼器可實(shí)現(xiàn)數(shù)碼顯示功能。(V)68. 帶有控制端的基本譯碼器可以組成數(shù)據(jù)分配器。(X)69. 數(shù)字比較器有三個(gè)輸出端。(V)70. 用一塊十六選一的數(shù)據(jù)選擇器可以實(shí)現(xiàn)任何一個(gè)輸入為四變量的組合邏輯函數(shù)。(V)71 .觸發(fā)器中需具備兩個(gè)穩(wěn)態(tài)功能,不必具有記憶功能。(X )72. 觸發(fā)器的一個(gè)重要作用是構(gòu)成各種形式的計(jì)數(shù)器,用于記憶輸入脈沖的幅度。(X )73. Qn+1表示觸發(fā)器原來所處的狀態(tài),即現(xiàn)態(tài)。(X )74. RS觸發(fā)器具有兩種穩(wěn)定狀態(tài),并具有不定狀態(tài)。(V)75. RS觸發(fā)器可分為基本RS觸發(fā)器和可控RS觸發(fā)器。(V)76. JK觸發(fā)器是在CP脈沖下降沿進(jìn)行狀態(tài)翻轉(zhuǎn)韻觸
9、發(fā)器。(V)77. JK觸發(fā)器兩個(gè)輸入端沒有不定狀態(tài)情況。(V)78. 邊沿觸發(fā)器在CP =1時(shí)接受輸入信號,并在CP的邊沿觸發(fā)翻轉(zhuǎn)。(X )79. D觸發(fā)器具有鎖存數(shù)據(jù)的功能。(V)80. 用D觸發(fā)器組成的數(shù)據(jù)寄存器在寄存數(shù)據(jù)時(shí)必須先清零,然后才能輸入數(shù)據(jù)。(X )81. T觸發(fā)器的特點(diǎn)是:每輸入一個(gè)時(shí)鐘脈沖,就得到一個(gè)輸出脈沖。(X )82 .二進(jìn)制異步減法計(jì)數(shù)器的接法必須把低位觸發(fā)器的Q端與高位觸發(fā)器的CP相連。(X )83. 在譯碼器與熒光數(shù)碼管之間加入的驅(qū)動(dòng)電路,實(shí)際上是一個(gè)RS觸發(fā)器。(X)84. 用N位移位寄存器組成的環(huán)形計(jì)數(shù)器有 2N個(gè)有效狀態(tài)。(V)85. 寄存器的內(nèi)部電路主
10、要是由觸發(fā)器構(gòu)成的。(V)86. 移位寄存器可以將數(shù)碼向左移,也可以將數(shù)碼向右移。(V)87. 集成移位寄存器可實(shí)現(xiàn)左移、右移功能。(V)88. 集成移位寄存器具有清零、保持功能。(V)89 .集成移位寄存器可實(shí)現(xiàn)順序脈沖產(chǎn)生器功能。(V)90. 集成移位寄存器可實(shí)現(xiàn)環(huán)形計(jì)數(shù)器功能。(V)91. 計(jì)數(shù)器是對輸入信號進(jìn)行計(jì)算的電路。(X)92. 同步計(jì)數(shù)器的速度比異步計(jì)數(shù)器的速度要快得多。(V)93 .時(shí)序邏輯電路常用于計(jì)數(shù)器及存儲器電路。(V)94. 計(jì)數(shù)器的內(nèi)部電路主要是由單穩(wěn)態(tài)觸發(fā)器構(gòu)成。(X)95. 集成二一十進(jìn)制計(jì)數(shù)器是二進(jìn)制編碼十進(jìn)制進(jìn)位的電路。(V)96. 集成二一十進(jìn)制計(jì)數(shù)器可以
11、組成任意進(jìn)制計(jì)數(shù)器。(V)97. 可逆計(jì)數(shù)器既能作加法計(jì)數(shù),又能作減法計(jì)數(shù)。(V)98. 凡具有兩個(gè)穩(wěn)定狀態(tài)的器件,都可以構(gòu)成二進(jìn)制計(jì)數(shù)器。(V)99. 按進(jìn)位制不同,計(jì)數(shù)器有二進(jìn)制計(jì)數(shù)器和十進(jìn)制計(jì)數(shù)器。(V)100. 利用時(shí)鐘脈沖去觸發(fā)計(jì)數(shù)器中所有觸發(fā)器,使之發(fā)生狀態(tài)變換的計(jì)數(shù)器,稱為異步計(jì) 數(shù)器。(X)101. 計(jì)數(shù)器是對輸入信號進(jìn)行計(jì)算的電路。(X )102. 555定時(shí)器構(gòu)成的多諧振蕩電路有一個(gè)穩(wěn)定狀態(tài)。(X )103. 555定時(shí)器可以用作產(chǎn)生脈沖和對信號整形的各種電路。(V)104. 555定時(shí)器構(gòu)成的施密特觸發(fā)器具有兩種穩(wěn)定狀態(tài)。(V)105. 石英晶體多諧振蕩器的頻率穩(wěn)定性比
12、TTL與非門RC環(huán)形多諧振蕩器的高。(V)106. 晶閘管觸發(fā)電路必須能夠產(chǎn)生一定功率和寬度的觸發(fā)脈沖信號。(V)107. 晶閘管觸發(fā)電路所產(chǎn)生的觸發(fā)脈沖信號前沿要平緩。(X )108. 鋸齒波觸發(fā)電路由鋸齒波產(chǎn)生與相位控制、脈沖形成與放大、強(qiáng)觸發(fā)與輸出、雙脈沖 產(chǎn)生等四個(gè)環(huán)節(jié)組成。(V)109. 鋸齒波觸發(fā)電路由鋸齒波產(chǎn)生、脈沖形成、強(qiáng)觸發(fā)輸出等三個(gè)環(huán)節(jié)組成。(X )110. 鋸齒波觸發(fā)電路中的鋸齒波是由恒流源對電容器充電以及快速放電產(chǎn)生的。(V)111. 鋸齒波觸發(fā)電路中的鋸齒波是由穩(wěn)定直流電壓源對電容器充電以及快速放電產(chǎn)生的。(X)112. 單相橋式可控整流電路電阻性負(fù)載的輸出電壓波形中
13、沒有負(fù)電壓部分。(V)113. 單相橋式可控整流電路電阻性負(fù)載的輸出電壓波形中一定會有負(fù)電壓部分。(X )114. 單相橋式可控整流電路電阻性負(fù)載的輸出電流波形與輸出電壓波形相似。(V)115. 單相橋式可控整流電路電阻性負(fù)載的輸出電流波形是正弦波的正半周部分。(X )116. 三相半波可控整流電路分為共陰極接法和共陽極接法兩類。(V)117. 三相半波可控整流電路分為半控和全控兩類。(X )118. 三相半波可控整流電路電阻負(fù)載的觸發(fā)延遲角a移相范圍是0°150°。(V)119. 三相半波可控整流電路電阻負(fù)載的觸發(fā)延遲角a移相范圍是0°180 ° o
14、( X)120. 三相半波可控整流電路大電感負(fù)載無續(xù)流管的觸發(fā)延遲角a移相范圍是0°90°(V)121. 三相半波可控整流電路大電感負(fù)載有續(xù)流管的觸發(fā)延遲角a移相范圍是0°90°(X )122.三相半波可控整流電路電阻性負(fù)載的輸出電壓波形在觸發(fā)延遲角0° <a <30的范圍內(nèi)連續(xù)。(V)123.三相半波可控整流電路電阻性負(fù)載的輸出電壓波形在觸發(fā)延遲角0° <a <60的范圍內(nèi)連續(xù)。(X )124.三相半控橋式整流電路由三只晶閘管和三只功率二極管組成。(V)125.三相半控橋式整流電路由六只晶閘管組成。 (X)1
15、26.三相半控橋式整流電路電阻性負(fù)載的觸發(fā)延遲角127.三相半控橋式整流電路電阻性負(fù)載的觸發(fā)延遲角128.三相半控橋式整流電路電感性負(fù)載的觸發(fā)延遲角129.三相半控橋式整流電路電感性負(fù)載的觸發(fā)延遲角移相范圍是0°180°。(V)移相范圍是0°120oo ( X)移相范圍是0°180°o (V)移相范圍是0°90oo ( X)6個(gè)波峰。130.三相橋式可控整流電路電阻性負(fù)載的輸出電壓波形一個(gè)周期內(nèi)有131,三相橋式可控整流電路電阻性負(fù)載的輸出電壓波形一個(gè)周期內(nèi)有3個(gè)波峰。(X)132. 三相橋式可控整流電路電阻性負(fù)載的輸出電流波形與輸出
16、電壓波形相似。(V)133. 三相橋式可控整流電路電阻性負(fù)載的輸出電流波形是一條近似水平線。(X)134. 三相全控橋式整流電路組由三只共陰極晶閘管與三只共陽極晶閘管組成。(V)135. 三相全控橋式整流電路由六只共陰極晶閘管組成136. 三相全控橋式整流電路電阻性負(fù)載的觸發(fā)延遲角137. 三相全控橋式整流電路電阻性負(fù)載的觸發(fā)延遲角(X)a的移相范圍是0°120°。(V)a的移相范圍是0°150°。( X)138. 三相全控橋式整流電路大電感負(fù)載無續(xù)流管的觸發(fā)延遲角a的移相范圍是0°90(V)a的移相范圍是0°120°140. 三相全控橋式可控整流電路電感性負(fù)載,當(dāng)觸發(fā)延遲角a = 90°時(shí),輸出電壓為零。(V)139. 三相全控橋式整流電路大電感負(fù)載無續(xù)流管的觸發(fā)延遲角a = 60°時(shí),輸出電壓為零141. 三相全控橋式可控整流電路電感性負(fù)載,當(dāng)觸發(fā)延遲角(X )142. 三相可控整流觸發(fā)電路調(diào)試時(shí),首先要檢查三相同步電壓是否對稱,再查三相鋸齒波 是否正常,最后檢查輸出雙脈沖的波形。(X )143. 三相可控整流觸發(fā)電
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 國際商法國際貿(mào)易術(shù)語模擬試題
- 環(huán)保行業(yè)表格-
- 自然災(zāi)害頻發(fā)背景下的防汛應(yīng)急管理需求變化
- 生物技術(shù)成果轉(zhuǎn)化合作協(xié)議
- 社會實(shí)踐與實(shí)習(xí)機(jī)會的多元化發(fā)展策略
- 設(shè)備使用情況表格-設(shè)備維護(hù)保養(yǎng)
- 歷史與文化背景下的跨文化交際題集
- 中醫(yī)醫(yī)院發(fā)展現(xiàn)狀及面臨的主要挑戰(zhàn)
- 高職院校創(chuàng)新創(chuàng)業(yè)教育與專業(yè)課程融合分析
- 2025年藝術(shù)治療師考試試題及答案詳解
- 【MOOC】運(yùn)輸包裝-暨南大學(xué) 中國大學(xué)慕課MOOC答案
- 2024ESC心房顫動(dòng)管理指南解讀
- 行政倫理學(xué)-終結(jié)性考核-國開(SC)-參考資料
- 清算結(jié)算效率提升
- 醫(yī)院安保服務(wù)實(shí)施方案
- 廣東省廣州市海珠區(qū)2023-2024學(xué)年六年級下學(xué)期期末考試英語試卷
- 國家專項(xiàng)資金管理辦法
- 人工智能理論知識題庫(含答案)
- (新教材)高中數(shù)學(xué)A版選擇性必修第三冊知識點(diǎn)
- GB/T 4706.53-2024家用和類似用途電器的安全第53部分:坐便器的特殊要求
- 2023年甘肅省蘭州市中考生物真題含解析
評論
0/150
提交評論