QuartusII中文完整教程_第1頁
QuartusII中文完整教程_第2頁
QuartusII中文完整教程_第3頁
QuartusII中文完整教程_第4頁
QuartusII中文完整教程_第5頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、 Quartus II 的使用21 工程建立22 原理圖的輸入53 文本編輯 (verilog)154 波形仿真16Quartus II 的使用在這里,首先用最簡單的實例向讀者展示使用Quartus II軟件的全過程。進入WINDOWS XP后,雙擊Quartus II圖標,屏幕如圖1.1所示。圖 1.1 Quartus II 管理器1.1 工程建立使用 New Project Wizard,可以為工程指定工作目錄、分配工程名稱以及指定最高層設計實體的名稱。 還可以指定要在工程中使用的設計文件、其它源文件、用戶庫和 EDA 工具,以及目標器件系列和器件(也可以讓Quartus II 軟件自動選

2、擇器件)。建立工程的步驟如下:(1) 選擇File菜單下New Project Wizard ,如圖1.2所示。圖 1.2 建立項目的屏幕(2) 輸入工作目錄和項目名稱,如圖1.3所示??梢灾苯舆x擇Finish,以下的設置過程可以在設計過程中完成。圖 1.3 項目目錄和名稱(3) 加入已有的設計文件到項目,可以直接選擇Next,設計文件可以在設計過程中加入,如圖1.4所示。圖 1.4 加入設計文件(4) 選擇設計器件:選擇仿真器和綜合器類型(默認“None”為選擇QuartusII自帶的),選擇目標芯片(開發(fā)板上的芯片類型),如圖1.5所示。圖 1.5 選擇器件(5) 選擇第三方EDA綜合、仿

3、真和時序分析工具(若都不選擇,則使用QuartusII自帶的所有設計工具)如圖1.6所示。圖 1.6 選擇EDA 工具(6) 建立項目完成,顯示項目概要,如圖1.7所示。圖 1.7 項目概要工程建立后,若需要新增設計文件,可以通過 Project /Add_Remove在工程中添加新建立的設計文件,也可以刪除不需要的設計文件。編譯 時將按此選項卡中顯示文件處理。注意:通過工程向導做作的設置都是可以在 Assignments/settings下再進行修改的。1.2 原理圖的輸入原理圖輸入的操作步驟如下:(1) 選擇File 菜單下 New ,新建圖表/原理圖文件,如圖1.8所示。圖 1.8 新建

4、原理圖文件(2) 在圖1.9的空白處雙擊,屏幕如圖1.10所示:(3) 在圖1.10的Symbol Name 輸入編輯框中鍵入名稱,單擊 ok按鈕。此時可看到光標上粘著被選的符號,將其移到合適的位置(參考圖 1.11)單擊鼠標左鍵,使其固定;(4) 重復(2)、(3)步驟,給圖中放一個input、not、output 符號,如圖1.11所示;在圖1.11中,將光標移到右側input右側待連線處單擊鼠標左鍵后,再移動到D觸發(fā)器的左側單擊鼠標左鍵,即可看到在input和D觸發(fā)器之間有一條線生成;圖1.9 空白的圖形編輯器圖1.10 選擇元件符號的屏幕圖1.11 放置所有元件符號的屏幕(5) 重復(

5、4)的方法,完成所有的連線電路如圖1.12所示;(6) 在圖1.12中,雙擊input_name使其襯低變黑后,再鍵入clk,及命名該輸入信號為clk,用相同的方法將輸出信號定義成Q;如圖1.13所示。(7) 在圖1.13中單擊保存按鈕,以默認的try1 文件名保存, 文件后綴為bdf。圖1.12 完成連線后的屏幕圖1.13 完成全部連接線的屏幕(8) 啟動全程編譯:選擇Processing/Start Compilation/單擊編譯器快捷方式按鈕,自動完成分析、排錯、綜合、適配、匯編及時序分析的全過程。編譯過程中,錯誤信息通過下方的信息欄指示(紅色字體)。雙 擊此信息,可以定位到錯誤所在處

6、,改正后在此進行編譯直至排除所有錯誤;編譯成功后,會彈出編譯報告,顯示相關編譯信息。在圖1.8中;圖1.14 完成編譯的屏幕(9) 根據硬件接口設計,對芯片管腳進行綁定。選擇Assignments菜單下Pins選項;(10) 雙擊對應管腳后Location空白框,出現下拉菜單中選擇要綁定的管腳,如圖1.16所示;圖1.16 管腳指定(11) 在圖1.16中完成所有管腳的分配,然后重新編譯項目;(12) 對目標版適配下載,(此處認為實驗板已安裝妥當,有 關安裝方法見實驗板詳細說明)單擊按鈕,屏幕顯示如圖1.17所示;圖1.18 適配下載界面(13) 選擇Hardware Setup ,如圖1.1

7、9所示;圖1.19 下載硬件設置(14) 在圖1.19中選擇添加硬件ByteBlasteMV or ByteBlaster II,如圖1.20所示;圖1.20 添加下載硬件(15) 可以根據需要添加多種硬件于硬件列表中,雙擊可選列表中需要的一種,使其出現在當前選擇硬件欄中(本實驗板采用ByteBlaster II 下載硬件),如圖1.21所示;圖1.21 選擇當前下載硬件(16) 選擇下載模式,本實驗板可采用兩種配置方式,AS模式對配置芯片下載,可以掉電保持,而JTGA模式對FPGA下載,掉電后FPGA信息丟失,每次上電都需要重新配置,如圖1.22所示;圖1.22 選擇下載模式(17) 選擇下

8、載文件和器件,JTAG 模式使用后綴為sof 的文件,AS模式使用后綴為pof的文件,選擇需要進行的操作,分別如圖1.23,圖1.24所示;使用AS模式時,還要設置Assignments 菜單下Device,如圖1.25,選擇圖1.25中Device & Pin Options,如圖1.26,選擇使用的配置芯片,編譯;圖1.23 JTAG下載模式圖1.24 AS下載模式圖1.25 器件選項圖1.25 配置芯片選擇(18) 點擊Start按鍵,開始下載。1.3 文本編輯 (verilog)這一節(jié)中將向讀者簡單介紹如何使用Quartus II軟件進行文本編輯。文本編輯(verilog)的操

9、作如下:(1) 建立我們的project2項目如下圖:圖1.26 建立項目project2(2) 在軟件主窗口單擊File菜單后,單擊New選項,選擇Verilog HDL File選項,如圖1.27所示:圖1.27 新建Verilog HDL文件(3) 單擊OK進入空白的文本編輯區(qū),進行文本編輯,本節(jié)列舉一個D觸發(fā)器的例子,其完成后的屏幕如圖1.28所示;圖1.28 完成編輯后的屏幕(4) V文件名必須與模塊面相同,將dff1.v文件設置為頂層文 件,ProjectSet as Top-level Entity(5) 完成編輯后的步驟與完成原理圖編輯的步驟相同,請參考 1.1節(jié)有關內容。(6

10、) 利用v文件生成原理圖模塊。在v文件編輯界面中,FileCreat/UpdateCreat Symbol Files for Curent File.1.4 波形仿真下面以1.2節(jié)中project2為例,介紹使用Quartus II 軟件自帶的仿真器進行波形仿真的步驟。(1) 打開project2 項目,新建波形仿真文件,如圖1.29;圖1.29 新建矢量波形文件(2) 在建立的波形文件左側一欄中,點擊鼠標右鍵,在彈出菜單中選擇 Insert Node or Bus,如圖1.30所示;圖1.29 矢量波形文件節(jié)點加入(3) 在出現的圖1.30中,選擇Node Finder,將打開Node Finder 對話框,本試驗對輸入輸出的管腳信號進行仿真,所以在Filter 中選擇 Pins:all,點擊List 按鈕,如圖1.31所示;圖1.30 節(jié)點加入工具框圖1.31 Node Finder 對話框(4) 在圖1.31左欄中選擇需要進行仿真的端口通過中間的按鈕加入到右欄中,點擊OK,端口加入到波形文件中,如圖1.32;圖1.32 加入仿真節(jié)點后的波形圖 (5) 在圖1.32中,選擇一段波形,通過左邊的設置工具條,給出需要的值,設置完成激勵波形,保存后如圖1.33所示;圖1.33 設置好激勵波形的波形文件 (6) 設置為功能仿真:AssignmentTiming Analys

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論