m序列Simulink仿真實現(xiàn)_第1頁
m序列Simulink仿真實現(xiàn)_第2頁
m序列Simulink仿真實現(xiàn)_第3頁
m序列Simulink仿真實現(xiàn)_第4頁
m序列Simulink仿真實現(xiàn)_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、m序列Simulink仿真Verilog實現(xiàn)1.4階m序列生成器Simulink模型如下:其中,可以在Unit Delay屬性中設置初始值為1000,由于Unit Delay輸出為double,所以要將其轉(zhuǎn)為Boolean以便進行模二加運算,使用XOR實現(xiàn)。下面分別是最后一級和所有級的輸出波形,可以看出,與上面的是一致的。Verilog實現(xiàn)timescale 1ns / 1ps/ Company:/ Engineer:/ Create Date: 11:02:17 05/01/2012/ Design Name:/ Module Name: PNcode/ Project Name:/modu

2、le PNcode(clk,rst,PNstate,PNout);input clk;input rst;output PNstate;output PNout;/ PN code n = 4, f(x) = 1 + x + x4parameter order = 4;reg PNout = 0;reg order-1 : 0 PNstate = 0;always (posedge clk)if(rst = 1)beginPNout = 0;PNstate = 4b1000; / PN seed = b1000endelsebeginPNout = PNstate0;PNstate = PNs

3、tate3+PNstate0, PNstate3:1;endendmodule測試文件:timescale 1ns / 1ps/ Company:/ Engineer:/ Create Date: 14:37:43 05/01/2012/ Design Name: PNcode/ Module Name: E:/me/CAST/Project/FPGAcomm/PNcode/PNcode_tb.v/ Project Name: PNcode/module PNcode_tb;/ Inputsreg clk;reg rst;/ Outputswire 3:0 PNstate;wire PNout;/ Instantiate the Unit Under Test (UUT)PNcode uut (.clk(clk),.rst(rst),.PNstate(PNstate),.PNout(PNout);initial begin/ Initialize Inputsclk = 0;rst = 1;/ Wait 100 ns for global reset to finish#100;rst = 0;/ Add stimulus hereendalways beginforever #10 clk = !clk;endendmoduleclk使用一個單獨的alway

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論