版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、4.1 概述概述4.2 ISA總線總線4.3 PCI總線總線第第4章章 總線總線4.1 概述概述總線總線是計(jì)算機(jī)中連接各部件的一組公共通信線。是計(jì)算機(jī)中連接各部件的一組公共通信線。F總線的基本概念總線的基本概念1970年年DEC公司公司PDP-11小型計(jì)算機(jī)首次采用總線技術(shù)。小型計(jì)算機(jī)首次采用總線技術(shù)。總線結(jié)構(gòu)的優(yōu)點(diǎn):總線結(jié)構(gòu)的優(yōu)點(diǎn):便于采用模塊化結(jié)構(gòu)設(shè)計(jì)方法,簡(jiǎn)化系統(tǒng)設(shè)計(jì)便于采用模塊化結(jié)構(gòu)設(shè)計(jì)方法,簡(jiǎn)化系統(tǒng)設(shè)計(jì)標(biāo)準(zhǔn)總線得到各廠商的支持,便于開(kāi)發(fā)相互兼容標(biāo)準(zhǔn)總線得到各廠商的支持,便于開(kāi)發(fā)相互兼容的硬件板卡和軟件的硬件板卡和軟件模塊結(jié)構(gòu)便于系統(tǒng)的擴(kuò)充和升級(jí)模塊結(jié)構(gòu)便于系統(tǒng)的擴(kuò)充和升級(jí)便于故障診斷
2、和維修便于故障診斷和維修.F總線的基本概念總線的基本概念微型計(jì)算機(jī)自誕生以來(lái)一直采用總線結(jié)構(gòu)微型計(jì)算機(jī)自誕生以來(lái)一直采用總線結(jié)構(gòu)總線速度是微機(jī)性能的主要指標(biāo)之一總線速度是微機(jī)性能的主要指標(biāo)之一目前在微型計(jì)算機(jī)系統(tǒng)中常把總線作為一個(gè)獨(dú)立的目前在微型計(jì)算機(jī)系統(tǒng)中常把總線作為一個(gè)獨(dú)立的部件看待部件看待微機(jī)系統(tǒng)中的微機(jī)系統(tǒng)中的I/O接口本質(zhì)上是接口本質(zhì)上是I/O設(shè)備與微機(jī)系統(tǒng)設(shè)備與微機(jī)系統(tǒng)總線的接口總線的接口F總線的基本概念總線的基本概念按總線傳送信息的類別,可以把總線分成控制總線、按總線傳送信息的類別,可以把總線分成控制總線、地址總線和數(shù)據(jù)總線。地址總線和數(shù)據(jù)總線。總線也包括電源線和地線。總線也包括
3、電源線和地線。F總線的基本概念總線的基本概念控制總線控制總線控制總線上傳送一個(gè)部件對(duì)另一個(gè)部件的控制信號(hào)。控制總線上傳送一個(gè)部件對(duì)另一個(gè)部件的控制信號(hào)。在總線上,可以控制其他部件的部件稱為總線主控在總線上,可以控制其他部件的部件稱為總線主控或或主控主控(bus master),被控部件稱為,被控部件稱為從控從控(slave)根據(jù)不同的使用意義,有的為雙向根據(jù)不同的使用意義,有的為雙向, 有的為三態(tài),有的為三態(tài),有的非三態(tài)有的非三態(tài)F總線的基本概念總線的基本概念地址總線地址總線地址總線上傳送地址信號(hào),總線主控用地址信號(hào)地址總線上傳送地址信號(hào),總線主控用地址信號(hào)指定其需要訪問(wèn)的部件(如外設(shè)、存儲(chǔ)器
4、單元)。指定其需要訪問(wèn)的部件(如外設(shè)、存儲(chǔ)器單元)??偩€主控發(fā)出地址信號(hào)后,總線上的所有部件均總線主控發(fā)出地址信號(hào)后,總線上的所有部件均感受到該地址信號(hào),但只有經(jīng)過(guò)譯碼電路選中的感受到該地址信號(hào),但只有經(jīng)過(guò)譯碼電路選中的部件才接收主控的控制信號(hào),并與之通信。部件才接收主控的控制信號(hào),并與之通信。地址總線是單向的,即地址信號(hào)只能由總線主控地址總線是單向的,即地址信號(hào)只能由總線主控至從控。地址總線也是三態(tài)的,非主控部件不能至從控。地址總線也是三態(tài)的,非主控部件不能驅(qū)動(dòng)地址總線。驅(qū)動(dòng)地址總線。F總線的基本概念總線的基本概念數(shù)據(jù)總線數(shù)據(jù)總線數(shù)據(jù)總線上傳送數(shù)據(jù)信息,數(shù)據(jù)總線是雙向的,數(shù)據(jù)總線上傳送數(shù)據(jù)信
5、息,數(shù)據(jù)總線是雙向的,數(shù)據(jù)信息可由主控至從控(寫(xiě)),也可由從控至數(shù)據(jù)信息可由主控至從控(寫(xiě)),也可由從控至主控(讀)。主控(讀)。數(shù)據(jù)總線是三態(tài)的,未被地址信號(hào)選中的部件,數(shù)據(jù)總線是三態(tài)的,未被地址信號(hào)選中的部件,不驅(qū)動(dòng)數(shù)據(jù)總線(其數(shù)據(jù)引腳為高阻)。不驅(qū)動(dòng)數(shù)據(jù)總線(其數(shù)據(jù)引腳為高阻)。數(shù)據(jù)總線的根數(shù)稱為總線的寬度。數(shù)據(jù)總線的根數(shù)稱為總線的寬度。16位總線,指位總線,指其數(shù)據(jù)總線為其數(shù)據(jù)總線為16根。根。F總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)計(jì)算機(jī)的總線系統(tǒng)由處于計(jì)算機(jī)系統(tǒng)不同層次上的若計(jì)算機(jī)的總線系統(tǒng)由處于計(jì)算機(jī)系統(tǒng)不同層次上的若干總線組成:干總線組成:CPU總線、系統(tǒng)總線、局部總線、外部總線、系統(tǒng)總
6、線、局部總線、外部總線??偩€。CPU總線總線CPU、RAM、ROM、控制芯片組等芯片之間的、控制芯片組等芯片之間的信號(hào)連接關(guān)系稱為信號(hào)連接關(guān)系稱為CPU總線,包括控制總線、地總線,包括控制總線、地址總線和數(shù)據(jù)總線址總線和數(shù)據(jù)總線CPU總線實(shí)現(xiàn)了總線實(shí)現(xiàn)了CPU與主存儲(chǔ)器、與主存儲(chǔ)器、Cache、控制、控制芯片組、以及多個(gè)芯片組、以及多個(gè)CPU之間的連接,并提供了與之間的連接,并提供了與系統(tǒng)總線的接口系統(tǒng)總線的接口F總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)CPU總線總線CPU總線針對(duì)具體處理器設(shè)計(jì),因此沒(méi)有統(tǒng)一的總線針對(duì)具體處理器設(shè)計(jì),因此沒(méi)有統(tǒng)一的規(guī)范。規(guī)范。系統(tǒng)總線系統(tǒng)總線系統(tǒng)總線為主機(jī)系統(tǒng)與外圍設(shè)備之
7、間的通信通道。系統(tǒng)總線為主機(jī)系統(tǒng)與外圍設(shè)備之間的通信通道。在主板上,系統(tǒng)總線表現(xiàn)為與擴(kuò)展插槽相連接的在主板上,系統(tǒng)總線表現(xiàn)為與擴(kuò)展插槽相連接的一組邏輯電路和導(dǎo)線,所以系統(tǒng)總線也叫一組邏輯電路和導(dǎo)線,所以系統(tǒng)總線也叫I/O通道通道總線總線系統(tǒng)總線必須有統(tǒng)一的標(biāo)準(zhǔn),以便按標(biāo)準(zhǔn)設(shè)計(jì)各系統(tǒng)總線必須有統(tǒng)一的標(biāo)準(zhǔn),以便按標(biāo)準(zhǔn)設(shè)計(jì)各類適配卡類適配卡ISA、EISA、MCA、VESA、 PCI、AGPF總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)系統(tǒng)總線系統(tǒng)總線ISA:Industry Standard Architecture工業(yè)標(biāo)準(zhǔn)體工業(yè)標(biāo)準(zhǔn)體系結(jié)構(gòu),系結(jié)構(gòu),16位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率8MB/sMC
8、A:Micro Channel Architecture微通道體系結(jié)微通道體系結(jié)構(gòu),構(gòu), 32位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率40MB/sEISA:Extended Industry Standard Architecture擴(kuò)擴(kuò)展工業(yè)標(biāo)準(zhǔn)體系結(jié)構(gòu),展工業(yè)標(biāo)準(zhǔn)體系結(jié)構(gòu),32位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率33MB/sVESA:Video Electronic Standard Association視頻視頻電子標(biāo)準(zhǔn)協(xié)會(huì)。電子標(biāo)準(zhǔn)協(xié)會(huì)。 VESA總線也稱為總線也稱為VL-bus(VESA Local Bus), 32位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率133MB/
9、sF總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)系統(tǒng)總線系統(tǒng)總線PCI:Peripheral Component外部設(shè)備互連。外部設(shè)備互連。32/64位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率位標(biāo)準(zhǔn)總線,數(shù)據(jù)傳輸率132MB/sAGP:Accelerated Graphics Port加速圖形接口,加速圖形接口, 專為提高視頻帶寬而設(shè)計(jì)的總線規(guī)范。它是點(diǎn)對(duì)點(diǎn)連專為提高視頻帶寬而設(shè)計(jì)的總線規(guī)范。它是點(diǎn)對(duì)點(diǎn)連接,連接控制芯片組和接,連接控制芯片組和AGP顯示卡,因此嚴(yán)格說(shuō)顯示卡,因此嚴(yán)格說(shuō)AGP不能稱為總線,而是一種接口標(biāo)準(zhǔn)不能稱為總線,而是一種接口標(biāo)準(zhǔn)F總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)局部總線局部總線用于主機(jī)內(nèi)部特定子系統(tǒng)之間的緊密連
10、接,設(shè)置局部用于主機(jī)內(nèi)部特定子系統(tǒng)之間的緊密連接,設(shè)置局部總線的目的是為了提高總線的目的是為了提高CPU與高帶寬占用部件(如顯與高帶寬占用部件(如顯卡)之間的數(shù)據(jù)傳輸速率卡)之間的數(shù)據(jù)傳輸速率PCI、VESA、AGP為局部總線為局部總線F總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)外部總線外部總線用來(lái)提供用來(lái)提供I/O設(shè)備與系統(tǒng)中其他部件間的公共通信通路。設(shè)備與系統(tǒng)中其他部件間的公共通信通路。外部總線標(biāo)準(zhǔn)化程度最高,適用各種處理器。外部總線標(biāo)準(zhǔn)化程度最高,適用各種處理器。SCSI小型計(jì)算機(jī)系統(tǒng)互連小型計(jì)算機(jī)系統(tǒng)互連USB通用串行總線通用串行總線外部總線本質(zhì)上應(yīng)該算作主機(jī)與外設(shè)的接口外部總線本質(zhì)上應(yīng)該算作主機(jī)與
11、外設(shè)的接口F總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)F總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)82439TX System Controller (MTXC) 82371AB PCI ISA IDE Xcelerator (PIIX4)F總線的層次結(jié)構(gòu)總線的層次結(jié)構(gòu)4.2 ISA總線總線支持支持8位位ISA卡和卡和16位位ISA卡卡F8位位ISA總線接口總線接口8位位ISA總線也稱為總線也稱為PC總線或總線或XT總線總線共有共有62引腳,其中,數(shù)據(jù)線引腳,其中,數(shù)據(jù)線8根、地址線根、地址線20根、控根、控制線制線21根、狀態(tài)線根、狀態(tài)線2根,還有時(shí)鐘、電源、地線根,還有時(shí)鐘、電源、地線F8位位ISA總線接口總線接口地
12、址線地址線A19A0存儲(chǔ)器地址存儲(chǔ)器地址A19A0,最大存儲(chǔ)器,最大存儲(chǔ)器1M。I/O地址地址A15A0,最大,最大64K,在,在PC及及XT機(jī)上實(shí)際使機(jī)上實(shí)際使用用A9A0,I/O范圍為范圍為000003FFH。F8位位ISA總線接口總線接口數(shù)據(jù)線數(shù)據(jù)線D7D0控制線控制線 21條條F8位位ISA總線接口總線接口AEN:Address Enable,地址允許信號(hào),地址允許信號(hào) PC總線可由總線可由CPU或或DMA控制器控制,當(dāng)控制器控制,當(dāng)DMAC控制控制總線時(shí),它產(chǎn)生總線時(shí),它產(chǎn)生AEN信號(hào),用于禁止信號(hào),用于禁止CPU控制總線??刂瓶偩€。即:即:控制線控制線 21條條F8位位ISA總線接
13、口總線接口ALE:Address Latch Enable,地址鎖存允許,地址鎖存允許 在在ALE的下降沿鎖存來(lái)自的下降沿鎖存來(lái)自CPU的地址信號(hào)的地址信號(hào)讀讀/寫(xiě)信號(hào)寫(xiě)信號(hào) 控制線控制線 21條條F8位位ISA總線接口總線接口IRQ7IRQ2:中斷請(qǐng)求信號(hào):中斷請(qǐng)求信號(hào) 總線上的設(shè)備通過(guò)總線上的設(shè)備通過(guò)IRQ7IRQ2向主板上的中斷控制向主板上的中斷控制器器8259發(fā)出中斷請(qǐng)求,發(fā)出中斷請(qǐng)求,IRQ7IRQ2對(duì)應(yīng)對(duì)應(yīng)8259的引腳的引腳IR7IR2。8259的的8個(gè)請(qǐng)求輸入端個(gè)請(qǐng)求輸入端IR7IR0中中IRQ0被主板上的系被主板上的系統(tǒng)定時(shí)器占用、統(tǒng)定時(shí)器占用、IRQ1被鍵盤(pán)占用,因此,被鍵
14、盤(pán)占用,因此,IRQ0和和IRQ1不在不在PC總線上出現(xiàn)總線上出現(xiàn)控制線控制線 21條條F8位位ISA總線接口總線接口DRQ3DRQ1:DMA請(qǐng)求信號(hào)請(qǐng)求信號(hào) DMA控制器控制器8237有四個(gè)通道,允許四個(gè)設(shè)備請(qǐng)求進(jìn)行有四個(gè)通道,允許四個(gè)設(shè)備請(qǐng)求進(jìn)行DMA傳送,但通道傳送,但通道0用于用于DRAM刷新,因此,刷新,因此,DRQ0和和 不在不在PC總線上出現(xiàn)總線上出現(xiàn): DMA響應(yīng)信號(hào)響應(yīng)信號(hào)控制線控制線 21條條F8位位ISA總線接口總線接口T/C:計(jì)數(shù)結(jié)束信號(hào):計(jì)數(shù)結(jié)束信號(hào) 一次一次DMA請(qǐng)求可傳送多個(gè)字節(jié),當(dāng)任一請(qǐng)求可傳送多個(gè)字節(jié),當(dāng)任一DMA通道傳送通道傳送結(jié)束時(shí),結(jié)束時(shí),T/C上出現(xiàn)高
15、電平。上出現(xiàn)高電平。Reset Drv:系統(tǒng)總清信號(hào):系統(tǒng)總清信號(hào) 控制線控制線 21條條F8位位ISA總線接口總線接口 I/O通道奇偶校驗(yàn)信號(hào)。當(dāng)通道奇偶校驗(yàn)信號(hào)。當(dāng)I/O通道上的設(shè)通道上的設(shè)備或存儲(chǔ)器的奇偶校驗(yàn)有錯(cuò)時(shí),該信號(hào)有效。備或存儲(chǔ)器的奇偶校驗(yàn)有錯(cuò)時(shí),該信號(hào)有效。 I/O通道準(zhǔn)備好信號(hào)。該信號(hào)為低電平時(shí)通道準(zhǔn)備好信號(hào)。該信號(hào)為低電平時(shí)(未準(zhǔn)備好),使(未準(zhǔn)備好),使CPU或或DMA插入等待周期。插入等待周期。F16位位ISA總線接口總線接口在在IBM PC/AT(80286)機(jī)上首先使用,故又稱為)機(jī)上首先使用,故又稱為AT總線,在總線,在8位位PC總線上擴(kuò)展而成總線上擴(kuò)展而成F16
16、位位ISA總線接口總線接口16位位ISA總線在擴(kuò)展總線在擴(kuò)展PC總線時(shí),保留了原總線時(shí),保留了原62芯芯PC總總線信號(hào)的大部分定義,僅做了少量更改線信號(hào)的大部分定義,僅做了少量更改F16位位ISA總線接口總線接口在擴(kuò)展的在擴(kuò)展的36芯插座上,芯插座上,ISA重新定義了部分信號(hào)重新定義了部分信號(hào)24位地址信號(hào),允許最大存儲(chǔ)器位地址信號(hào),允許最大存儲(chǔ)器16MSD15SD0:16位數(shù)據(jù)信號(hào)位數(shù)據(jù)信號(hào)SBHE:總線高字節(jié)允許:總線高字節(jié)允許IRQ15、IRQ14、IRQ12、IRQ11、IRQ10AT機(jī)上使用機(jī)上使用2片中斷控制器片中斷控制器8259(主片和從(主片和從片),可有片),可有15級(jí)中斷請(qǐng)
17、求級(jí)中斷請(qǐng)求F16位位ISA總線接口總線接口DMA請(qǐng)求請(qǐng)求/響應(yīng)線響應(yīng)線F16位位ISA總線接口總線接口存儲(chǔ)器讀存儲(chǔ)器讀/寫(xiě)信號(hào)寫(xiě)信號(hào)16位訪問(wèn)周期信號(hào)位訪問(wèn)周期信號(hào)指出當(dāng)前傳送的是16位總線周期總線主控總線主控當(dāng)DMA控制器使用總線期間, 為低電平8.3 PCI總線總線FPCI總線的引腳總線的引腳PCI總線支持總線支持32位和位和64位接口卡,位接口卡,64位卡有位卡有94個(gè)接插個(gè)接插點(diǎn),點(diǎn),32位卡僅有接插點(diǎn)位卡僅有接插點(diǎn)162 -| PCI Component Side (side B) | | | optional | _ mandatory 32-bit pins 64-bit pi
18、ns _|_| |-|-| b01 b11 b14 b49 b52 b62 b63 b94微機(jī)系統(tǒng)采用微機(jī)系統(tǒng)采用98+22邊緣接插件邊緣接插件4.3 PCI總線總線FPCI總線的引腳總線的引腳系統(tǒng)信號(hào)系統(tǒng)信號(hào)CLK:系統(tǒng)時(shí)鐘信號(hào)。為所有處理提供定時(shí),系統(tǒng)時(shí)鐘信號(hào)。為所有處理提供定時(shí),在時(shí)鐘的上升沿采樣總線上各信號(hào)線的信號(hào)。在時(shí)鐘的上升沿采樣總線上各信號(hào)線的信號(hào)。 CLK的頻率稱為的頻率稱為PCI總線的工作頻率,為總線的工作頻率,為33MHz。 RST # :復(fù)位信號(hào)。用來(lái)使復(fù)位信號(hào)。用來(lái)使PCI所有的特殊寄存所有的特殊寄存器、定序器和信號(hào)恢復(fù)初始狀態(tài)。器、定序器和信號(hào)恢復(fù)初始狀態(tài)。4.3 P
19、CI總線總線FPCI總線的引腳總線的引腳地址和數(shù)據(jù)信號(hào)地址和數(shù)據(jù)信號(hào) AD31:00 地址和數(shù)據(jù)共用相同的地址和數(shù)據(jù)共用相同的PCI引腳。引腳。一個(gè)一個(gè)PCI總線傳輸事務(wù)包含了一個(gè)地址信號(hào)期和總線傳輸事務(wù)包含了一個(gè)地址信號(hào)期和接著的一個(gè)接著的一個(gè)(或多個(gè)或多個(gè))數(shù)據(jù)期。數(shù)據(jù)期。PCI總線支持猝發(fā)讀總線支持猝發(fā)讀寫(xiě)功能。寫(xiě)功能。C/BE3:00 總線命令和字節(jié)使能信號(hào)。在地總線命令和字節(jié)使能信號(hào)。在地址期址期,C/BE3:0#定義總線命令定義總線命令;在數(shù)據(jù)在數(shù)據(jù)期期,C/BE3:0#用作字節(jié)使能。用作字節(jié)使能。 PAR 奇偶校驗(yàn)信號(hào)。它通過(guò)奇偶校驗(yàn)信號(hào)。它通過(guò) AD31:00 和和C/BE3:
20、0進(jìn)行奇偶校驗(yàn)進(jìn)行奇偶校驗(yàn)4.3 PCI總線總線FPCI總線的引腳總線的引腳接口控制信號(hào)接口控制信號(hào) FRAME#:當(dāng)一個(gè)主控設(shè)備請(qǐng)求總線時(shí),采樣當(dāng)一個(gè)主控設(shè)備請(qǐng)求總線時(shí),采樣 FRAME#、 IRDY# ,若均為無(wú)效電平,并且同一時(shí)鐘,若均為無(wú)效電平,并且同一時(shí)鐘的上升沿的上升沿GNT#為有效電平,就認(rèn)定以獲得總線控制權(quán)。為有效電平,就認(rèn)定以獲得總線控制權(quán)。 在主控設(shè)備發(fā)起傳輸時(shí),將在主控設(shè)備發(fā)起傳輸時(shí),將FRAME#驅(qū)動(dòng)為有效電驅(qū)動(dòng)為有效電平,并一直保持,直到開(kāi)始傳輸最后一個(gè)數(shù)據(jù)時(shí)將平,并一直保持,直到開(kāi)始傳輸最后一個(gè)數(shù)據(jù)時(shí)將FRAME#驅(qū)動(dòng)為無(wú)效電平。驅(qū)動(dòng)為無(wú)效電平。IRDY# :主設(shè)備
21、準(zhǔn)備好信號(hào)。當(dāng)與主設(shè)備準(zhǔn)備好信號(hào)。當(dāng)與 TRDY# 同時(shí)有同時(shí)有效時(shí)效時(shí),數(shù)據(jù)能完整傳輸。在寫(xiě)周期數(shù)據(jù)能完整傳輸。在寫(xiě)周期,IRDY# 指出數(shù)據(jù)已在指出數(shù)據(jù)已在AD31:00上上;在讀周期在讀周期,IRDY#指示主控器準(zhǔn)備接收數(shù)指示主控器準(zhǔn)備接收數(shù)據(jù)。據(jù)。 接口控制信號(hào)接口控制信號(hào) TRDY# :從設(shè)備準(zhǔn)備好信號(hào)。預(yù)示從設(shè)備準(zhǔn)備完成從設(shè)備準(zhǔn)備好信號(hào)。預(yù)示從設(shè)備準(zhǔn)備完成當(dāng)前的數(shù)據(jù)傳輸。在讀周期當(dāng)前的數(shù)據(jù)傳輸。在讀周期,TRDY#指示數(shù)據(jù)變量已在指示數(shù)據(jù)變量已在AD31:0中中;在寫(xiě)周期在寫(xiě)周期,指示從設(shè)備準(zhǔn)備好接收數(shù)據(jù)指示從設(shè)備準(zhǔn)備好接收數(shù)據(jù) STOP# :從設(shè)備要求主設(shè)備停止當(dāng)前數(shù)據(jù)傳送。從設(shè)
22、備要求主設(shè)備停止當(dāng)前數(shù)據(jù)傳送。 LOCK# :鎖定信號(hào)。用于鎖定目標(biāo)存儲(chǔ)器地址。鎖定信號(hào)。用于鎖定目標(biāo)存儲(chǔ)器地址。 IDSEL: 初始化設(shè)備選擇。在參數(shù)配置讀寫(xiě)傳輸期初始化設(shè)備選擇。在參數(shù)配置讀寫(xiě)傳輸期間間,用作設(shè)備配置寄存器的片選信號(hào)。用作設(shè)備配置寄存器的片選信號(hào)。 DEVSEL:設(shè)備選擇信號(hào)。該信號(hào)有效時(shí)設(shè)備選擇信號(hào)。該信號(hào)有效時(shí), 表明總線表明總線上某設(shè)備被選中。上某設(shè)備被選中。 4.3 PCI總線總線FPCI總線的引腳總線的引腳仲裁信號(hào)仲裁信號(hào) REQ# :總線占用請(qǐng)求信號(hào)。任何主控器都有它自總線占用請(qǐng)求信號(hào)。任何主控器都有它自己的己的REQ#信號(hào)。信號(hào)。 SERR# :總線占用允許信
23、號(hào)總線占用允許信號(hào),指明總線占用請(qǐng)求已指明總線占用請(qǐng)求已被響應(yīng)。任何主設(shè)備都有自己的被響應(yīng)。任何主設(shè)備都有自己的GNT#。 4.3 PCI總線總線FPCI總線的引腳總線的引腳F總線命令總線命令 總線命令在地址期總線命令在地址期 C/BE3:0#線有效時(shí)被譯碼,表線有效時(shí)被譯碼,表明事務(wù)的類型明事務(wù)的類型0000 中斷確認(rèn)中斷確認(rèn) 中斷識(shí)別命令中斷識(shí)別命令 0001 特殊周期特殊周期 提供在提供在PCI上的簡(jiǎn)單廣播機(jī)制上的簡(jiǎn)單廣播機(jī)制 0010 I/O讀讀 從從I/O口地址中讀數(shù)據(jù)口地址中讀數(shù)據(jù) 0011 I/O寫(xiě)寫(xiě) 向向I/O地址空間寫(xiě)數(shù)據(jù)地址空間寫(xiě)數(shù)據(jù)0110 存儲(chǔ)器讀存儲(chǔ)器讀 從內(nèi)存空間中
24、讀出數(shù)據(jù)從內(nèi)存空間中讀出數(shù)據(jù) 0111 存儲(chǔ)器寫(xiě)存儲(chǔ)器寫(xiě) 向內(nèi)存空間寫(xiě)入數(shù)據(jù)向內(nèi)存空間寫(xiě)入數(shù)據(jù) 1100 多重存儲(chǔ)器讀多重存儲(chǔ)器讀 只要只要FRAME#有效有效,就應(yīng)保持存器就應(yīng)保持存器 管道連續(xù)管道連續(xù), 以便大量傳輸數(shù)據(jù)以便大量傳輸數(shù)據(jù) F數(shù)據(jù)傳輸數(shù)據(jù)傳輸數(shù)據(jù)傳輸由啟動(dòng)方(主控)和目標(biāo)方(從控)共同完成數(shù)據(jù)傳輸由啟動(dòng)方(主控)和目標(biāo)方(從控)共同完成所有事件在時(shí)鐘下降沿同步,在時(shí)鐘上升沿對(duì)信號(hào)線采樣所有事件在時(shí)鐘下降沿同步,在時(shí)鐘上升沿對(duì)信號(hào)線采樣F數(shù)據(jù)傳輸數(shù)據(jù)傳輸a. 總線主控設(shè)備獲得總線控制權(quán)后,將總線主控設(shè)備獲得總線控制權(quán)后,將FRAME#驅(qū)動(dòng)至驅(qū)動(dòng)至有效電平,開(kāi)始此次傳輸。同時(shí)啟動(dòng)方將目標(biāo)設(shè)備的地有效電平,開(kāi)始此次傳輸。同時(shí)啟動(dòng)方將目標(biāo)設(shè)備的地址放在址放在AD總線上,命令放在總線上,命令放在C/BE#線上線上b. 目標(biāo)設(shè)備從地址總線上識(shí)別出目標(biāo)設(shè)備從地址總線上識(shí)別出c. 啟動(dòng)方停止啟動(dòng)啟動(dòng)方停止啟動(dòng)AD總線,同時(shí)改變總線,同時(shí)改變C/BE#線上的信線上的信號(hào),并驅(qū)動(dòng)號(hào),并驅(qū)動(dòng)IRDY#至有效電平,表示已作好接收數(shù)據(jù)的至有效電平,表示已作好接收數(shù)據(jù)的準(zhǔn)備準(zhǔn)備F數(shù)據(jù)傳輸數(shù)據(jù)傳輸d. 目標(biāo)設(shè)備將目標(biāo)設(shè)備將DEVSEL#驅(qū)動(dòng)至有效電平,將被請(qǐng)求的驅(qū)動(dòng)至有效電平,將被請(qǐng)求的數(shù)據(jù)放在數(shù)據(jù)放在AD總線上,并將總線上,并將T
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 二零二五年度危險(xiǎn)品運(yùn)輸與安全裝卸協(xié)議3篇
- 專業(yè)水泥購(gòu)銷協(xié)議規(guī)范版B版
- 二零二五年度電子商務(wù)平臺(tái)建設(shè)與運(yùn)營(yíng)管理協(xié)議2篇
- 專項(xiàng)融資委托代理協(xié)議(2024版)版A版
- 個(gè)人借款抵押車復(fù)雜合同(2024版)2篇
- 二零二五年度城市綜合體項(xiàng)目投資合作協(xié)議5篇
- 專業(yè)短視頻攝制服務(wù)合同(2024年)3篇
- 2025年度生物制藥研發(fā)與市場(chǎng)推廣合作協(xié)議2篇
- 2025年度廠房物業(yè)管理與能源審計(jì)服務(wù)協(xié)議4篇
- 2025年度廠區(qū)生態(tài)景觀綠化養(yǎng)護(hù)服務(wù)合同樣本4篇
- 2024版?zhèn)€人私有房屋購(gòu)買合同
- 2025年山東光明電力服務(wù)公司招聘筆試參考題庫(kù)含答案解析
- 《神經(jīng)發(fā)展障礙 兒童社交溝通障礙康復(fù)規(guī)范》
- 2025年中建六局二級(jí)子企業(yè)總經(jīng)理崗位公開(kāi)招聘高頻重點(diǎn)提升(共500題)附帶答案詳解
- 2024年5月江蘇省事業(yè)單位招聘考試【綜合知識(shí)與能力素質(zhì)】真題及答案解析(管理類和其他類)
- 注漿工安全技術(shù)措施
- 《食品與食品》課件
- 2024年世界職業(yè)院校技能大賽“食品安全與質(zhì)量檢測(cè)組”參考試題庫(kù)(含答案)
- 讀書(shū)分享會(huì)《白夜行》
- 2023上海高考英語(yǔ)詞匯手冊(cè)單詞背誦默寫(xiě)表格(復(fù)習(xí)必背)
- 人民軍隊(duì)歷史與優(yōu)良傳統(tǒng)(2024)學(xué)習(xí)通超星期末考試答案章節(jié)答案2024年
評(píng)論
0/150
提交評(píng)論