模擬電路筆試及面試問題_第1頁
模擬電路筆試及面試問題_第2頁
模擬電路筆試及面試問題_第3頁
模擬電路筆試及面試問題_第4頁
模擬電路筆試及面試問題_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

模電1基霍定的容什?仕微子)a。基爾霍夫電流:在電路的任一節(jié)點,流入、流出該節(jié)點電流的代數(shù)和為零b.基霍電壓定律:在電路中的任一閉合電,電壓的代數(shù)和為零。。平電公(εS/4πkd三極管線性描述反電的念,舉們應(yīng)。反饋,就是在電子系統(tǒng),把放電路中的輸出量(電流或電)的一部分或全部,通過一定形式的反饋取樣網(wǎng)絡(luò)并以一定的方式作用到輸入回路以影響放大電路輸入量的過程。包含反饋作用的放大電路為反饋放大電路。反饋的類型有:電壓串聯(lián)負反饋、電流串聯(lián)負反饋、電壓并聯(lián)負反饋、電流并聯(lián)負反.負反饋對放大器性能有四種影:a。降低放大倍數(shù)b.高放大倍數(shù)的穩(wěn)定性,由于外界條件的變化(T℃,Vcc,器老化等,放大倍數(shù)會變化其相對變化量越,則穩(wěn)定性越高。減非線性失真和噪聲d改了放大器的輸入電阻和出電阻o.對輸入電阻ri的響串負反饋使輸入電阻增并聯(lián)負反饋使輸入電阻減小.對輸出電阻ro的響電負反饋使輸出電阻減電流負反饋使輸出電阻增加。負反饋的應(yīng)用:電壓并聯(lián)負反饋,電流串聯(lián)負反饋,電壓串聯(lián)負反饋和電流并聯(lián)負反饋。電壓負反饋的特點:電路的輸出電壓趨向于維持恒.電流負反饋的特:電路的輸出電流趨向于維持恒定。引入負反饋的一般原則為:a.為穩(wěn)定放大電路的靜態(tài)工作應(yīng)引入直流負反饋了善放大電路的動態(tài)性,應(yīng)引入交流負反饋(在中頻段的極)。b.信源內(nèi)阻較小或要求提高放大電路的輸入電阻時引串聯(lián)負反饋信源內(nèi)阻較大或要降低輸入電阻時,應(yīng)引入并聯(lián)系反饋。c.根負載對放大電路輸出電量或輸出電阻的要求決定是引入電壓還是電流負反饋載求供穩(wěn)定的信號電壓或輸出電阻要小,則應(yīng)引入電壓負反若負載要求提供穩(wěn)定的信號電流或輸出電阻要大,則應(yīng)引入電流負反饋。d。在需進行信號變換時,應(yīng)據(jù)四種類型的負反饋放大電路的功能選擇合適的組態(tài)。例如,要求實現(xiàn)電流—電信號的轉(zhuǎn)換,在放大電路中引入電壓并聯(lián)負反饋等。.有濾器無濾器區(qū)無源濾波器這電路主要有無源元件、L和組有源濾波器:集成運放和R、組,有不用電感、體積小、重量輕等優(yōu)點。集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的壓放大和緩沖作用.但集成運放帶寬有,所以目前的有源濾波電路的工作頻率難以做得很高。。什是載?什么是負能?把電能轉(zhuǎn)換成其他形式的能的裝置叫做負載。對于不同的負載,電路輸出特性(輸出電壓,輸電流)幾乎不受影響,不會因為負載的劇烈變化而,這就是所謂的帶載能力/19

什么輸電和出電在獨立源不作用(電壓源短路,電流源開的情況下,由端口看入,電路可用一個電阻元件來等。這個等效電阻稱為該電路的輸入電阻。從放大電路輸出端看進去的等效內(nèi)阻稱為輸出電阻R。。電壓、流是成路經(jīng)用的模,畫你道線結(jié),簡描其優(yōu)點對于一個理想的電壓源(包括電源,內(nèi)阻應(yīng)該為或理想電流源的阻抗應(yīng)當(dāng)為無窮.。什叫模號什叫模號?出分路構(gòu)兩個大小相等、極性相反的一對信號稱為差模信號。差動放大電路輸入差模信(u=)時,為差模輸入。兩個大小相等、極性相同的一對信號稱為共模信號。差動放大電路輸入共模信(u=u)時稱為共模輸入。在差動放大器中,有用信號以差模形式輸干擾信號用共模形式輸,那么干擾信號被抑制的很小。共模抑制比

。怎樣解抗配阻抗匹配是指信號源或者傳輸線跟負載之間的一種合適的搭配方式。阻抗匹配分為低頻和高頻種情況討論。低頻:當(dāng)負載電阻跟信號源內(nèi)阻等時,負載可獲得最大輸出功,這就是我們常說的阻抗匹配之。對于純電阻電路,此結(jié)論同樣適用于低頻電路及高頻電路。當(dāng)交流電路中含有容性或感性阻抗時,論有所改變就需要信號源與負載阻抗的的實部相等,虛部互為相反,這叫做共扼匹配。在高頻電路中,如果傳輸線的特阻抗跟負載阻抗不相等(即不匹)時,在負載端就會產(chǎn)生反射為了不產(chǎn)生反射,負載阻抗跟傳輸線的特征阻抗應(yīng)該相這就是傳輸線的阻抗匹配。置在電路某點給一個參分,電路能適應(yīng)工作需要。。電偏的生路并釋偏置電路:以常用的共射放大電路說,流是從發(fā)射極到集電極的偏就是從發(fā)射極到基極IB。相對與主電路而言,為基極提供電流的電路就是所謂的偏置電路。偏置電路往往有若干元中一重要電阻往要調(diào)整阻值,以使集電極電流在設(shè)計規(guī)范內(nèi)。這要調(diào)整的電阻就是偏置電阻。置阻在穩(wěn)態(tài)時(信通過電阻為電路提供或泄放一定的電壓或電流,使電路滿足工作需求,或改善性能。4.什是壓大什是流大什么功放?電壓放大就是只考慮輸出電壓和輸入電壓的關(guān)系。比如說有的信號電壓低,需要放大后才能被數(shù)轉(zhuǎn)換電路識別,這時就只需做電壓放大./19

電流放大就是只考慮輸出電流于輸入電流的關(guān)系對于一個uA級的信號,就需要放大后才驅(qū)動一些儀器進行識別如生物電子,需要做電流放大。功率放大就是考慮輸出功率和輸入功率的關(guān)系。?其實實際上,對于任何以上放大,后電路中都還是有電壓,電流功放大的指標(biāo)在,叫什么放只是重點突出電路的作用而已。15.推結(jié)的實是么一般是指兩個三極管分別受兩互補信號的控制,總是在一個三極管導(dǎo)通的時候另一個截止。要現(xiàn)線與需要用OC(opencollector)門路如果輸出級的有兩個三極管終處于一個導(dǎo)通一個截的狀,也就是兩個三級管推挽相連,這樣的電路結(jié)構(gòu)稱為推拉式電路或圖騰柱Totem—pole)輸出電路。RC蕩器構(gòu)和作理由放大器和正反饋網(wǎng)絡(luò)兩部分構(gòu)成。反饋電路由三節(jié)RC移網(wǎng)絡(luò)構(gòu)成(圖3),每節(jié)移相不超過90°,對某一頻率共可移相180°,加上單管放大電路的反相作用即可構(gòu)成正反饋,產(chǎn)生振.移相振器電路簡單,適于輕便型測試設(shè)備和遙控設(shè)備使用,但輸出波形頻率難于調(diào)整,幅度也不穩(wěn)定。17.電的振如果外加交流電源的頻率和L-C回的固有頻率相同回路中產(chǎn)生的電流最大,回路L中的磁場能和C中的電場能恰好自成系統(tǒng),在電路內(nèi)部進行交換最大限度的從電源吸取能量,而不會有能量返回電,這就叫諧振。1描述CMOS電路中鎖應(yīng)生過及后結(jié)?Latc-up閂鎖效應(yīng),又稱寄生P效或可控硅整流器SSiliconControlledRectifir效應(yīng)在整體硅的管不極性攙雜的區(qū)域間都會構(gòu)成PN結(jié)而兩個靠近的反方向的PN就構(gòu)成了一個雙極型的晶體三極管此O管的下面會構(gòu)成多個三極管,這些三管自身就可能構(gòu)成一個電路。這就是M管寄三極管效應(yīng)。如果電路偶爾中出現(xiàn)了能夠使三極管開通的條這個寄生的電路會極大的影響正常電路的運作,會使原本的M電承受比正常工作大得多的電,可能使電路迅速的燒毀at—狀態(tài)下器件在電源與地之間形成短路造成大電流、EOS(電過載和器件損壞.選擇阻要慮么?考慮電阻的阻(最大最)熔點是方便安裝0。電的振如果外加交流電源的頻率和L—回路的固有頻率相同時,回路中產(chǎn)生的電流最大,回L中的場能和中的電場能恰好自成系統(tǒng),在電路內(nèi)部進行交換,最大限度的從電源吸取能量,而不會有能量回電就叫諧振。旁電可將混有高頻電流和低頻電流的交流電中的高頻成分泄露掉的電容,稱做“旁路電容”。。戴南理:一個含獨立源線電阻和受控源的二端電路,其兩個端子來說都可等效為一個理想電壓源串聯(lián)內(nèi)阻的模.其想電壓源的數(shù)值為有源二端電路的兩個端子的開路電壓,聯(lián)的內(nèi)阻為內(nèi)所有獨立源等于零時兩端子間的等效電阻。1.源件在擬和數(shù)字電路中加以信號﹐不會改變自已本身的基本特.如電阻。有器﹕模擬和數(shù)字電路中加以信號﹐可以改變自已本身的基特.如三極管。旁路容可將混有高頻電流和低頻電流的交流中的高頻成分泄露掉的電容,稱做“旁路電容”。3。效和體比:a.環(huán)境條件變化大的場合,用場效應(yīng)管比較合適。b。場效應(yīng)管常用來做前置放大,提高儀器設(shè)備的輸入阻抗,降低噪聲.c.效應(yīng)管放大能力比晶體管。d.工藝簡單,占用芯片面積小,適大規(guī)模集成電.脈沖數(shù)字電路中獲得更廣泛的應(yīng)用。.基本大路組原:/19

a.發(fā)射結(jié)正偏集電結(jié)反偏。b。輸入回路的接法應(yīng)該使輸入號盡量不損失地加載到放大器的輸入端.c.輸出回路的接法應(yīng)該使輸出信盡可能地傳送到負載上。25。實放的條晶體管必須偏置在放大區(qū)。發(fā)射結(jié)正集電結(jié)反偏.正確設(shè)置靜態(tài)工作點,使整個波形處于放大區(qū)。輸入回路將變化的電壓轉(zhuǎn)化成變化的基極電流.輸出回路將變化的集電極電流轉(zhuǎn)化成變化的集電極電經(jīng)電容濾波只輸出交流信號。26。共,基和集大路。靜態(tài)放大電不加輸入信號,電路中各處的電壓、電流都是固定不變的直流這時電路處于直流工作狀態(tài),簡稱靜態(tài)。直流通路:電容開路電短路,號源短路,保留其內(nèi)阻交流通路電容短路,電感開路28.放求:a。輸出功率盡可能大.高率c.線形失真小d.晶體管的散熱和保護.甲類放乙互對稱放甲類補稱放點電圖.恒源作1恒流相于值大電阻0。率償所謂頻率補償,就是指提高或降某一特定頻率的信號的強用來彌補信號處理過程中產(chǎn)生的該頻率的減弱或增強。常用的有負反饋補償、發(fā)射極電容補償、電感補償?shù)?。。短集成運放的兩個輸入端之間的電壓通常接近于,若把它理想,則看做零不短路,故虛短虛斷:集成運放的兩個輸入端幾不取用電如果把他理想,則看作電流為零,但不是斷,故“虛斷”。基本大路類電放器電流大,導(dǎo)大和阻大),優(yōu)點,別廣采差分構(gòu)原。放大電路的作用放大電路是電子技術(shù)中廣泛使用的電路之一,其作用是將微弱的輸入信(電壓電流、功率)不失真地放大到負載所需要的數(shù)值。放大電路種類:(1)電放大器:輸入信號很,要求獲得不失真的較大的輸出壓,也小信號放大;)功率放大器:輸入信號較,要放大器輸出足夠的功,稱大信號放大器。差分電路是具有這樣一種功能的電路。該電路的輸入端是兩個信號的輸這個信號的差值,為電路有效輸入信號電路的輸出是對這兩輸入信號之差的放大想這樣一種情,如果存在干擾信號,會兩個輸入信號產(chǎn)生相同的干擾,通過二者之干擾信號的有效輸入為零,這就達到了抗共模干擾的目的。鎖相有幾分成/19

rr鎖相,顧名思義就將相位鎖住把率鎖定在一個固定值.鎖相環(huán)就是將相位鎖定的回路相環(huán)由相位檢測器P+分頻+回濾波器+壓控振蕩器等組成。鎖相環(huán)的工作原:1、壓控振蕩器的輸出經(jīng)過采集分頻;2、和基準(zhǔn)信號同時輸入鑒相器3、鑒相器通過比較上述兩個信的頻率,然后輸出一個直流脈沖電壓;4、控制VCO,使它的頻率改變;5、這樣經(jīng)過一個很短的時間VCO的出就會穩(wěn)定于某一期望.鎖相環(huán)是一種相位負反饋系統(tǒng)它利用環(huán)路的窄帶跟蹤與同步特性將鑒相器一端VCO的輸相位與一端晶振參考的相位保持同,實現(xiàn)鎖定輸出頻率的功同時可以得到和參考源相同的頻率穩(wěn)定.一個型的頻率合成器原理框圖如圖所示。設(shè)晶振的輸出頻率為f,VCO出頻率為fo則它們滿足公式:4.么零漂?樣制點移?零點漂移就是指放大電路的輸入端短路時出端還有緩慢變化的電壓,輸出電壓偏離原來的起始點而上下漂動抑制零點漂移的方法一般:采用恒溫措施;補償(采用熱敏元件來抵消放大管的變化或采用特性相同的放大管構(gòu)成差分放大電路負反饋穩(wěn)定靜態(tài)工作;各級之間采用阻容耦合或者采用特殊設(shè)計的調(diào)制解調(diào)式直流放大器等。給一差運,何相補,畫償?shù)奶匾话銓τ趦杉壔蛘叨嗉壍倪\放才需要補.般采用密勒補例如兩級的全差分運放和兩級的雙端輸入單端輸出的運放,都可以采用密勒補償,在第二級(輸出進補償。區(qū)別在:對于全差分運放兩個輸出級都要進行補償而對于單端輸出的兩級運只要一個密勒補.6.率應(yīng)如怎才是定,何變率應(yīng)線幾個法頻率響應(yīng)通常亦稱頻率特,頻響應(yīng)或頻率特性是衡量放大電路對不同頻率輸入信號適應(yīng)能力的項技術(shù)指標(biāo)。實質(zhì)上,頻率響應(yīng)就是指放大器的增益與頻率的關(guān)通講一個好的放大器,不但要有夠的放大倍數(shù)而要有良好的保真性,即:放大器的非線性失真要,放器的頻率響應(yīng)要好?!昂谩?放大器對不同頻率的信號要有同等的放大。之所以放大器具有頻率響應(yīng)問原有二:一是實際放大信號頻率不是單一的二放大器具有電抗元件和電抗因素于大電路中存在電抗元如管子的極間電,電路的負載電容、分布電容、耦合電容、射極旁路電容),得放大器可能對不同頻率信號分量的放大倍數(shù)和相移不同。如放大電路對不同頻率信號的幅值放大不就會引起幅度失真;如大電路不同頻率信號產(chǎn)生的相移不同就會引起相位失真度失真和相位失真總稱為頻率失真,由于此失真是由路的線性電抗元件電、電容、電感引起的,故不稱為線性失為實現(xiàn)信號不失真放大所以要需研究放大器的頻率響應(yīng)。7.出運構(gòu)加、法微、分算電原圖.畫一晶管的放路.RAM:態(tài)RAM;DRAM:動RAMSSRAM:SynchroousStatiRandomAcsM/19

emory同步靜態(tài)隨機訪問存儲的一種類型的SRAM的所有訪問都在時鐘的上/下沿啟動。地址、數(shù)據(jù)輸入和其它控制信號均于時鐘信號相關(guān)。這一點與異步SRA不同,異步SRAM的訪獨立于時鐘,數(shù)據(jù)輸入和輸出都由地址的變化控制hroDRAM同步態(tài)隨機存儲器n名IRQ,BIOSVHDL,SDSDR:ingleIRQ:InterruptBIOS:BasicInputOutputSyemUSB:UversalSerialBuVHDL:HICHardwareDescriptianguage壓振器英縮寫VCO)。名詞解釋比如PCIC、DDR、interuptinIRQ,BIUSB,VHDL,VCO(控振蕩器RAM(態(tài)隨機存儲),FIRIIRDF離散傅立葉變換)或者是中文的,比如:a.量化誤差b.直方圖c.白平衡。L正弦振器哪種點振電,別出原圖。電感三點式振蕩器和電容三點式振蕩器。.么三與門TS)答:三態(tài)與非門有三種狀:(門導(dǎo)通,出低電平。(門截止,出高電平。(3)止?fàn)顟B(tài)或稱高阻狀態(tài)、懸浮狀態(tài),此為第三.三態(tài)門的一個重要用,是可向同一條導(dǎo)線(或稱總線Y)上流傳送幾組不同的數(shù)據(jù)或控制信號,如圖2-17所。當(dāng)E1、E3輪接電平時AlBlA、B、A3B3三數(shù)據(jù)輪流按與非關(guān)系傳送到總線Y上而當(dāng)各門控制端E1、E2、E3為電平時,門為禁止?fàn)?相當(dāng)于與總線開,數(shù)據(jù)、B不被傳送。。場應(yīng)是流還是壓制件電壓控制器件43.晶管作放大,射、電怎偏的發(fā)射結(jié)集結(jié)放大區(qū)正偏反飽和區(qū)正正截至區(qū)反反差放電的能:放兩個輸信號之差45。在CM電路,有個管為開管確遞擬電,個管會P管還是,為么。什么做TP片、膜,者區(qū)別在(蘭面題)OTPmonetimeprogram,一次性編程MTPmemultitimeprogrm,多次性編程OTP(OneTimeProgram)是MCU的種存儲器類型MCU按其存儲器類型可分為MASK掩模RO、OTP(次性可編程ROM、FLASHROM等類。MASKROM的CU價便宜,但程在出廠時已經(jīng)固化,適合程序固定不變的應(yīng)用場;/19

FALSHROM的MCU程序可以反擦寫活性很強價格較高,適合對價格不敏感的應(yīng)用場合或做開發(fā)用途;OTPROM的MCU價介于前兩者之同時又擁有一次性可編程能力,適合既要求一定靈活性,又要求低成本的應(yīng)用場合尤其是功能不斷翻新、需要迅速量產(chǎn)的電子產(chǎn)品。。什么集極路非門O門?答OC門和普通的TTL與非門不同的,用一個外接電阻RL來替由VT3組的有源負載現(xiàn)與非門邏輯功,OC門輯功能靈,用廣泛。8。什是T集電路答:TTL集電路是一種單片集成電路。在這種集成電路中,一個邏輯電路的所有元器件和連線制作在同一塊半導(dǎo)體基片上。由于這種數(shù)字集成電路的輸人端和輸出端的電路結(jié)構(gòu)形式采用了晶體管所以一般稱為晶體管一晶體管(Tansistor-tranSiS-torLogic)輯電路簡稱TTL電。射極隨射極跟隨器又射極輸出器,簡稱射隨器或跟隨器)是一種共集接法的電,它從基極輸入信號從射極輸出信號。它具有高輸入阻抗、低輸出阻抗、輸入信號與輸出信號相位相同的特點。50.戴維定:一個含獨立源性電阻受控源的二端電路對其兩個端子來說都等效為一個理想電壓源串聯(lián)內(nèi)阻的模型。其想電壓源的數(shù)值為有源二端電路的個端子的開路電壓串聯(lián)的內(nèi)阻為內(nèi)所有獨立源等于零時兩端子間的等效電阻.窄道應(yīng)由于邊緣場的影響溝道區(qū)耗盡層在溝道寬度兩側(cè)向場區(qū)有一定的擴張道度較大,耗盡層向兩側(cè)的擴展部分可以忽;但是溝道變窄時,緣場造成的耗盡層擴展變得不可忽這樣耗盡層電荷量比原來計算的要大這就產(chǎn)生了窄溝道效應(yīng)2.MOS電路特:優(yōu)點1。工簡,集成度高2.是電壓控制元件,靜態(tài)功耗小3.允許電源電壓范圍(318V.4。扇出系數(shù)大抗聲容限大.缺點:工作速度比T低3.出個單路讓分輸電的性就是積電)并輸端點的ral時。。阻R和電C串,入壓R和C之的電壓輸電分為C上電壓R上,求這種路入壓頻,斷兩電何為通波,為通波。C時,出入壓形,制種路輸波圖55。設(shè)一線電.求輸220V市,出2V的直電,出功和率做求電越單好6半導(dǎo)工中摻有幾方?(仕微試目根據(jù)摻入的雜質(zhì)不同,雜質(zhì)半導(dǎo)體可以分為N型型兩大類N型導(dǎo)中摻入的雜質(zhì)為磷等五價元素,磷原子在取代原晶體結(jié)構(gòu)中的原子并構(gòu)成共價鍵時,多余的第五個價電子很容易擺脫磷原子核束縛而成為自由電子于是半導(dǎo)體中的自由電子數(shù)目大量增加,自電子成為多數(shù)載流子,空穴則成為少數(shù)載流子。P型半導(dǎo)體中摻入的雜質(zhì)為硼或其他三價元,硼原子在取代原晶體結(jié)構(gòu)中的原并構(gòu)成共價鍵時,將因缺少一個價電子而形成一個空穴是導(dǎo)體中的空穴數(shù)目大量增加空穴成為多數(shù)載流而自由電子則成為少數(shù)載流子。/19

數(shù)電組合邏:出只是當(dāng)前輸入邏輯電平的函數(shù)(有延時,與路的原始狀態(tài)無關(guān)的邏輯電路(無記憶)由與、或、非門組成的網(wǎng)絡(luò),常見的有多路器,數(shù)據(jù)通路開關(guān),加法器,乘法器.時序邏輯輸出不只是當(dāng)前輸入輯電平的函數(shù),還與電路目前所處的狀態(tài)有關(guān)的邏輯電路記由多個觸發(fā)器和多個組合邏輯塊組成的網(wǎng)絡(luò),常見的有計數(shù)器,運算控制邏,指令分析和操作控制輯。2流線計把規(guī)模較大層較多的組合邏輯分為幾個在每一級插入寄存器組并暫寸中間數(shù).在性能上的提高是以消耗較多的寄存器資源為代價的。。同時邏:示狀態(tài)的寄存器組的值只可能在唯一確定的觸發(fā)條件發(fā)生時改變,只能有時鐘的正跳沿或負跳沿出發(fā)的狀態(tài)機就是一例。異步時序邏觸發(fā)條件有多個控制因素組,任何一個因素跳變都可以引起觸發(fā)。同步電路和異步電路的區(qū)別是什?同步電路存儲電路中所有觸發(fā)的時鐘輸入端都接同一個時鐘脈沖,因所有觸發(fā)器的狀態(tài)的化都與所加的時鐘脈沖信號同步.異步路:電路沒有統(tǒng)一的時有觸發(fā)器的時鐘輸入端與時鐘脈沖源相,有這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同而其他的觸發(fā)器的狀態(tài)變不與時鐘脈沖同步。.什是Sup和Holdup時?漢筆)建立時間tsu)是指在觸發(fā)器的鐘上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時如建立時間不夠,據(jù)將不能在這個時鐘上升沿被打入觸發(fā)器持時(是指在觸發(fā)器的時鐘上升沿到來以,數(shù)據(jù)穩(wěn)定變的時間。如果保持時間不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。數(shù)據(jù)穩(wěn)定傳輸必須滿足建立時間和保持間的要求,否則電路就會出現(xiàn)邏輯錯誤。在同步電路設(shè)計中一般采用D觸發(fā),異步電路設(shè)計中一般采用Latch模數(shù)轉(zhuǎn)器ADC)模數(shù)轉(zhuǎn)換指的是將輸入的模擬量轉(zhuǎn)換為數(shù)字量輸實現(xiàn)這種轉(zhuǎn)換功能的電路稱為模數(shù)轉(zhuǎn)換,簡ADC(AnalogDialConverter。ADC按工作原理的不同可分為接ADC和間接ADC直接ADC有聯(lián)比較型和逐次漸進型,直ADC的轉(zhuǎn)換速度快。間接C轉(zhuǎn)換速,如雙積分型ADC.并聯(lián)比較型ADC、逐次漸進型和雙積型DC各有特點應(yīng)用在不同的場合高且精度要求不高,可以選用并聯(lián)比較型ADC;低速、精度高且干擾強的場合,可以選用雙積分型ADC逐次漸進型ADC兼了兩者的優(yōu),速度較快、精度較高、價格適,用較為普遍。AD轉(zhuǎn)換要經(jīng)過采樣、保持、量化和編碼等過程.采-保持電路對輸入模擬信號進行采樣并保,化是對采樣信號進行分,編碼則將分級后的信號轉(zhuǎn)換成二進制代碼。對模擬信號采樣時,必須滿足采樣理。。數(shù)轉(zhuǎn)器常見的數(shù)-模轉(zhuǎn)換電路(DAC)有種類:電阻網(wǎng)絡(luò)DAC倒形阻網(wǎng)絡(luò)DAC、權(quán)電流網(wǎng)絡(luò)C.數(shù)模轉(zhuǎn)換器將輸入的二進制數(shù)字量轉(zhuǎn)換成與之成正比的模擬量;模數(shù)轉(zhuǎn)換器將輸入的模擬電壓換成與之成正比的二進制數(shù)字量A/D轉(zhuǎn)換模/數(shù)字轉(zhuǎn)換,意思模擬訊號轉(zhuǎn)換為數(shù)字訊號D/A換數(shù)/模擬轉(zhuǎn)換意是數(shù)字訊號轉(zhuǎn)換為模擬訊號;模/數(shù)字轉(zhuǎn)換器,DAC=數(shù)字模擬轉(zhuǎn)換器。A/D電路組、作理ADC電路通常由兩部分組成,它們:樣、保持電路和量化、編碼電路。其中量化、編碼電路是最核心的部件,任何A轉(zhuǎn)換路都必包含這種電路.ADC電路的形式很多通??梢圆閮深悾洪g接法它將采樣—保持的模擬信號先轉(zhuǎn)換成與模擬量成正比的時間或頻,然后再把它轉(zhuǎn)換位字量。這種通常是采用時鐘脈沖計數(shù),它又被稱為計數(shù)器.它的工作特點是:工作速度低,轉(zhuǎn)換精度高抗干擾/19

能力強。直法通過基準(zhǔn)電壓與采樣—保持信號進行比從而轉(zhuǎn)換位數(shù)字量.它的工作特點:作速度高,轉(zhuǎn)換精度容易保證.。組電與序路別組合邏輯電路是具有一組輸出和一組輸入的非記憶性邏輯電它的基本特點是任何時刻的輸出信狀態(tài)僅取決于該時刻各個輸入信號狀態(tài)的組合,而與電路在輸入信號作用前的狀態(tài)無關(guān)。組合電路由門電路組成的但包含存儲信號的記憶單,輸出與輸入間無反饋通路,信號是單向傳輸,且存在傳輸延遲時間.組合邏輯電路的功能描述方法有真值表、邏輯表達式、邏輯圖、卡諾圖和波形圖等。時序邏輯電路與組合邏輯電路不同,在邏輯功能及其描述方法、電路結(jié)構(gòu)、分析方法和設(shè)計方上都有區(qū)別于組合電路的明顯特點。在時序邏輯電路中,任意時刻的輸出信號不僅和當(dāng)時的輸入信號有且與電路原來的狀態(tài)有關(guān)這時序邏輯電路在邏輯功能上的特點而序邏輯電路必然包含存儲記憶單元電路。描述時序電路邏輯功能的方法有:三個方程(輸出方程、驅(qū)動方(或激勵函數(shù)、態(tài)方程、狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖和時序圖等。9.什么"與”輯要現(xiàn),硬特性有么體求(王試)線與邏輯是兩個輸出信號相連可以實現(xiàn)與的功.硬件上,要用門來現(xiàn)由不用oc門能使灌電流過大,而燒壞邏輯門。同時在輸出端口應(yīng)加一個上拉電阻。。你知那常邏電?TL與電平以接連?漢筆)常用邏輯電平12V,5TLMOS不可以直接互,由于TTL是在0之,CMOS則是有在12V的在5V的。CMOS輸接到是可以直接互連.TTL接到CMOS需要在輸出端加一上拉電阻接到5V或12V。CMOS門的V0.5VDD,T門的VT一般1。0~1。4。CMOS門輸出高平為VOH=VDD,低電平為。TTL門輸出高平為VOH=3.6V低電為VOL=0.3V.1.何決穩(wěn)。飛浦-大唐試亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內(nèi)達到一個可確認的狀.當(dāng)一個觸發(fā)器進入亞穩(wěn)態(tài),無法預(yù)測該單元的輸出電平,也無法預(yù)測何時輸出才能穩(wěn)定在某個正確的電平上。在這個穩(wěn)定期間,發(fā)器輸出一些中間級電平或者可能處于振蕩狀,且這種無用的輸出電平可以沿信號通道上的各個觸發(fā)器級聯(lián)式傳播下去。設(shè)一一的加(入數(shù)和低的位C,出Y和高進O)要使器為與,門非,或和或。。MOORE與MEELEY狀機特。南之橋兩種典型的狀態(tài)機是摩爾Moore)態(tài)機和米立(ly)態(tài)機。摩爾有限狀態(tài)機輸出只與當(dāng)前狀態(tài)有關(guān)與入信號的當(dāng)前值無關(guān),是嚴格的現(xiàn)態(tài)函數(shù)在時鐘脈沖的有效邊沿作用后的有限個門延后出達到穩(wěn)定值。即使在時鐘周期內(nèi)輸入信號發(fā)生變,出也會保持穩(wěn)定不變。從時序上看Moore狀態(tài)機屬于同步輸出狀態(tài)機。e限狀態(tài)機最重要的特點就是將輸入與輸出信號隔離開來。Mealy狀態(tài)機的輸出是現(xiàn)態(tài)和有輸入的函隨輸入變化而隨時發(fā)生變.從時序上看,Mealy態(tài)機屬于異步輸出狀態(tài),它不依賴于時鐘。1.什么是爭冒?樣斷如何除在組合邏輯中,由于門的輸入信號通路中經(jīng)過了不同的延導(dǎo)致到達該門的時間不一致叫競爭。生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。解決方:一是添加布爾式的消二是在芯片外部加電容6。了eg的setup,hold時,中組邏的delay范.(利-唐試Deay<period—setu?holdDelay<period—setup–hold/19

17.時周為T,觸發(fā)D的建時最為T1max,?。罱M邏電最延為2max,最為T2min問觸器D2的建時T3和保時應(yīng)足么件.華)T3setup〉T+T2max,T3hold>T1min+T2in。給出個般序路圖有,Tdlay,Tck—〉q,還有clo的delay,出定大時的素同給表式(盛VIA2003.11.0上海試題19。說靜、動時模的缺。威VI203.11.06上海試題)T+Tclkdealy>Tset+Tco+TelayThTclkdelay+Tco+Tdelay.一個級Mux,中二信為鍵號何善timi。(盛VIA20031。06上筆試)。靜態(tài)動時靜態(tài)時序分析是采用窮盡分析方法來提取出整個電路存在的所有時序路,計算信號在這些路徑的傳播延時,檢查信號的建立和保持時是否滿足時序要求,通過對最大路徑延時和最小路徑延時的分,找出違背時序約束的錯.它不需要輸入向量就能窮盡所有的路徑,且運行速度很快、占用內(nèi)存較少,不可以對芯片設(shè)計進行全面的時序功能檢查,而且還可利用時序分析的結(jié)果來優(yōu)化設(shè)計,因此靜態(tài)時序析已經(jīng)越來越多地被用到數(shù)字集成電路設(shè)計的驗證中。動態(tài)序模擬就是通常的仿真,因為不可能產(chǎn)生完的測試向量,覆蓋門級網(wǎng)表中的每一條徑。因此在動態(tài)時序分析無法暴露一些路徑上可能存在的時序問題;22。給一門級圖又了個的傳延,關(guān)路是么,問出入使輸依于鍵徑(知3。發(fā)有種區(qū),點)全器。4。么正邏?在數(shù)字電路中,一般用高電平代表、低電平代表,即所謂的正邏輯系統(tǒng)。反之,用高電平代表0、低電平代表1,即所謂的負邏輯系統(tǒng)化F(A,B,C,D)=m(5,0,11,12,13,14,15)的和(盛).為什一標(biāo)的相中P管的寬比比N管的寬比?仕微子)和載流子有關(guān),P管空穴導(dǎo)電N電子導(dǎo)電,電子的遷移率大于空,同樣的電場下,N管的流大于管因要增大P管寬長比使對,這樣才能使得兩者上升時間下降時間相等低平的噪容限一樣、充電放電的時間相等28.時鐘期T,發(fā)D1的建時最為T1max最為1min組邏電最延為最為T2min.問,發(fā)D的建時T3保時應(yīng)足什條。華)。畫出MOS的,出tow-to-onemux。(盛I.1上海試題)30。怎用D觸器與非組二頻路名解:VLI,CMOS,EDA,HDL,Veri,R,LVS,RAM,SAH,SSRAMDAM,IRQ,BIOS,USB,SD.由PMOS管NMOS共同構(gòu)成的互補型MOS集電路即為CMOS/

134134s靜隨機存儲器,存取速但量,掉電后數(shù)據(jù)會丟失fla閃存,取速度慢,容量大,掉電后數(shù)據(jù)不會丟失動隨機存儲必須不斷的重新加(RESHED)電差量,則電位差將降低至無法有足夠的能量表現(xiàn)每一個記憶單位處于何種狀態(tài)。價格比ram宜,訪問速度較慢耗電量較常用作計算機的內(nèi)存使用ssram:同步靜態(tài)機存儲;SDRAM:同動態(tài)隨機存儲器;IRQ:InterptReQueBIOS:BasicInpuOutputSystem;UUniverSerialBus;;SDRSingleDataRate;控振蕩的英文縮(VCO)32.述CMO工流。33.畫MOS非門與非和非的路并出形簡其能.非工原:A高電,T1截止T2導(dǎo),為電平,符合非邏輯關(guān)系。與門作理同為高電平時T1、T截止,T3、T導(dǎo)通L為低電平符合與非邏輯關(guān)系。反之亦然.或門作理當(dāng)A、兩輸入端均為低電平,、T截止T、導(dǎo),輸出Y高電當(dāng)AB兩個輸入端中有一個為高電平時、中有一個導(dǎo)通T、中有一個截,輸為低電平。異門路同門路①S的串聯(lián)可實現(xiàn)“與邏輯聯(lián)可實現(xiàn)“或邏輯其輸出是該邏輯的反。②每個CMOS門電路由互補的MOS和PMOS管合而成,且兩互補的NMOSPMOS的柵極連接在一起作為輸入端。③要實現(xiàn)“與邏"可相應(yīng)的NMOS管組合串;要實現(xiàn)“或邏輯將OS組合并聯(lián)。/

④NMS管聯(lián)時,其對應(yīng)的PMS管一定并;NMOS管聯(lián)時其應(yīng)的PMS管定串聯(lián)os與非,余輸、出端怎接懸空接?高位?門電路中多余的輸入端一般不要懸因為干擾信號易從這些懸空端入,使電路工作不穩(wěn).與門和與非門:多余輸入端接正源或與有用輸入端并接或門和或非門:多余輸入端接地與有用輸入端并接CMOS電路多余輸入端與有用輸端的并接僅適用于工作頻率很低的場合。TTL電路輸入端懸空時相當(dāng)于入高電,CMOS電路余輸入端不允許懸空。邏門co電實..什是NMOSPMOS、什么增型耗型什是P他有么別(仕微試目NMOS是溝道在柵電壓控制下p型底反型變成n溝,電子的流動導(dǎo)電是n型p溝,空穴的流動導(dǎo)電。增強型是指不加?xùn)旁措妷簳r,F內(nèi)部不存在導(dǎo)電溝道,這時即使漏源間加上電源電壓也沒有漏極電流產(chǎn)生。耗盡型是指當(dāng)柵源電壓為0,FET內(nèi)部已經(jīng)有溝道存在,這時在漏源間加上適當(dāng)?shù)碾娫措妷海陀新O電流產(chǎn)生。PN由2型導(dǎo)體中間夾著一塊N型半導(dǎo)體所組,載流子以空穴為;NP管是由2塊N型導(dǎo)體中間夾著一塊型導(dǎo)體所組成,載流子載流子以空穴為主。7畫出=A*B+C的電路。38。用選1實F(x,y,z)=xz+yz。3.波表D觸器功。40。傳門倒器一個沿發(fā)。1邏門出觸器2畫DFF的結(jié)圖用l實現(xiàn)。4畫一CMOS的D鎖存的路和圖4D發(fā)和鎖器區(qū)。45.用D觸器個進的數(shù)46.用一二一u和個nv實異或7用非等計加器8密特路求回電。單機MCU、算原理、單述個片系的要組模,說各塊之的據(jù)流和制流。簡單機/

應(yīng)系的計則CU片OM/EPROM、RAM,片內(nèi)并行I/O口片位時/計數(shù)器,片內(nèi)中斷處理統(tǒng),片內(nèi)全雙工串行I/口。原:靠性,操作維護方便,性價,計周期短、畫出803與K*ROM)的連線圖要采用三—八譯碼器,031的P2PP23參加譯碼基本地址范圍為00—FFFH該216有有重疊地?據(jù)是什么?若則寫出每片2716的重疊地址范圍蘭面試題目)3、用設(shè)計一個帶一個鍵盤加驅(qū)動八個數(shù)碼管共陽的原理圖。(蘭微面試題目)、PCI線含是么P總的要點什?(仕蘭微面試題目)PCI總是一種不依附于某個具體處理器的局部高速同步總線。CI總的主要性能支臺設(shè)總時鐘頻率3.3M6MHz·最大數(shù)據(jù)傳輸速率/s鐘同步方式與PU及時鐘頻率無總寬度2位(5V)/位3能動識別外設(shè)·特別適合與Inel的協(xié)工作5中的念簡述斷過。仕蘭微面試題目CPU執(zhí)行一個程序時,對系統(tǒng)發(fā)生的某個事件(程序自身或外界的原作出的一種反應(yīng):暫正在執(zhí)行的程序保留現(xiàn)場后自動轉(zhuǎn)去處理相應(yīng)的事,處理完該事件后,到適當(dāng)?shù)暮蚍祷財?繼續(xù)完成被打斷的程序(如必要,被中斷的程序可以在后某時間恢繼續(xù)執(zhí)行。、(未知WPC揚智電子筆)芯片組(Chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分為北橋芯片和南橋芯。北橋芯片提供對的型和主頻內(nèi)存的類型和最大容量//AG插槽C糾等支持。南橋芯片則提供對KBC(鍵盤控制器TC(實時鐘控制器SB通用串行總線UltraA3(66)EIDE數(shù)據(jù)傳輸方式和ACI(高能源管理)等的支持中橋芯片起著主導(dǎo)性的作,稱為主橋Bridge)。除了最通用的南北橋結(jié)構(gòu),前芯片組正向更高級的加速集線架構(gòu)發(fā)展l8x系芯片組就是這類芯片組的代表,它將一些子系統(tǒng)如IDE接口、音效MDEM和B接接入主芯片,能夠提供比PCI總線寬一倍的帶寬,達到了66MB/s。、果歷還做之類,會到如如何作流水之的題未)、算的本成分其自的用東信筆試)計算機的主要組成部分可以歸納為以下五個部:輸入設(shè)備、存儲器、運算器、控制器和輸出設(shè)備.輸入設(shè)備的作用是將程序、原始數(shù)據(jù)、文字、字符、控制命令或現(xiàn)場采集的數(shù)據(jù)等信息輸入到算機。存儲器的功能是存儲程序、數(shù)據(jù)和各種信號、命令等信,在需要時提供這些信息。運算器的功能是對數(shù)據(jù)進行各種算術(shù)運算和邏輯運算,即對數(shù)據(jù)進行加工處理。?控制器是整個計算機的中樞神經(jīng),其能是對程序規(guī)定的控制信息進行解釋根其要求進行控制,調(diào)度程序、數(shù)據(jù)、地址協(xié)計算機各部分工作及內(nèi)存與外設(shè)的訪問等。?輸設(shè)備把外算機的中間結(jié)果或最后結(jié)果、機內(nèi)的各種數(shù)據(jù)符號及文字或各種控制信號等信息輸出出來.9請畫微接電中典型輸設(shè)與機口輯意數(shù)接控接所器緩器(漢王筆)1、cache主部什的威盛VA003。11.上筆試)Cache是一種特殊的存儲,它由ache存部件和Cache控制部件組成Cac存儲部件一般采用/

與CPU同型的半導(dǎo)體存儲器件存取速度比內(nèi)存快倍甚至十幾倍控器部件包括主存地址寄存器、Cche地址存器,主存e址變換件及替換控制部件等。、S3高電平?jīng)_應(yīng)TTL邏是(負輯)華面題2單機電沒運,先檢查么首先應(yīng)該確認電源電壓是否正常。用電壓表測量接地引腳跟電源引腳之間的電,看是否是電源電例如常用的5V.接下來就是檢查復(fù)位引腳電壓是否正常。分別測量按下復(fù)位按鈕和放開復(fù)位按鈕的電壓值,看否正然后再檢查晶振是否起振,一用示波器來看晶振引腳的波形,注意應(yīng)該使用示波器探頭的“X1”檔。另一個辦法是測量復(fù)位狀態(tài)下的IO口電,按住復(fù)位鍵不放,然后測量IO口沒外部上拉的P0口除外)的電壓看否是高電平,如果不高電平,則多半是因為晶振沒有起振。另外還要注意的地方是果使用片內(nèi)RO的話大部分情況下如,現(xiàn)在已經(jīng)很少有用外部擴R的了),一定要將EA引腳拉,否則會出現(xiàn)程序亂跑的情況.有時用仿真器可,而燒入片子不,往往因為EA引腳沒拉高的緣故(當(dāng)然,晶振沒起振也是原因只。經(jīng)過上面幾點的檢,一般即可排除故障.果系統(tǒng)不穩(wěn)定的話,有時是因為電源波不好導(dǎo)致的。在單片機的電源引腳跟地引腳之間接上一個0.1uF電容會有所改善.如果電源沒有濾電容的話,則需要再接一個更大濾波電容,例220uF的。遇到統(tǒng)不穩(wěn)定時,就可以并上電容試試(越靠近芯片越好)。13。cu在上后進操系的ain()之必做么作?過程如下bios自檢查硬件等讀取MB轉(zhuǎn)到M執(zhí)它的代碼它會檢測活動分區(qū)把活動分區(qū)的引導(dǎo)扇區(qū)的引導(dǎo)代碼裝入內(nèi)存運行引導(dǎo)代碼引導(dǎo)代碼裝入該分區(qū)的操作系統(tǒng)也就是進入min()(當(dāng)不一定叫main,linux下叫start_kerne執(zhí)行一系列的初始化后最終啟動登錄界面實現(xiàn)啟動過程14。單機斷個/類,中程注意么題按中斷源的不同中斷可分為:內(nèi)中:即程序運行錯誤引起的中斷;外中:即由外部設(shè)備、接口卡引起的中斷;軟件中斷:由寫在程序中語句引起的中斷程序的執(zhí)稱為軟件中斷從C要不要接收中斷即能不能限制某些中斷發(fā)生的角,中斷可分可屏蔽中斷:可被CU通指令限制某些設(shè)備發(fā)出中斷請求的中;不可屏蔽中斷不允許屏蔽的中斷如電源掉電5。機器期完一個基本操作所需要的時一個機器周期由個時鐘周期組成指令周期一指令的執(zhí)行時間。以機器周期為單位:單周期、雙周期和四周期指令。。林頓構(gòu)程序和數(shù)據(jù)共用一個存儲器邏輯空統(tǒng)編址。哈佛結(jié)構(gòu)程序與數(shù)據(jù)分為兩個獨立存儲器邏輯空間,分編址17。計數(shù)的脈沖如果來源于單片機內(nèi)的晶振,于其周期極為準(zhǔn)確這時稱為定時器。計數(shù)的脈沖如果來源于單片機外部的引腳,由于其周期一般不準(zhǔn)確,這時稱為計數(shù)器。信與統(tǒng)/

(z)()(z)()、的話音頻率一般為00~3400HZ,若對其采樣且使信號失,其最小的采樣頻率應(yīng)為多采用8KHZ的采樣頻率,并采用8bit的PCM編,則存儲一秒鐘的信號數(shù)據(jù)量有多(仕蘭微面試題目0Hz*26800Hz、么奎特香定律怎由擬號轉(zhuǎn)數(shù)信華面試題)奈奎斯特采樣定律,只采樣頻率高于原始信號中的最高頻率的兩倍,就以從采樣中無失真地恢復(fù)原始的信號.香農(nóng)定理:描述了有限帶,有機熱噪聲信道的最大傳輸速率與信道帶,信號噪聲功率比之間的關(guān)系。香農(nóng)定理由如下的公式給:C=Bog2(+S/N),其中是信容量,是道帶寬,S是平均信號功率,N是均噪聲功率,信噪比S/N通常用分(dB)表示,分貝=0×lg(S/N)?信道容量(chanlcapaci):是指存在一種方式可以以數(shù)據(jù)率和隨意的低誤差概率將數(shù)據(jù)通含噪聲的有限頻帶信道傳送。帶寬和信噪比是人們可以得勝的兩個自由度以提高通過一個信道發(fā)送信息的數(shù)據(jù)率。模擬信號是連續(xù)的,數(shù)字信號是離散的,這里的離散包括時間上的離散和幅度上的離散。所以將模擬信號轉(zhuǎn)化為數(shù)字信,就要經(jīng)過采樣,量化以及編碼三步。模信號轉(zhuǎn)化為數(shù)字信號可以通過/D轉(zhuǎn)器件來實現(xiàn)。、果擬號帶為5khz,要的采率怎么?ucent)兩?、號系在時與域系。華面題)、一域號0sin(2pif)i)V2si2pft)當(dāng)其過通帶通高濾器的號示式未)6給一域號要求1)寫頻分,寫出傅葉換數(shù))當(dāng)波經(jīng)低濾器掉次波只留次波,出波的出形(知、ec連續(xù)弦號和續(xù)形(都圖)的立變Infin筆試題、氏換Z變和立變的達及系(太件題F(

,ftdt

F

n

、DMA,DMA是么TDM叫時分多址,是一種空中接口技,是將不同用戶放在同一頻率不同時間段內(nèi)行通,應(yīng)用在手機和基站之間的通信。CDM是碼分多址的英文縮(CodeDivisionMultipless是數(shù)字技的分—擴頻通信技術(shù)上發(fā)展起來的一種嶄新而成熟的無線通信技.CDMA技術(shù)的原理是基于擴頻技即將需傳送的具有一定信號帶寬信息數(shù),一個帶寬遠大于信號帶寬的高速偽隨機碼進行調(diào)制據(jù)信號的帶寬被擴展,再經(jīng)載波調(diào)制并發(fā)送出去收使用完全相同的偽隨機,接收的帶寬信號作相關(guān)處理,寬帶信號換成原信息數(shù)據(jù)的窄帶信號即解擴,實現(xiàn)信息通信。1.行信同通異,點比較華為面試題)串行通信的數(shù)據(jù)是逐位傳送的,發(fā)送方發(fā)送的每一位都具有固定的時間間隔,這就要求接收方要按照發(fā)送方同樣的時間間隔來接收每一位以大大節(jié)省傳輸線但速度慢并行通信是多數(shù)據(jù)同時傳送送速度快但要多傳輸信成本高,只適用于近距離的傳送。1.步步輸差(未知)/

同步通信是指在約定的通信速率下,發(fā)送端和接收端的時鐘信號頻率和相信始終保持一致同步),這就保證了通信雙方在發(fā)送和接收數(shù)據(jù)時具有完全一致的定時關(guān)系。異步通信是指通信中兩個字符之的時間間隔是不固定的,而在一個字符內(nèi)各位的時間間隔是固定的。。什么SDH?SDH(SynchronousDigitalHierarchy同步數(shù)字體系)是一種將復(fù)接、線路傳輸及交換功能融為一體由一網(wǎng)管系統(tǒng)操作綜合信息傳送網(wǎng),是美國貝爾通信技術(shù)研究所提出來的同步光(SNET)。DSP嵌式軟等、用框描一你悉實用字號理統(tǒng)并簡的析如沒,可以己計個單數(shù)信處系并述功及途仕蘭微面試題)見下圖數(shù)字濾波器、字波的類結(jié)特。(仕蘭微面試題目)按濾波器的沖激響應(yīng)分類數(shù)字濾波器可分為有限沖激響應(yīng)濾波稱為IR濾波器和限沖激響應(yīng)濾波器稱為濾器照實現(xiàn)方法來分,數(shù)字濾波器可分為三類:遞歸型數(shù)字濾波器、非遞歸型數(shù)字濾波器和快速傅立葉變換(FFT).3IIFI濾器異。新太硬件面)數(shù)濾波器與IR濾波器相比,前者保留了模擬濾波器的優(yōu),幅頻特性較好,存在相位失真。后者相頻特性較好,可實現(xiàn)線性相位,但在相同指標(biāo)要求下要比前者的階數(shù)高的多數(shù)濾波器的設(shè)計方法主要有雙線性Z變法和沖響應(yīng)不變法FIR數(shù)濾波器的設(shè)計方法主要有窗函數(shù)法、頻率抽樣法和切比雪夫逼近法等。、DSP和用理在構(gòu)有么同請要出你悉一D結(jié)構(gòu)(威dsp軟件面試題)、說點SP和浮DSP的義或者說出他們的區(qū)別(信威dp件面試題定點DSP以成本低見,點DS以速度快見長。浮點運算DSP比定點運算DSP的動態(tài)范圍要大很多。尋址空間也要大得多、請寫出-8,7】的二進補碼,和二進制偏置碼。用表示出0。-05(信威軟面試)、SP的結(jié)(佛構(gòu)未知)乘法器/乘加器MAC,術(shù)邏輯運算單元(LU,移位器,據(jù)地址發(fā)生器DAG),程序定序,又稱指令定序器,存儲器、出SI七網(wǎng)協(xié)中四(任意。(仕蘭微面試題目七層指:由低到依次是物理層,數(shù)據(jù)鏈路網(wǎng)絡(luò)層,輸層,會話層,表示層和應(yīng)用9TCP/IP議系構(gòu)/

答:TCP/IP是一個議系列目前已飲食了多個協(xié)議,用于將各種計算機和數(shù)據(jù)通信設(shè)備組成計算網(wǎng)絡(luò)。TCP/IP協(xié)議有如下點1,協(xié)議標(biāo)準(zhǔn)具有開放其獨立于特定的計算硬件與操作系可以免費使用2統(tǒng)分配網(wǎng)絡(luò)地址,使得整個P/IP設(shè)備在網(wǎng)絡(luò)中都具有惟一的IP地址。面問1。請你自我介紹一下.lsthgaoop。這個是必備大花一分半鐘,了解求職者的格特點和能力,看是否適合目前應(yīng)聘崗位的工作。點是介紹自己與所求職位有關(guān)的優(yōu),能和經(jīng)歷。如”習(xí)方面,項目研究方面,”實習(xí)方面”,社會工作方面。最后,最好加上對自己性格特點的總,及自己的職業(yè)生涯規(guī)劃。。為什么要來我們公司應(yīng)yuhmn、面官試圖從中了解你求職的動機、愿望以及對此項工作的態(tài)度。、建從行業(yè)、企業(yè)和位這

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論