存儲(chǔ)器映射rev6-ch04memory map中芯片包含多種和外設(shè)一共有4G連續(xù)地址空間本章_第1頁(yè)
存儲(chǔ)器映射rev6-ch04memory map中芯片包含多種和外設(shè)一共有4G連續(xù)地址空間本章_第2頁(yè)
存儲(chǔ)器映射rev6-ch04memory map中芯片包含多種和外設(shè)一共有4G連續(xù)地址空間本章_第3頁(yè)
存儲(chǔ)器映射rev6-ch04memory map中芯片包含多種和外設(shè)一共有4G連續(xù)地址空間本章_第4頁(yè)
存儲(chǔ)器映射rev6-ch04memory map中芯片包含多種和外設(shè)一共有4G連續(xù)地址空間本章_第5頁(yè)
已閱讀5頁(yè),還剩6頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第4章映紹和外設(shè)地址的空間。系統(tǒng)映AllForMK60N256VLQ100: FlexNVM FlexNVMMK60N512VMD100:AllFordeviceswithFlexNVM:FlexRAMFor Programmingaccelera‐tionAllSRAM_L:LowerSRAMAllSRAM_U:UpperSRAMbitbandAll–AliasedtoSRAM_UCortex-core–Bitbandregionforperipheralbridge0&Bitbandregionforperipheralbridge1&Bitbandregionforgeneralinput/output(GPIO)&–core–AllPrivateCortex-core–EzPort主機(jī)端口和DMA主機(jī)端口復(fù)用。內(nèi)核、DMA和EzPort的權(quán)限是AIPS-LiteGPIO有自己獨(dú)立的混合位寬區(qū)。在混合區(qū)的32位寫操作和位寬區(qū)的讀寫操作一樣。0x0000_0000是4-1Flash映 SRAM映見SRAM陣列。外設(shè)橋映2個(gè)外設(shè)橋(AIPS-Lite0AIPS-Lite0AIPS-Lite0連接到閂開關(guān)從機(jī)端口2,可區(qū)間是0x4000_0000到0x4007_FFFF。閂開關(guān)提供的主機(jī)不需要等待AIPS-Lite控制器的狀態(tài)。0Peripheralbridge0(AIPS-Lite1—2—3—4Crossbar5—6—7—8DMA9DMAcontrollertransfercontrol———————————————————FlashmemoryFlashDMAchannelmutiplexer——FlexCAN———————DSPIDSPI—I2S————USB bledelayblockPeriodicinterrupttimersFlexTimer(FTM)FlexTimer(FTM)—og-to-digitalconverter(ADC)—Real-timeclockVBATregister—Low-powerSystemregister———Touchsenseinterface—SIMlow-powerSystemintegrationmodulePortAmultiplexingPortBmultiplexingPortCmultiplexingPortDmultiplexingPortEmultiplexing————Software——————————————ExternalCarriermodulatortimer—Multi-purposeClockGeneratorSystemoscillatorI2CI2C——UARTUARTUARTUART————USBOTGogcomparator(CMP)/6-bitdigital-to-ogconverter(DAC)Voltagereference———————Low-leakagewakeupunitPowermanagementcontrollerModecontroller—0Peripheralbridge1(AIPS-Lite1—2—3—4—5—6—7—8—9———————————————————————Randomnumbergenerator———FlexCAN———————DSPI——————————FlexTimer(FTM)——og-to-digitalconverter(ADC)————EthernetMACandIEEE1588———————————12-bitdigital-to-ogconverter(DAC)12-bitdigital-to-ogconverter(DAC)————————————————————————————UARTUART———————————————————NotanAIPS-Liteslot.The32-bitgeneralpurposeinput/outputisaccessedatthis私有外設(shè)總線(PPB)映通過(guò)內(nèi)核。4-4PPBInstrumentationTraceMacrocellDataWatchpointandTraceFlashPatchandBreakpointSystemControlSpace(SCS)(forTracePortInterfaceUnitEmbeddedTraceMacrocellEmbeddedTraceBufferEmbeddedTraceMiscellaneousCo

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論