數(shù)字三態(tài)門及其應(yīng)用課件_第1頁
數(shù)字三態(tài)門及其應(yīng)用課件_第2頁
數(shù)字三態(tài)門及其應(yīng)用課件_第3頁
數(shù)字三態(tài)門及其應(yīng)用課件_第4頁
數(shù)字三態(tài)門及其應(yīng)用課件_第5頁
已閱讀5頁,還剩20頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

同學們早晨好!數(shù)據(jù)選擇器的應(yīng)用多路開關(guān)MUX是一種通用性較強的中規(guī)模集成構(gòu)件(功能模塊),它主要應(yīng)用有以下四方面:在數(shù)據(jù)傳輸時,實現(xiàn)并-串轉(zhuǎn)換;作數(shù)據(jù)選擇,實現(xiàn)多路信號分時傳送(單向總線);實現(xiàn)各種組合邏輯函數(shù);能產(chǎn)生序列信號,為電路提供控制信號。在數(shù)據(jù)傳輸時實現(xiàn)并-串轉(zhuǎn)換例如:設(shè)計轉(zhuǎn)換邏輯電路,實現(xiàn)將八路并行輸入信號D0~D7轉(zhuǎn)換為串行信號。并入串出解:選用八選一數(shù)據(jù)選擇器74LS151實現(xiàn)。輸入端D0~D7,控制端CBA,輸出端Y,使能端接地。作數(shù)據(jù)選擇實現(xiàn)多路信號分時傳送(單總線)例如:四路信號A、B、C、D,每一路信號有兩位A1A0、B1B0、C1C0、D1D0,實現(xiàn)分時傳輸。解:用74153實現(xiàn)數(shù)據(jù)選擇器74LS153芯片功能表

D30XXXD311

D20XXD2X01

D10XD1XX01D00D0XXX0001XXXXXX輸出Y輸出控制數(shù)據(jù)輸入D0D1D2D3選擇輸入A1A0例如:四路信號A、B、C、D,每一路信號有兩位A1A0、B1B0、C1C0、D1D0,實現(xiàn)分時傳輸。解:用74153實現(xiàn)BA00011011兩位二進制計數(shù)器每一路信號若是四位,怎樣來實現(xiàn)分時傳輸?數(shù)據(jù)選擇器輸出端邏輯函數(shù)表達式特點?是地址(選擇)輸入最小項與輸入數(shù)據(jù)之積的與或式。用數(shù)據(jù)選擇器實現(xiàn)各種組合邏輯函數(shù)用四選一數(shù)據(jù)選擇器實現(xiàn)兩變量組合邏輯函數(shù),用四選一數(shù)據(jù)選擇器實現(xiàn)三變量組合邏輯函數(shù);用八選一數(shù)據(jù)選擇器實現(xiàn)三變量組合邏輯函數(shù),用八選一數(shù)據(jù)選擇器實現(xiàn)四變量組合邏輯函數(shù);例1試用八選一數(shù)據(jù)選擇器實現(xiàn)邏輯函數(shù) F1(A,B,C)=∑(m1,m2,m4,m7)。F=F1?A2=A,A1=B,A0=CD0=D3=D5=D6=0D1=D2=D4=D7=1使令畫出邏輯電路圖?則有解:采用函數(shù)表達式比較方法實現(xiàn)。D0=D3=D5=D6=0D1=D2=D4=D7=1F1的邏輯電路圖如下所示:A2=A,A1=B,A0=CD0D1D2D3D4D5D6D7FA0A1A2+5VABCF=F1=∑(m1,m2,m4,m7)74LS151比較兩式:例2試用四選一數(shù)據(jù)選擇器和邏輯門實現(xiàn)邏輯函數(shù)Y(A,B,C)=∑(m1,m2,m4,m7)。解:比較函數(shù)表達式法。從而可畫出邏輯電路圖A1=A,A0=B,D0D1D2A0A1D3FCF1=∑(m1+m2+m4+m7)BA4選11雙4選1路數(shù)據(jù)選擇器74LS253

74LS253功能與74LS153完全相同,為雙四選一數(shù)據(jù)選擇器,不同的是它是三態(tài)輸出:高電平、低電平和高阻三種輸出狀態(tài)。邏輯符號圖普通TTL門的輸出只有兩種狀態(tài)——邏輯0和邏輯1。三態(tài)邏輯(TSL)(ThreeStateLogicGate):三態(tài)邏輯門該門輸出不僅有高電平和低電平兩種邏輯狀態(tài),還有第三種輸出狀態(tài)

—高阻狀態(tài)(又稱失效態(tài)、截止態(tài)、開路態(tài)或禁止態(tài))。這時輸出端相當于懸空。常用的三態(tài)門:三態(tài)非門,三態(tài)緩沖器,三態(tài)與非門,三態(tài)或非門三態(tài)邏輯門(TSL)和三態(tài)邏輯部件應(yīng)用1.三態(tài)非門(教材p15)使能端,低電平有效使能端,高電平有效三態(tài)非門邏輯圖高阻態(tài):不是一個確定的電壓值。是一個特大的電阻值普通TTL門只有兩種狀態(tài):邏輯0和邏輯1,這兩種狀態(tài)都是低阻輸出。三態(tài)邏輯輸出門的第三態(tài)是高阻態(tài)輸出,輸出端相當于懸空。三態(tài)輸出四緩沖器74LS125引腳圖三態(tài)非門三態(tài)緩沖器低有效邏輯符號使能端低有效三態(tài)門?2.三態(tài)門用于單向數(shù)據(jù)總線結(jié)構(gòu)任何時刻只能有一個控制端有效,即只有一個三態(tài)門處于數(shù)據(jù)傳輸,其它三態(tài)門處于禁止狀態(tài)。有四個信號A,B,C,D通過一條總線傳輸?EN信號(ENA,ENB,ENC,END)由控制電路(時序機)提供。三態(tài)輸出四緩沖器74LS125又稱為四總線緩沖門單向數(shù)據(jù)總線結(jié)構(gòu)具有三態(tài)控制輸出的四位邏輯輸出電路3.三態(tài)非門輸出控制應(yīng)用三態(tài)輸出與數(shù)據(jù)總線連接原理圖A數(shù)據(jù)B數(shù)據(jù)C數(shù)據(jù)4.雙向傳輸當EN=1時,門1工作,門2禁止,數(shù)據(jù)從A送到B;EN=0時,門1禁止,門2工作,數(shù)據(jù)從B送到A。A1/A2B1/B2多路雙向傳輸?8路三態(tài)雙向總線收發(fā)器74LS2455.多路三態(tài)雙向傳輸(雙向總線傳輸)/GDIRA1A2A3A4A5A6A7A8B5B4B3B2B1B6B7B8A→BB→AA174LS245A2A3A4A5A6A7A8B1B2B3B4B5B6B7B8GDIR/G使能端DIR雙向傳輸控制端

DIR=0B→ADIR=1A→B8路三態(tài)雙向總線收發(fā)器第二章組合邏輯小結(jié)1.組合邏輯電路的構(gòu)成和特點?2.什么是組合邏輯電路的分析和分析步驟?3.什么是組合邏輯電路的設(shè)計和設(shè)計步驟?4.競爭冒險概念、產(chǎn)生原因危害及消除方法?5.常用的中規(guī)模組合邏輯構(gòu)件有那些?6.常用組合邏輯構(gòu)件除了具有其基本功能外,還可用來設(shè)計組合邏輯電路,設(shè)計方法?7.常用組合邏輯構(gòu)件大多都設(shè)置輸入、輸出使能端(或輸入、輸出擴展端)其作用?

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論