2023年研究生類研究生入學(xué)考試專業(yè)課電氣與電子信息-數(shù)字電子技術(shù)歷年高頻考題帶答案難題附詳解_第1頁
2023年研究生類研究生入學(xué)考試專業(yè)課電氣與電子信息-數(shù)字電子技術(shù)歷年高頻考題帶答案難題附詳解_第2頁
2023年研究生類研究生入學(xué)考試專業(yè)課電氣與電子信息-數(shù)字電子技術(shù)歷年高頻考題帶答案難題附詳解_第3頁
2023年研究生類研究生入學(xué)考試專業(yè)課電氣與電子信息-數(shù)字電子技術(shù)歷年高頻考題帶答案難題附詳解_第4頁
2023年研究生類研究生入學(xué)考試專業(yè)課電氣與電子信息-數(shù)字電子技術(shù)歷年高頻考題帶答案難題附詳解_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

2023年研究生類研究生入學(xué)考試專業(yè)課電氣與電子信息-數(shù)字電子技術(shù)歷年高頻考題帶答案難題附詳解(圖片大小可自由調(diào)整)第1卷一.歷年考點(diǎn)試題黑鉆版(共50題)1.數(shù)字電路中的三極管一般工作于______區(qū)和______區(qū)。2.某8位模數(shù)轉(zhuǎn)換器是由并/串結(jié)構(gòu)組成的,則其內(nèi)部有多少個(gè)比較器?給出計(jì)算過程。3.兩個(gè)門電路的輸出端可以并接的條件是什么?如果將不能并接的兩個(gè)門電路的輸出端并接,會(huì)發(fā)生什么現(xiàn)象?4.若要將一異或非門當(dāng)做反相器(非門)使用,則輸入端A、B端的連接方式是______。A.A或B中有一個(gè)接“1”B.A或B中有一個(gè)接“0”C.A和B并聯(lián)使用D.不能實(shí)現(xiàn)5.畫出如圖1所示電路在給定D1和CP作用下Q1、Q2和Y的輸出波形,說明該電路的功能。

6.兩個(gè)TTL門電路的輸出端是否可以直接相連,為什么?如果設(shè)計(jì)中必須直接相連,應(yīng)該用什么器件?7.ADC輸出為12位二進(jìn)制數(shù),輸入信號(hào)最大值為10V,其分辨率是______。8.在圖1所示電路中,在所示輸入波形的作用下,畫出相應(yīng)的輸出波形(假設(shè)初態(tài)Q1Q2=00)。

9.(63)O的二進(jìn)制補(bǔ)碼是______,格雷碼是______。10.555定時(shí)器是一種用途很廣泛的電路,除了能組成______觸發(fā)器、______觸發(fā)器和______三個(gè)基本單元電路以外,還可以接成各種實(shí)用電路。11.可編程邏輯器件EPROM2716有11根地址線A10~A0,8根數(shù)據(jù)線D7~D0,為片選端,低電平有效。此器件的存儲(chǔ)容量是______。A.210×8B.211×16C.211×8D.210×1612.如圖1所示是2個(gè)集成芯片二-十六進(jìn)制同步計(jì)數(shù)器74LS161(進(jìn)位端RCO=TQDQCQBQA),試附加適當(dāng)?shù)拈T電路構(gòu)成一個(gè)89進(jìn)制計(jì)數(shù)器,簡述設(shè)計(jì)過程。

13.試用一片(只用一片,不加任何邏輯門)4位加法器74283實(shí)現(xiàn)余3碼到8421BCD碼的轉(zhuǎn)換電路。14.若JK觸發(fā)器原態(tài)為“0”,控制輸入J=K'=1,當(dāng)有效時(shí)鐘作用后Q*=______。15.欲產(chǎn)生序列信號(hào)11010111,則至少需要______級觸發(fā)器。A.2B.3C.4D.516.在門電路中,為獲得穩(wěn)定的______電平,三極管應(yīng)工作在______。17.PROM的與陣列是______。A.全譯碼可編程陣列B.全譯碼不可編程陣列C.非全譯碼可編程陣列D.非全譯碼不可編程陣列18.在時(shí)序電路的狀態(tài)轉(zhuǎn)換表中,若狀態(tài)數(shù)N=3,則狀態(tài)變量數(shù)最少為______。A.16B.4C.8D.219.時(shí)序電路包括______電路和______電路,它們的基本組成單元分別是______和______。20.如圖所示正脈沖的脈沖寬度、脈沖重復(fù)頻率、脈沖占空比為______。

A.tp、1/T、tp/TB.tp、1/T、tp/(T-tp)C.tp、1/T、(T-tp)/rD.tp、T、tp/(T-tp)21.電路如圖1所示,試完成下列各項(xiàng):(1)試用圖1(a)所示74LS161和適當(dāng)?shù)倪壿嬮T設(shè)計(jì)一個(gè)電路,實(shí)現(xiàn)圖1(b)所示的狀態(tài)轉(zhuǎn)換圖,要求使用置數(shù)端LD完成;(2)在(1)電路基礎(chǔ)上,添加最少的邏輯門實(shí)現(xiàn)圖1(c)所示波形,其中CP為外加時(shí)鐘,P為電路的輸出。寫出設(shè)計(jì)過程,并在圖中標(biāo)出輸出信號(hào)P端。

22.對于JK觸發(fā)器,若J=K,則可完成______觸發(fā)器的邏輯功能;若K=J=1,則可完成______觸發(fā)器的邏輯功能。23.移位寄存器由8級觸發(fā)器組成,用它構(gòu)成的扭環(huán)形計(jì)數(shù)器具有______種有效狀態(tài);用它構(gòu)成的環(huán)形計(jì)數(shù)器具有______種有效狀態(tài),構(gòu)成線性反饋移位寄存器具有______種有效狀態(tài)。A.16,8,511B.4,8,15C.16,8,255D.8,16,12724.如圖(a)所示電路由74LS153雙四選一數(shù)據(jù)選擇組成,試寫出輸出Z的表達(dá)式,并分別用集成芯片74LS138最小項(xiàng)譯碼器[見圖(b)]和74LS151八選一數(shù)據(jù)選擇器[見圖(c)]實(shí)現(xiàn)該電路。

25.如圖1所示為加法器74LS283,當(dāng)加數(shù)A3A2A1A0為2421BCD碼時(shí),要求輸出S3S2S1S0為8421BCD碼,試確定另一個(gè)加數(shù)B3B2B1B0,并完成邏輯設(shè)計(jì)。

26.一個(gè)邏輯0和一個(gè)高阻相與結(jié)果是什么?一個(gè)邏輯1和一個(gè)高阻相或結(jié)果是什么?并說明為什么。27.邏輯函數(shù)F1=∑A,B,C,D(2,3,5,8,11,13)和F2=∏A,B,C,D(2,4,7,10,12,13)之間滿足______關(guān)系。A.對偶B.相等C.香農(nóng)展開D.反演28.試說明最小項(xiàng)和最大項(xiàng)的關(guān)系。29.(1)將T觸發(fā)器轉(zhuǎn)換為JK觸發(fā)器:(2)用如圖1所示的D觸發(fā)器、JK觸發(fā)器、SR觸發(fā)器和T觸發(fā)器設(shè)計(jì)一個(gè)4位異步加法計(jì)數(shù)器,其中D觸發(fā)器的輸出為最低位,T觸發(fā)器的輸出為最高位。

30.用JK觸發(fā)器設(shè)計(jì)一個(gè)序列信號(hào)發(fā)生電路,使之在一系列CP脈沖信號(hào)作用下能夠周期性地輸出“010110”序列信號(hào)。(1)給出狀態(tài)分配方案;(2)畫出狀態(tài)轉(zhuǎn)換圖;(3)列出狀態(tài)轉(zhuǎn)換表;(4)畫出次態(tài)卡諾圖;(5)寫出狀態(tài)方程;(6)畫出邏輯圖;(7)檢查自啟動(dòng)。31.在不影響邏輯功能的情況下,CMOS與非門的多余輸入端可______。A.接高電平B.接低電平C.懸空D.通過電阻接地32.主從JK觸發(fā)器的輸入波形如圖1所示,設(shè)初始狀態(tài)Q=0,畫出Q端的波形。

33.用卡諾圖求邏輯函數(shù)F=∑W,X,Y,Z(4,7,9,13,15)+d(5,6)的最簡和之積表達(dá)式(或與表達(dá)式)為______。34.下列說法中,______是正確的。A.寄存器一般是邊沿觸發(fā)的,僅在時(shí)鐘的邊沿改變狀態(tài);鎖存器一般指電平觸發(fā)的觸發(fā)器,特點(diǎn)是當(dāng)控制端有效時(shí),輸入端的變化會(huì)隨時(shí)傳遞到輸出端B.同步計(jì)數(shù)器各觸發(fā)器的CP脈沖相同,異步計(jì)數(shù)器的各CP脈沖不同,異步計(jì)數(shù)器的速度可能比同步計(jì)數(shù)器速度快C.異或門當(dāng)反相器使用時(shí),把多余輸入端接低電平D.組合邏輯電路如果產(chǎn)生了可以采用增加冗余項(xiàng)方法消除的險(xiǎn)象,這種險(xiǎn)象屬于功能險(xiǎn)象35.如圖所示是用555定時(shí)器組成的多諧振蕩電路,如果uI端接4V電壓,試求輸出uO的頻率。

36.分析圖1所示電路,分別寫出X、Y、F點(diǎn)與輸入A、B之間的邏輯表達(dá)式。

37.在圖所示由TTL門電路組成的環(huán)形振蕩器中,已知G1、G2門的平均傳輸時(shí)延相同,為tpd=25ns,現(xiàn)測得該振蕩器的振蕩頻率f=6.25MHz,則G3門的tpd是______ns;而輸出波形的振幅Uom約為______V。

A.30;2B.30;3C.20;3D.25;2.538.如圖所示組合電路輸入為有權(quán)BCD碼。當(dāng)X3X2X1X0為1001、0011、0001、0101時(shí)對應(yīng)顯示數(shù)字為6、3、1、5。說明輸入為何種權(quán)碼?電路中的4位二進(jìn)制加法器74LS83擔(dān)當(dāng)了何種功能?并說明其所用方法的理論依據(jù)。

39.分析圖1所示電路,畫出狀態(tài)轉(zhuǎn)換圖,說明電路的計(jì)數(shù)模值。

40.八進(jìn)制數(shù)34.2的等值二進(jìn)制數(shù)為______;十進(jìn)制數(shù)98的等值二進(jìn)制數(shù)為______,8421BCD碼為______。41.將集成計(jì)數(shù)器轉(zhuǎn)換成任意進(jìn)制計(jì)數(shù)器時(shí),可采用______或______兩種方法來實(shí)現(xiàn)。42.以下描述一個(gè)邏輯函數(shù)的方法中______只能唯一表示。A.表達(dá)式B.邏輯圖C.真值表D.波形圖43.有一個(gè)5421BCD碼表示的數(shù)據(jù)為101000010011,其表示的十進(jìn)制數(shù)是多少?44.5個(gè)變量可構(gòu)成______個(gè)最小項(xiàng),全體最小項(xiàng)之和為______。45.A的原碼為011010,則2A對應(yīng)的8位原碼形式為______,-A的8位補(bǔ)碼為______。46.根據(jù)圖1(a)所示電路和附圖1(b)中所給出的激勵(lì)波形,分析并畫出對應(yīng)輸出y的波形圖(設(shè)起始狀態(tài)為QD,QJK=00)。

47.由3個(gè)JK觸發(fā)器構(gòu)成的時(shí)序電路的狀態(tài)輸出為Q2Q1Q0,其中的卡諾圖如圖所示,寫出、J2和K2的表達(dá)式(圖中×為任意項(xiàng))。

48.用卡諾圖化簡下列邏輯函數(shù):49.一個(gè)8位移位寄存器的移位脈沖的頻率是1MHz,將8位二進(jìn)制數(shù)并行地移入這個(gè)移位寄存器需要______。A.經(jīng)過8個(gè)觸發(fā)器的傳輸延遲時(shí)間B.8μsC.經(jīng)過1個(gè)觸發(fā)器的傳輸延遲時(shí)間D.1μs50.如圖1所示電路是一種由運(yùn)算放大器及電壓反饋支路構(gòu)成的施密特觸發(fā)器,若要運(yùn)算放大器的開環(huán)差模電壓增益Aud=uO/ud與反饋系數(shù)的乘積大于1,這時(shí),電路的電壓傳輸特性即uO=f(uI)應(yīng)是圖2所示中的______。

A.DB.CC.AD.B第1卷參考答案一.歷年考點(diǎn)試題黑鉆版1.參考答案:截止

飽和2.參考答案:解:有(24-1)×2=30個(gè)比較器。由2個(gè)4位的并行型A/D轉(zhuǎn)換器配合D/A轉(zhuǎn)換器組成,用兩次比較實(shí)行轉(zhuǎn)換,所以稱為HalfFlash(半快速)型,每個(gè)并行轉(zhuǎn)換器有(24-1)個(gè)比較器。3.參考答案:輸出集電極開路的門電路可以并接。若將不能并接的兩個(gè)門電路并接,當(dāng)兩個(gè)門電路輸出電平不相等時(shí),其輸出級形成低阻通道,使得電流過大,會(huì)燒壞器件。4.參考答案:D5.參考答案:解:驅(qū)動(dòng)方程為:

DFF1是上升沿有效,DFF2為下降沿有效,波形圖如圖2所示。

6.參考答案:解:普通的TTL門電路輸出端不允許直接相連,因?yàn)槠胀ǖ腡TL門電路輸出端之間若直接相連,會(huì)在電源與地之間形成一條低阻通路,從而導(dǎo)致電流過大燒毀門電路,或者造成邏輯錯(cuò)誤;如果設(shè)計(jì)中必須直接相連,應(yīng)該用OC門相連。7.參考答案:44mV。分辨率為10/212V。8.參考答案:解:畫出輸出波形如圖2所示。

9.參考答案:(101100)B

(101010)B10.參考答案:施密特

單穩(wěn)態(tài)

多諧振蕩器11.參考答案:C12.參考答案:解:采用同步置數(shù)的方法進(jìn)行設(shè)計(jì)。

89=16×5+9

從0開始計(jì)數(shù)到88共89個(gè)數(shù)。

88=16×5+8

因此,當(dāng)一個(gè)芯片輸出為5,另一個(gè)輸出為8時(shí),置0,重新計(jì)數(shù),如附圖2所示。

13.參考答案:解:余3碼-0011=8421BCD,等價(jià)于余3碼+1101=8421BCD。

余3碼由A端輸入,A3為高位,A0為低位,B端輸入1101,Q3Q2Q1Q0即為所需8421BCD碼。設(shè)計(jì)電路圖如圖所示。

14.參考答案:115.參考答案:B16.參考答案:高低

截止區(qū)或飽和區(qū)17.參考答案:BPROM的與陣列為地址譯碼器,不可編程。每一個(gè)存儲(chǔ)單元對應(yīng)唯一的地址,所以是全譯碼的。18.參考答案:D19.參考答案:存儲(chǔ)

組合

觸發(fā)器

門電路20.參考答案:A21.參考答案:解:(1)74LS161為異步清零計(jì)數(shù)器,設(shè)計(jì)電路如圖2所示。

(2)在(1)電路基礎(chǔ)上,添加最少的邏輯門實(shí)現(xiàn)圖1(c)所示波形,如圖3所示。

22.參考答案:T

T'23.參考答案:C24.參考答案:解:由題圖可知,當(dāng)C=0時(shí),左半邊工作;當(dāng)C=1時(shí),右半邊工作。將C、B、A作為控制信號(hào),D作為輸出信號(hào),可得:

所求該電路的實(shí)現(xiàn)如圖所示。

25.參考答案:解:當(dāng)A3A2A1A0為2421BCD碼時(shí),對應(yīng)的十進(jìn)制04,另一加數(shù)為0000,可輸出8421BCD碼;當(dāng)A3A2A1A0為2421BCD碼時(shí),對應(yīng)的十進(jìn)制59,另一加數(shù)為1010,可輸出8421BCD碼。其邏輯設(shè)計(jì)如圖2所示。

26.參考答案:邏輯0與高阻相與結(jié)果是邏輯0,因?yàn)檫@時(shí)相當(dāng)于對高阻態(tài)接下拉電阻,輸出結(jié)果為下拉輸出值,為邏輯0。邏輯1和高阻態(tài)相或,結(jié)果是邏輯1,因?yàn)檫@時(shí)相當(dāng)于對高阻態(tài)接上拉電阻,輸出結(jié)果為上拉高電平,即邏輯1。27.參考答案:A28.參考答案:解:n個(gè)變量的最小項(xiàng)是n個(gè)變量的邏輯乘,全部變量都必須存在,每個(gè)變量既可以是原變量,也可以是反變量。所以最小項(xiàng)的數(shù)目是2n個(gè),最小項(xiàng)用mi表示。下標(biāo)用最小項(xiàng)對應(yīng)的二進(jìn)制碼相應(yīng)的十進(jìn)制數(shù)表示。

n個(gè)變量的最大項(xiàng)是n個(gè)變量的邏輯和,全部變量都必須存在,每個(gè)變量既可以是原變量,也可以是反變量。最大項(xiàng)的數(shù)目也是2n個(gè),最大項(xiàng)用Mj表示。

最小項(xiàng)和最大項(xiàng)之間存在對偶關(guān)系,最小項(xiàng)是與邏輯,最大項(xiàng)是或邏輯;最小項(xiàng)的下標(biāo)對應(yīng)的二進(jìn)制碼,進(jìn)行0、1互換就可以確定最大項(xiàng)的下標(biāo);最大項(xiàng)的下標(biāo)與對應(yīng)的最小項(xiàng)下標(biāo)之間有一定關(guān)系:j=2n-1-i。n是邏輯變量的數(shù)目,對應(yīng)于二進(jìn)制碼的位數(shù);i是最小項(xiàng)的下標(biāo)數(shù);j是最大項(xiàng)的下標(biāo)數(shù)。

最小項(xiàng)和最大項(xiàng)的性質(zhì):①最小項(xiàng)的性質(zhì)和最大項(xiàng)的性質(zhì)之間具有對偶性;②最小項(xiàng)對每一種輸入被選中的特點(diǎn)是只有一個(gè)最小項(xiàng)是“1”,其余最小項(xiàng)都是“0”,即所謂N(2n)中取一個(gè)“1”;對最大項(xiàng)每一種輸入被選中的特點(diǎn)是只有一個(gè)最小項(xiàng)是“0”,其余最小項(xiàng)都是“1”,即所謂N(2n)中取一個(gè)“0”;③全部最小項(xiàng)之和恒等于“1”;m0+m1+m2+m3=1,N(2n)中取一個(gè)“1”;④全部最大項(xiàng)之積恒等于“0”;m0m1m2m3=0,N(2n)中取一個(gè)“0”;⑤最小項(xiàng)的反是最大項(xiàng),最大項(xiàng)的反是最小項(xiàng)。;⑥一部分最小項(xiàng)之和的反等于另外那些最小項(xiàng)之和。;⑦兩最小項(xiàng)之積恒等于“0”;N(2n)中取一個(gè)“1”;⑧兩最大項(xiàng)之和恒等于“1”;N(2n)中取一個(gè)“0”。29.參考答案:(1)如表所示,因?yàn)?/p>

(2)只要把4個(gè)D觸發(fā)器異步串聯(lián)起來,讓前一個(gè)的負(fù)相端驅(qū)動(dòng)下一個(gè)觸發(fā)器就能得到異步加法計(jì)數(shù)器。

對于sR觸發(fā)器,,當(dāng)驅(qū)動(dòng)時(shí)鐘為1時(shí),令S=0,R=1,那么SR觸發(fā)器就相當(dāng)于D觸發(fā)器;JK觸發(fā)器與SR觸發(fā)器相同,有,當(dāng)驅(qū)動(dòng)時(shí)鐘為1時(shí)令J=0,K=1,JK觸發(fā)器就相當(dāng)于D觸發(fā)器;T觸發(fā)器有,當(dāng)驅(qū)動(dòng)時(shí)鐘為1時(shí)令T=0,就相當(dāng)于D觸發(fā)器。所以可畫出電路圖如圖2所示。

30.參考答案:解:首先進(jìn)行邏輯抽象。

(1)輸出Y“010110”為6個(gè)狀態(tài),則可取S0~S5為從000~101的6個(gè)狀態(tài)。

(2)狀態(tài)轉(zhuǎn)換圖如圖1所示。

(3)狀態(tài)轉(zhuǎn)換表如表所示。

(4)次態(tài)卡諾圖如圖2所示。

(5)將(4)中的卡諾圖分解,如圖3所示。

從卡諾圖可得狀態(tài)方程:

(6)由狀態(tài)方程可得觸發(fā)方程:

(7)將兩個(gè)無效狀態(tài)110和111分別代入(5)中的狀態(tài)方程,所得次態(tài)分別為111和100,可以自啟動(dòng)。31.參考答案:A32.參考答案:解:畫出Q端的波形如圖2所示。

33.參考答案:(W+X)(W'+Z)(X+Y')34.參考答案:A35.參考答案:解:由題意,uI是555定時(shí)器的外接控制電壓,所以555定時(shí)器的內(nèi)部參考電壓分別為VT+=uI,。

電路工作時(shí),電容C兩端的電壓uC在和uI之間振蕩。根據(jù)三要素法,可以求出uC從上升到uI的時(shí)間:

同理,可得uC從uI下降到的時(shí)間:

則輸出uO的頻率為:36.參考答案:解:37.參考答案:B38.參考答案:解:輸入的X3X2X1X0為5421碼。由于74LS74譯碼器的作用是把8421

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論