PMOS管放倒灌電路講解(電路圖+工作原理)_第1頁
PMOS管放倒灌電路講解(電路圖+工作原理)_第2頁
PMOS管放倒灌電路講解(電路圖+工作原理)_第3頁
PMOS管放倒灌電路講解(電路圖+工作原理)_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

WordPMOS管放倒灌電路講解(電路圖+工作原理)如下電路圖所示,此種應(yīng)用,由PMOS來進(jìn)行電壓的選擇,當(dāng)VIO9V電壓存在時(shí),此時(shí)電壓全部由VIO9V提供,將PMOS關(guān)閉,VBAT4.2V不提供電壓給VBAT_OUT。而當(dāng)VIO9V為低時(shí),VBAT_OUT由VBAT4.2V供電。注意R120的接地,該電阻能將柵極電壓穩(wěn)定地拉低,確保PMOS的正常開啟。D1和D2的作用在于防止電壓的倒灌,D2可以省略。這里要注意到實(shí)際上該電路的DS接反,這樣由體(二極管)導(dǎo)通導(dǎo)致了開關(guān)管的功能不能達(dá)到,實(shí)際應(yīng)用要注意。

下圖這個(gè)電路,控制(信號(hào))G_CTRL控制VB4.2+是否給VCC_OUT供電。此電路中,源漏兩端沒有接反,R2與R3存在的意義在于R2控制柵極(電流)不至于過大,R3控制柵極的常態(tài),將R3上拉為高,截止PMOS。同時(shí)也可以看作是對(duì)控制信號(hào)的上拉,當(dāng)(MCU)內(nèi)部管腳并沒有上拉時(shí),即輸出為開漏時(shí),并不能驅(qū)動(dòng)PMOS關(guān)閉,此時(shí),就需要外部電壓給予的上拉,所以電阻R3起到了兩個(gè)作用。R2可以更小,到100歐姆也可。

如下放倒灌電路,也可以使用Pmos實(shí)現(xiàn)電路的防反接保護(hù)功能。當(dāng)(電源)接反時(shí),從而使得PMOS不導(dǎo)通,后級(jí)電路斷開。電路如下圖,加入穩(wěn)壓管是為了更好的保護(hù)MOS管,這里保護(hù)過程和NMOS管

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論