模電實驗報告CPLD_第1頁
模電實驗報告CPLD_第2頁
模電實驗報告CPLD_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

一、實驗?zāi)康模ǎ保?、了解如何將半成品的PLD器件加工成數(shù)字電路系統(tǒng)(2)、學習利用PLD器件借助MAXPLUS2開發(fā)系統(tǒng)設(shè)計數(shù)字電路的EDA方法(3)、掌握原理圖設(shè)計輸入、編譯、仿真和PLD器件的編程過程實驗要求利用MAXPLUS2開發(fā)系統(tǒng)采用原理圖方式設(shè)計一個BCD-七段顯示譯碼器,并通過實驗箱上的共陰LED數(shù)碼管顯示譯器譯碼后的數(shù)字。實驗設(shè)備GEXINEDAPRO/240H實驗箱,PLD器件型號為ACEX系列的EP1K30QC208型號,下載電纜,插線等。實驗過程(一)、基于PLD的電路設(shè)計基本流程PLD是可編程邏輯器件的英文縮寫??删幊踢壿嬈骷且环N數(shù)字集成電路的半成品。在基芯片上,按一定排列方式,集成了大量的門和觸發(fā)器等基本邏輯原件。使用可利用開發(fā)工具對基進行加工及按設(shè)計要求將這些片內(nèi)的原件連接起來(些過程稱為編程)。使之完成某個邏輯電路或系統(tǒng)的功能。基于PLD的數(shù)字電路設(shè)計的基本流程如圖所示、設(shè)計原理BCD七管顯示譯碼器,電路設(shè)計原理圖如圖所示,圖中7448元件的ABCD端口為BCD碼輸入。OAOBOCODOEOFOG接數(shù)碼顯示接口。改變輸入二進制碼,則譯碼后通過數(shù)碼管顯示相應(yīng)的數(shù)值。在原理圖中,使用的元件7448和7448芯片附加控制端對應(yīng)說明如下。(1)、元件LTN端口對應(yīng)7448的燈測試輸入LT低電平有效以測試數(shù)碼管各段能否正常發(fā)光。(2)、元件RBIN端口對應(yīng)7448的滅0輸入RBI低電平有效,當ABCD輸入為0時,本應(yīng)輸出為0,但如果需要將這個0熄滅,則RBIN端口輸入應(yīng)為低電平,這樣就可熄滅本來應(yīng)該顯示的0.同時元件輸出端RBON(對應(yīng)7448的RBO)輸出為低電平,以表示熄滅了應(yīng)該顯示的0.(3)、元件BIN端口對應(yīng)7448的滅0輸入控制端BI,低電平有效,只要加入滅0控制信號(低電平),無論ABCD的狀態(tài)是什么,定可將數(shù)碼端的各段同時熄滅。(三)、設(shè)計過程這里選用的開發(fā)工具為MAXPLUS2系統(tǒng)。由PLD設(shè)計流程可知,設(shè)計步驟主要有四步。1、建立設(shè)計文件,進行設(shè)計輸入。2、編譯查錯3、邏輯功能驗證4、器件編程、實驗操作通過實驗箱上的撥碼開關(guān)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論