計算機組成原理課程設(shè)計報告_第1頁
計算機組成原理課程設(shè)計報告_第2頁
計算機組成原理課程設(shè)計報告_第3頁
計算機組成原理課程設(shè)計報告_第4頁
計算機組成原理課程設(shè)計報告_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

計算機組成原理一、設(shè)計目的1.融會貫通教材各章的內(nèi)容,通過知識的綜合運用,加深對計算機系統(tǒng)各模塊的工作原理及相互聯(lián)系的認(rèn)識,加深計算機工作中“時間-空間”概念的理解,從而清晰地建立計算機的整機概念。2.學(xué)習(xí)設(shè)計和調(diào)試計算機的基本步驟和方法,培養(yǎng)科學(xué)研究的獨立工作能力,取得工程設(shè)計和調(diào)試的實踐和經(jīng)驗。二、設(shè)計步驟1.?dāng)?shù)據(jù)格式數(shù)據(jù)字規(guī)定采用定點整數(shù)補碼表示法,字長8位,其中最高位為符號位,其格式如下:7654321符號位尾數(shù)2.指令格式本實驗設(shè)計使用5條機器指令,其格式與功能說明如下:76543210IN00100000ADD01000000ASTA01100000AOUT10000000AJMP10100000AIN指令為單字長(字長為8bits)指令,其功能是將數(shù)據(jù)開關(guān)的8位數(shù)據(jù)輸入到R0寄存器。ADD指令為雙字長指令,第一個字為操作碼,第二個字為操作數(shù)地址,其功能是將R0寄存器的內(nèi)容與內(nèi)存中地址為A的數(shù)相加,結(jié)果存放在R0寄存器中。STA指令為雙字長指令,第一個字為操作碼,第二個字為操作數(shù)地址,其功能是將R0寄存器中的內(nèi)容存儲到以第二個字為地址的內(nèi)存單元中。OUT指令為雙字長指令,第一個字為操作碼,第二個字為操作數(shù)地址,其功能是將內(nèi)存中以第二個字為地址的內(nèi)存單元中的數(shù)據(jù)讀出到數(shù)據(jù)總線,顯示之。JMP指令為雙字長指令,第一個字為操作碼,第二個字為操作數(shù)地址,其功能是程序無條件轉(zhuǎn)移到第二個字指定的內(nèi)存單元地址。數(shù)據(jù)通路圖一旦確定,指令流與數(shù)據(jù)流的通路也就確定了。圖1中各功能器件上標(biāo)注的控制點及控制信號,就是微程序控制器設(shè)計的依據(jù)。微指令格式建議采用水平型微指令格式,后繼微地址采用斷定方式。微指令格式如圖2所示。 微指令長度為22位,據(jù)此可以確定控制存儲器的字長也應(yīng)為22位。微指令格式確定后,微程序的橫向設(shè)計在于正確選擇數(shù)據(jù)通路,縱向設(shè)計在于確定后繼微指令地址??v向設(shè)計的通常做法是先確定微程序分支處的微地址,因為微程序分支處需要進行判別測試,這些微地址確定后,就可以在“微地址表”中把相應(yīng)的微地址單元填進去,以免后面的設(shè)計中重復(fù)使用,以致造成設(shè)計錯誤。 當(dāng)擬定“取指”微指令時,該微指令的判別測試字段應(yīng)指明P(1)測試?!叭≈浮蔽⒅噶钍撬形⒊绦蚨际褂玫墓梦⒅噶?,P(1)測試的結(jié)果導(dǎo)致微程序出現(xiàn)多路分支。在本模型機中,只擬設(shè)計5條機器指令,故用指令寄存器的前3位(IR7-IR5)作為測試條件,微程序可以實現(xiàn)8路轉(zhuǎn)移,但我們只用到前5路。分支后的微地址分別定為01001B-01101B。微程序流程圖微程序代碼表:當(dāng)前微地址s3S2S1s0mcnloadceWeLDR0LDR1LDR2LDIRLDPCLDARnALU-BUS76P(1)uA4uA3uA2uA1uA02322212019181716151413121110987654321000000000100000010011000001010000000000000110010000100200000001000010000010100003000000010000001000000100040000000100010000000001010500000000001000001000011006100101000100000100000001070000000100000010000101101000000010000001001100111011000000000100000011000001120000000000000110010000111300000000000001100100011114000000000000011001010011150000000000000110010101011600000000000001100000111117000000010000000001001110200000001000000100110100012100000000000001100101001022000000011000000010010001230000000100000010000101002400000001000000000000000125000000110000010000000001260000000110000000100000011位全加器電路原理圖將其封裝成芯片,設(shè)計8位補碼加/減法運算器原理圖地址轉(zhuǎn)移邏輯電路圖上圖信號說明:swe信號:總清信號srd信號:總清信號p1信號:譯碼判別位ad[4]…ad[0]信號:微地址(控制存儲器地址)ir[7]…ir[5]信號:操作碼clr信號:總清信號t2、t4信號:節(jié)拍脈沖將地址轉(zhuǎn)移邏輯電路封裝成芯片,設(shè)計微程序控制器邏輯電路圖,如圖:數(shù)據(jù)通路微控制信號說明:nROM_BUS:ROM數(shù)據(jù)輸出到總線控制信號,低電平有效。nRAM_BUS:RAM數(shù)據(jù)輸出到總線控制信號,低電平有效。m:加、減法選擇控制信號,為1做加法,為0做減法。nSW_BUS:數(shù)據(jù)輸入到總線控制信號,低電平有效。LDN:PC置數(shù)控制信號,低電平有效。nCS:RAM片選信號,低電平有效。WE:RAM寫信號,高電平時做寫操作。LDR0:數(shù)據(jù)打入R0鎖存控制信號,脈沖上升沿有效。LDDR1:數(shù)據(jù)打入R1鎖存控制信號,脈沖上升沿有效。LDDR2:數(shù)據(jù)打入R2鎖存控制信號,脈沖上升沿有效。LDIR:數(shù)據(jù)打入IR鎖存控制信號,脈沖上升沿有效。LDPC:數(shù)據(jù)打入PC鎖存控制信號,脈沖上升沿有效。LDAR:數(shù)據(jù)打入AR控制信號,脈沖上升沿有效。nALU_BUS:運算器ALU結(jié)果輸出到總線控制信號,低電平有效。nPC_BUS,低電平有效。nR0_BUS,低電平有效。數(shù)據(jù)通路邏輯電路圖經(jīng)過調(diào)試,此電路圖無錯誤,無警告。運行結(jié)果三、設(shè)計說明及工作小結(jié)1、對指令系統(tǒng)中的各條指令進行分析,得出所需要的占領(lǐng)周期與操作序列,以便確定各器件的類型和

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論