cadence安裝、原理庫建庫和Concept-HDL使用手冊_第1頁
cadence安裝、原理庫建庫和Concept-HDL使用手冊_第2頁
cadence安裝、原理庫建庫和Concept-HDL使用手冊_第3頁
cadence安裝、原理庫建庫和Concept-HDL使用手冊_第4頁
cadence安裝、原理庫建庫和Concept-HDL使用手冊_第5頁
已閱讀5頁,還剩39頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

CadenceSPB15.5使用手冊、CadenceSPB15.5安裝方法:先在安裝盤路徑設置cadence_license文件夾,將cadence15.5源文件的crack文件夾中l(wèi)icense.lic文件拷貝至cadence_license文件夾里。設置環(huán)境變量:指向此SPB15.5的LIC路徑。

打開安裝源文件disk1,運行setup.exe,接受協(xié)議,直接安裝products。LicenseManager信息為空,直接Next。填寫用戶信息。Controlfile為空,直接Next。設置安裝路徑。設置安裝路徑。Products全選。設置工作文件夾路徑。IntelliCAD可選件,可任選是否安裝。FootprintViewer設為默認。安裝文件夾設為默認,點擊Next開始安裝程序。安裝過程中………..兩個extension選擇默認“否”確定:無license.dat警告。確定:安裝庫提示信息。選擇不馬上重啟計算機,并確定需重啟信息,以便繼續(xù)安裝Cadence庫文件。

、安裝conceptHDL原理庫打開源文件夾的disk4,運行setup.exe文件,安裝conceptHDL庫文件。庫Component的選擇,PSpice可任選。點擊Next進行安裝庫文件。安裝過程中……………….安裝結束,點擊finish。安裝信息檢查與修正是否被更改檢查環(huán)境變量是否被更改若選擇安裝了PSpice庫,則需修正元件庫cds.lib。打開安裝路徑下( )的cds.lib,使用寫字板打開編輯:將DEFINEspiceele修m改為.:DEFINEspice_elem.末行留一空行并存儲。重啟計算機,安裝結束。

ConceptHDL原理庫的建立ConceptHDL原理庫的建立我們先打開ProjectManagement,之后出現(xiàn)CadenceProductChoices這個窗口,選擇AllegroPCBLibrarian610(PCBLibrarianExpert).點擊OK,創(chuàng)建一個新的LibraryProject.Cadence原理庫的三級結構:DeSigTIEditorDesignEntryHDL急tPCBEditor

按完成,他會提示Newprojectcreationsuccessful.這樣一個新的LibraryProject就完成了.他會進入AllegroPCBLibrarian界面.

我們以74HC374為例介紹如何創(chuàng)建原理用到的元件.在AllegroPCBLibrarian界面,我們可以由PartDeveloper或LibraryExplorer進入開始創(chuàng)建元件.現(xiàn)在我們從LibraryExplorer進入.

進入PartDeveloper界面。

設置Partdeveloper:tool setup或點擊setup快捷菜單,取消UsePinNameasPinText選項,其余選項為默認設置,點擊OK退出。建立原理圖封裝。AddPin廠SuffixSizeStringISIZE-1.JILeft》IelH二Il0Ielff二]-工口MSB廠UnknownLoadingI-Direction廠Assert廠OutputLSBChecksInputLoadOutputLoadALowIHighLowIHigh2345El78910111213ΓΓΓΓΓΓΓΓΓΓΓΓ3Ir-JFiUT4INPUT5OUTPUT6OUTPUT7INPUT8INPUT9OUTPUT10GROUND11ANALOG12OUTPUT13INPUT14INPUTLeft-0.010.01Left-0.010.01Left1.0-1.0≡Left1.0-1.0Left-0.010.01Left-0.010.01Left1.0-1.0LeftLeftRight1,0-1.0RightZ-0.010.01Riqht-0.010.01VQKICancel∣HelpPins中的Name填引腳號,(實際的引腳名在Text中填寫)。OK之后返回下面的界面,其中Text這樣74HC374的Symbol就完成了.根據Datasheet填好,調整好PIN的位置,VPreservePinPositionLogicalPinsSetSigin∣SetSiZe∣IRlng>∣Pioperties?∣GeneralSYmbOlPin*SymbolOutlineA7-8-9-llol-m-m-m-ll7l-m-<INPUTOUTPUTGROUNDOUTPUTINPUTINPUTOUTPUTOUTPUTINPUTINPUTOUTPUTPOWERNameText∣PinTyPe∣SiZed∣Locatio注意事項:conceptHDL的網格、原理庫Library的網格設置采用默認設置原理庫Library的symbol引腳電氣位置橫、縱座標的應調整到偶數(shù)網格上。,接下來需要創(chuàng)建Package,點擊GeneratePackage,如圖:Ee底底固□l口1國口]0|里IMETTTlb口IEVrHIlLMap]VHDLHr閔VerilogI1ZeriloglιAddFmi>ztionGrqupInterface匚QmPariToFack?,??son接下來選擇PackagePin,出現(xiàn)下面的窗口,MapSymbolPin與FootprintPin的對應關系.

b的下面我們還要進入Symbol/sym_1/Ggeneral進行Properties設置.在b的Gene屬r性a中l(wèi)需要有$Loca、tPiaornt、NPaamcek、TPyApT這eH四項屬性。其中Pack、TPyApT設eH置為不可見,其它兩個屬性為可見.并調好$LocaPart_放N置a的m位e置.最后我們還要設置PartTable,設置完之后存盤退出j^FileEditViewToolsTemplateSjmboI∣?∣留q∣<?I電旗囚匿I∏jjj[αB∣?∣1?∣?∣Q]∣?∣日.ic.74hc374-^^PaCkageS白"74HC374自叵]1FGGl)-卜^bAssociatedSymbolsSym」白圃Footprints圜74hc374*∣θ?}Symbols-GSyTTl白“^^AssociatedPaCkage"74HC374VHDLMapFilesVHDLWrappers?VerilogMaPFileSVerilogWrapperr.DeleteRename?λP?ftT^Ife?.4E3itView迥('-.-1Hi回(M口1百同??JJ口回[=口1百同??JJ口回[=□1倒口11?∣回號I整個制作過程到此基本完成,存盤就OK了.由PDFDatasheet文件創(chuàng)建元件。在AcrobatReader界面,將元件Datasheet中的元件引腳表格,用選擇表工具復制表格內容,并打開Excel,將復制表格內容粘貼到Excel.在Excel中將第一列,第三列調整為管腳號,將第二列的管腳類型按Cadence調整好,第四列為pinname(待填入text中)。喧?百Iali?∣∣?∣∣?∣"◎因匿51回胸H四Hl?

g∣e∣鹿口∣?ij??住直0I里IIi∏i∣+Fl-熊ww_lib.74hc374Cell74hc374hasnoPackagesCopyFartTPasteW∣LM園l≡l('■.■'HiW∣L"DeleteMuVeriloGenerateSymbol(≡)『,?,UVeriIoInterfaceComparisonComParE'A'ithSIModel■1并點擊logicalpins的灰色空欄,Ctrl+I插入一行將Excel表格的一、二和三列復制到logicalpins欄內。

X點擊Functions/slots,彈出如下窗口,由Add插入分塊的slots數(shù)。X■123Functions5PLIT_INST_GROUP51152i531EditFuiLctioilspReplicatevalueofSPLlT」NST_GRDUPpropertyforaddedsection點擊DistributePins,彈出如下窗口,選擇要分配的引腳,右鍵移到其對應的slot。全部分配完后OK退出。GeneelPackagePinRartTabIeDistributePins?IProperties?IIFunctions/Slots12345681112910^AlOA13BLOB12ILFilterRowsRReplicatevalueofSPLITJMoveTo...CheckUncheck廠廠匚廠廠Ρ廠廠匚匚廠匚L∣√PinononesymbolonlyHideSelectedColsHi.deSelectedRowsUnhideAllColsUnhideAllRowsSelectAllCancelHelpQKAddI□?ete∣<?]jji?ute?jjj>QK∣Cancel∣HelP∣!tails..)分別對各個slot生成對應的symbol.Clel閔㈢固吧住住IqlaE寸旺"日|而冊施幅魔眉IlHlMlHl非□第vc5402_lib.vc5402[-]-^^PackagesI?-命VC5402GeneralPackagePinIPartTable1FFooCopyPasteGenerateSymbol(s)Type515253SizedInputLoddOutputLowIHighLowISelected:O0"?JSjiribols白彈sym_l《GenerateSymbol(≡)F-BIDIRTST5TSJiIDIRA3-「-0.01=0.01=1.0A4>;-Γ-0.01汨.口1U.0A5:-Γ-0.01?.01h.oAlOΓ-0.01汨.口1」.口A13-Γ-0.01μz∣.oι≡1.0B3-:-Γ-0.01汨.口1打.口B4:-?-Γ-0.01?.01h.oB5:-!-Γ-0.01汩.口1打.口B8:-Γ-0.01≡0.01≡1.0分別對各個對應的symbol根據元件datasheet,由Excel的第四列管腳名填Text,保存。B-等vc5-402_lib.vc5402日審Packages白殺VC5-402曰施1FG(il)曰施1FG(i2)由任1FGR:3)由-mFOotpririts??SjTTibols葉廿丘^^)由"^^AssociatedGeneralSymbolPins“PreservePinPositionLogicalPinsSetCIHgin∣ SBtSi史∣Ein-卜∣ F?叩ertie?卜∣巳“O≡jπ∣-2ii回…^^lA≡≡ociat白"QWym_3由"^^Associat曰■因PartTableFilez?NameE≡lPinTypeSizedLocationPosition1m3?q∣T5ΓFlight二2A4∣T5ΓFlight二,口345Right二玄64AlO厄—而歷。LeFt二】25ni3∣T5R.ight二÷86B3k??∣T5Rjght二!127B4∣T5Right二iιa8B5∣T5R.ight二沿49B8?5JT5_BIDIRLeFt二出1∩,四、CadenceConceptHDL原理圖設計1.建立一個新的工程在進行一個新的設計時,首先必須利用ProjectManager對該設計目錄進行配置,使該目錄具有如下的文件結構。此處添入你的工程名如:my,projectEnterfkar,seaxdlee?tir>tpr?jee4-^r?ject此處添入你的工程名如:my,projectEnterfkar,seaxdlee?tir>tpr?jee4-^r?ject:VsTY卜E?jeZLytm2.啟動ProjMeacntage之m后e出n現(xiàn)tC,adePnrcoedCuhcoti這c個e窗s口,選擇AllegroPCBDesignHDL6點1擊0O(K創(chuàng)P,建C一B個新D的e打n開:一個已有Proj;eNcetw建立:一個新的Proje點c擊tNe.如w下圖∏ι,sW)ιurdst?ι<5yoυthroughth?

pr?sass,fcτaatιngaa*v<?,CCTcade將n會c以e你所填入的projneac如mte:mypro給projfeic和lib分別命名為myproje和cmty.pcrpomject.lib點擊下一步:

SahVtth?librariesTkDGdq&f?τthisproject.T?ch?Jkzctλ?r?rchoj?lei?£(lieFiojwvtIiLr&jιc3i>eltclIktLilraι*itxan*pressLbtUyc.vIiXF%?τttQnEkv?ilthl?廿?!?gt;et:列L出i所b有r可a選r擇y的庫。包括cade自n帶c庫e等。Project:L個i人b工r程a中r將y用到的所有庫。如點擊下一步,并添入你的設計名如:mydesi

設3計.開始時,應該首先將機器上的庫與共享的原理圖庫同步。將共享庫加入到自己的工程庫中,點擊set,u彈p出右圖。點擊Edi編t輯cds.文l件i。b添入以下語句:defin共e享的原理圖庫名絕對路徑如: 則庫libc被d加m入aLibr項a內r,y再選定點擊Ad將d其,加入到右邊的Proj中e。ctp原t理圖H的D設L計點擊Design進E入n是-CaHdDeLn的c電e路原理圖設計輸入環(huán)境DcIHql0昌ISC回隋I司融*1DcIHql0昌ISC回隋I司融*1膈睇@@@國@|圖■代h威B豆M"口口靦咕*+-[唳1??》■∣/j]τ-÷-^-^-∏-∣1?--Φ--j?-II-—A^4F-3£1?Ijj÷??X∣chi∣X£|心』祖介圖Ijj????C*R舊?C<■Copyright(C)1998-2005Reading.?cds.lιbfile.Rea.dingTMS320VC5?il02DESIGN.SCH.1.1intodrawing#1在concept中電路原理圖的設計流程(1)A

在concept中電路原理圖的設計流程(1)A

使用放p置a元r器t件s。nen命t令-在-原-理a圖d中d加元器件。的o注意:為避免調出的元器件連線錯位,柵格設置要注意,Tool的o首先應放入標準圖框,再在圖框內添加所需器件。其中介紹兩個命令:Version改變-元-器-件-符號版本Section指定-邏-輯-元-器件在物理封裝中的位置。并顯示如下圖:

Iibc<drr∣s÷?Iibc<drr∣s÷??YZBKZOJ5_AZ6F3ZUJ538F330S3CO6□□□□□電...B■■'..-...B■■'...-JZO6O3-25V,104,Z3Y對含有PPT信息的器件(PPT表包含有器件的材料代碼和封裝信息CO6□□□□□電...B■■'..-...B■■'...-JZO6O3-25V,104,Z3Y****—PartSraDesckiftioh八JJJJJJJ<>[SearchReSU辰廣Humberofroεinre≡,ult:32∕,開始?—t◎f??未..國收:..r?項.奉身文一[疆"勺蕊朗(2)(2).使用Wire---命-令可D在r連a線w的同時,對該線網加信號名。靠近需要連線的元件管腳處,使用shift+鍵r可i以g準h確t快捷地捕捉pi腳n并連線。.使用Wire---命-令可R自o動u完t成e點到點連線。(3).NamingwiresConc—eHpDt可L以通過相同信號名自動建立兩個線(3).NamingwiresConc—eHpDt可L以通過相同信號名自動建立兩個線網的連接關系。使用Wire 命令s可i標g記n一a根m線e網使用Text 命令改c正h和an重g新e命名信號名。a.總線總線的信號名格式為〈msb..ls指b總>線,的m最s高b位。Ls指b總線的最低位。當為某根線網定義了總線格式的信號名后,該線將自動加粗,有別于單根信號線。■■■■τ-■■■ □<Hr0>q0□<0>45b*ττττττττ^^-78Θ11三45πππππππππ.....ByTTTTTT『二3耳H□o□i■■■■τ-■■■ □<Hr0>q0□<0>45b*ττττττττ^^-78Θ11三45πππππππππ.....ByTTTTTT『二3耳H□o□i□e□≡□4口二□E□T□B□□□10□11D1Ξ□1≡□14□1^總線支線及其網絡名。st給a拆p分:出的總線各信號線編號,以便定義每條信號線的連接關系。選擇命令Wir—eBus,T繪a制p總線分支線連接。然后選擇命令Wir—eBusTap彈V出aBluusesT,ap對R話a框n,(4).添加屬性(可查看編輯元件的屬性。(4).添加屬性(可查看編輯元件的屬性。填寫總線最高位,最低位和遞增率,OK后,由鼠標單擊左鍵,釋放鼠標左鍵;從總線最高位貫穿到總線最低位,然后單擊鼠標左鍵,即可一次設定該部分總線支線。BusNam—eB:usWiNra給em總e線各,支線命名的鼠標操作也如上。y,a)ttribu

顯t示t屬a性c依h附m關e系n。指給元件和信號線添加各種屬性。下面僅介紹幾個通常給元件添加的屬性。a.LOCA定T義I邏O輯N元:件的物理封裝編號。如d1,r5…,l3b.JEDEC定義T了Y一P個E邏:輯元件的物理封裝。原理圖中如無此定義或pack定t義y,p則e采用元件的缺省封裝。c.POWER定義G元R件O的U可P替:換電源。如:power_group=d.PNU添M入BSEtRe:p內2的0材0料0代碼。如:PNUM材B料E代R碼=值編輯屬性:.其它便捷作圖命令Group組-操-作-。-

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論