ESD靜電保護.ppt_第1頁
ESD靜電保護.ppt_第2頁
ESD靜電保護.ppt_第3頁
ESD靜電保護.ppt_第4頁
ESD靜電保護.ppt_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、項目匯報,項目名稱:基于45nm工藝下的靜電保 護器件的設(shè)計與仿真 匯報人:楊彬彬,項目簡介,項目背景 集成電路在制造、封裝、運輸和使用過程中,都不可避免的會產(chǎn)生靜電電荷的積累及相應(yīng)的放電現(xiàn)象。 半導(dǎo)體芯片在生產(chǎn)、運輸過程中都可能被靜電放電所損壞。 因靜電放電而導(dǎo)致的電子產(chǎn)品失效占所有的37%,每年造成損失高達450億美元。 隨著集成電路制造工藝的不斷發(fā)展,晶體管尺寸的不斷減小,ESD的設(shè)計越來越成為一個難題。,項目簡介,中國和美國在ESD保護領(lǐng)域研究對比,國內(nèi)ESD方向發(fā)展空間很大!,什么是ESD?,對于芯片而言,ESD 現(xiàn)象具體表現(xiàn)為,外部環(huán)境或芯片內(nèi)部積累的大量靜電電荷瞬間通過引腳(PI

2、N)進入或流出芯片內(nèi)部,此瞬態(tài)大電流峰值可以達到數(shù)安培以上,足以造成結(jié) PN 結(jié)擊穿、金屬熔斷、柵氧化層擊穿等不可恢復(fù)性損傷。芯片在生產(chǎn)制造、測試、存放和運輸過程中,每一個階段每一個步驟都可能會造成 ESD 損害,具有很大的偶然性和隨機性。 ESD防護就是在芯片的端口處提供一個旁路用來泄放靜電脈沖。,靜電放電模式,HBM人體放電模式 MM機器放電模式 CDM組件充電模式 IEC國際電子技術(shù)委員會,HBM,人體放電模式(HBM)主要模擬的是人體接觸芯片管腳引入的ESD沖擊(圖1.1)。其等效等效模型如圖1.2所示,其中的電容C代表的是人體的等效電容。,MM,機器放電模式(MM)與HBM相對應(yīng),模

3、擬的是帶有電荷的機械,工具與芯片接觸時放電的情況,其等效電路圖如圖1.3所示。,CDM,組件充電模式(CDM) 主要模擬的是封裝好的芯片在運輸、裝配過程中攜帶了電荷,當芯片與地之間有直接通路時,存儲在芯片上的電荷會流經(jīng)芯片的管腳到地泄放,其中就會對芯片中的一些薄弱部位造成損壞(圖1.5),圖1.6中的是CDM模式下的等效電路圖。,CDM,特點: 寄生電阻較小、 瞬時放電峰值較大(是相同ESD應(yīng)力下HBM峰值電壓的15一20倍)、 快速沖擊。,IEC,IEC測試主要針對的是系統(tǒng)級的ESD測試,即衡量整個系統(tǒng)或者電子產(chǎn)品整機的抗ESD能力,這對設(shè)備的電磁兼容性、屏蔽、板級ESD/E0S防護,片上E

4、SD防護是個綜合性的測試。使用的是ESD Gun(圖1.7)。,對比HBM、MM、CDM三者的脈沖放電波形可以看到三者之間的差別HBM最為緩慢,持續(xù)時間長,MM呈現(xiàn)正負來回震蕩趨勢,CDM速度最快,過沖較大。,45nm工藝下靜電保護存在的挑戰(zhàn),器件特征尺寸按比例縮小,導(dǎo)致了更薄的柵氧化層,更短的溝道長度,更淺的源漏接觸深度,更大的連線寄生電阻,同時使用的先進的輕摻雜漏(LDD)結(jié)構(gòu)和硅化物注入(silicided-diffusion)等先進工藝技術(shù),這些特點使得 ESD 對器件可靠性的危害變得越來越顯著。,45nm工藝下靜電保護存在的挑戰(zhàn),當前超大規(guī)模 SOC 芯片的集成度和復(fù)雜度越來越高,具

5、有數(shù)?;旌?、多電源、高密度引腳、復(fù)雜的封裝形式眾多等特點,增加了 SOC 芯片內(nèi)部電路受到 ESD 損害的幾率。因此,傳統(tǒng)僅在輸入輸出管腳放置 ESD 保護電路的防護方法,已不能適用新的 ESD 測試方法,當前的SOC 芯片必須要采用全芯片(Whole Chip)ESD 網(wǎng)絡(luò)保護設(shè)計,才能真正的避免內(nèi)部電路發(fā)生異常 ESD 損傷。,45nm工藝下靜電保護存在的挑戰(zhàn),ESD結(jié)構(gòu)的金屬化是許多ESD設(shè)計人員所公認的主要制約因素之一。在CMOS技術(shù)中,縮小比例過程中金屬厚度大大減少,這強烈影響了ESD性能。,45nm工藝下靜電保護存在的挑戰(zhàn),其他因素 納米工藝下脆弱柵氧等結(jié)構(gòu)對于ESD器件的開啟速度

6、和開啟電壓有著更高更苛刻的要求。 ESD 保護電路并不是普適的,對于新的產(chǎn)品或者新的工藝,需要重新設(shè)計,同時受到芯片功能、芯片面積、封裝等諸多因素制約。,總之,要設(shè)計出基于45nm工藝下的靜電保護器件,我們需要仔細調(diào)查不同電壓域之間的通信線路,綜合考慮各種因素,以防止氧化破裂里面的核心芯片,來設(shè)計出滿足要求的靜電保護電路,并在最后通過仿真軟件對所設(shè)計的ESD保護電路進行仿真,測試其性能。,研究目標與結(jié)果,針對某一特定功能電路,設(shè)計出相對較優(yōu)的ESD保護電路,并對一些現(xiàn)有的相關(guān)靜電防護問題提出解決方案。 小組成員人均發(fā)表一篇相關(guān)論文。,研究進度及安排,2013.4.15-2013.8.30 閱讀相關(guān)書籍,補充基礎(chǔ)知識。 2013.9.01-2013.10.30 熟悉相關(guān)軟件,進行一些簡單電路的ESD設(shè)計與仿真。 2013.11.1-2014.2.28

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論