數(shù)字電子技術(shù)期末考試試題含答案.doc_第1頁
數(shù)字電子技術(shù)期末考試試題含答案.doc_第2頁
數(shù)字電子技術(shù)期末考試試題含答案.doc_第3頁
數(shù)字電子技術(shù)期末考試試題含答案.doc_第4頁
數(shù)字電子技術(shù)期末考試試題含答案.doc_第5頁
已閱讀5頁,還剩6頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)考試試卷(第一套)課程號2904025035考試時間100分鐘適用專業(yè)年級(方向):應(yīng)用物理、電信科技2010級考試方式及要求:閉卷筆試題號一二三四五六七總分得分閱卷人(注:集成電路CD4532、74HC138、74HC151的功能見附表)一、填空題(共28分)1、(2分)(5E.8)H( 94.5 )D( 10010100.0101 )8421BCD 。2、(2分)邏輯函數(shù)L = + A+ B+ C +D = ( 1 )。3、(2分)由傳輸門構(gòu)成的電路如下圖所示,當(dāng)A=0時,輸出L= B 。4、(2分)三態(tài)門可能輸出的三種狀態(tài)是 低電平 、高電平和 高阻態(tài)_。5、(3分)A/D轉(zhuǎn)換器一般要經(jīng)過_ 采樣_、保持、量化和_編碼_這4個步驟,A/D轉(zhuǎn)換器的轉(zhuǎn)換速度主要取決于轉(zhuǎn)換類型。對雙積分型A/D轉(zhuǎn)換器、并行比較型A/D轉(zhuǎn)換器和逐次比較型A/D轉(zhuǎn)換器的相對速度進(jìn)行比較,轉(zhuǎn)換速度最快的是_并行比較型A/D轉(zhuǎn)換器_。6、(2分)集成優(yōu)先編碼器CD4532(功能表見后)正常接電源和地,且待編碼信號輸入端I0 =I2 = I6 = I7 = 1,輸入使能端EI=1,其余輸入端為0,其輸出Y2Y1Y0為 111 。7、(3分)集成數(shù)據(jù)選擇器74HC151構(gòu)成的電路如下圖所示,則其輸出 Y= 。(注:不需化簡)8、(3分)某PLA電路如下圖所示,其輸出邏輯函數(shù)表達(dá)式X= 。9、(2分)某單極性輸出的8位D/A轉(zhuǎn)換器正常工作,當(dāng)輸入數(shù)字量為(10101010)B時,其輸出電壓為3.4V,當(dāng)輸入數(shù)字量為(10101100)B時,其輸出電壓為 3.44 V。10、(2分)一個存儲容量為4K4的存儲器有 214 個存儲單元,若用該存儲器構(gòu)成32K8的存儲系統(tǒng),則需 16 片4K4的存儲器。11、(3分)對于JK觸發(fā)器,當(dāng)時,= 1 ,當(dāng)時,= ,當(dāng)時,= 。二、用公式法將下列邏輯函數(shù)化簡為最簡與或式 (12分)F=AB(C+D)+B(+)+ 2分=ABC+ABD+ B+ B+ 2分= ABC+ABD+ B+ B 2分=B(AC+AD+) 2分=B(A+) 2分=AB+B+B 2分三、用卡諾圖法將下列邏輯函數(shù)化簡為最簡與或式 (10分)L(A,B,C,D)m(0,1,3,5,7, 9)d(1015)解: CDAB0001111000111011111XXXX101XX 6分 4分四、(16分)在舉重比賽中有A、B、C三名裁判,A為主裁判,B、C為副裁判。當(dāng)兩名或兩名以上裁判(且必須包括A在內(nèi))認(rèn)為運動員上舉杠鈴合格時,按動電鈕可發(fā)出裁決合格信號(即輸出Z為1)。請設(shè)計該三輸入的組合邏輯電路。要求:(1)列出真值表;(2)寫出邏輯函數(shù)的最簡與或式;(3)用與非門實現(xiàn)該電路,畫出電路圖; (4)用3線8線譯碼器74HC138實現(xiàn)該電路,畫出電路圖。 74HC138的符號 解:(1)真值表見表1,設(shè)輸入為A、B、C,輸出為F(2)邏輯函數(shù)的最簡與或式;(3)用與非門實現(xiàn)用與非門實現(xiàn)該電路的邏輯圖如圖(a)所示。(4)用74HC138實現(xiàn)A、B、C從A2、A1、A0輸入,令用74HC138實現(xiàn)該電路的邏輯圖如圖(b)所示。表1 真值表ABCF0 0 000 0 100 1 000 1 101 0 001 0 111 1 011 1 11 圖(a) 圖(b)五、(20分)分析下圖所示時序電路,寫出其驅(qū)動方程、狀態(tài)方程和輸出方程,畫出其狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖,檢查電路能否自啟動,并說明電路實現(xiàn)的邏輯功能。 解:驅(qū)動方程: 狀態(tài)方程: 輸出方程: 狀態(tài)表: / ZX=0X=10 00 0 / 00 1 / 00 10 1 / 01 0 / 01 01 0 / 01 1 / 01 11 1 / 00 0 / 1 狀態(tài)圖: 自啟動能力:具有自啟動能力。 邏輯功能:X=0時,電路處于維持狀態(tài);X=1時,電路為四進(jìn)制加法計數(shù)器。六、(10分)使用4位同步二進(jìn)制加計數(shù)器74LVC161構(gòu)成模值為10的計數(shù)器,要求畫出接線圖和狀態(tài)轉(zhuǎn)換圖。 注:D3、Q3為高位,D0、Q0為低位。解:N10,N16,所以只需一片74LVC161。 方法一:反饋清零法,計數(shù)狀態(tài)為00001009; 方法二:反饋置數(shù)法,計數(shù)狀態(tài)為00001009; 方法一 方法二狀態(tài)轉(zhuǎn)換圖: 方法一 方法二七、(10分)請繪制由555定時器構(gòu)成的施密特觸發(fā)器的電路圖。若輸入Ui的波形如下圖所示,又知VCC=15V,5腳不外加控制電壓。求正向閾值電壓VT+ ,負(fù)向閾值電壓VT- ,并畫出該電路輸出Uo的波形。555定時器的符號 解: 555定時器構(gòu)成的施密特觸發(fā)器的電路及輸出Uo的波形如下圖。附表附表1:集成優(yōu)先編碼器CD4532功能表輸入輸出EI I7 I6 I5 I4 I3 I2 I1 I0Y2 Y1 Y0 GS EOL H L L L L L L L LH H H L H H L L H H L L L H H L L L L H H L L L L L H H L L L L L L H H L L L L L L L HL L L L LL L L L HH H H H LH H L H LH L H H LH L L H LL H H H LL H L H LL L H H LL L L H L附表1:集成8選1數(shù)據(jù)選擇器74HC151的功能表輸入輸出使能選擇S2 S1 S0Y H L HLL L LD0 LL L HD1 LL H LD2 LL H HD3 LH L LD4 LH L HD5 LH H LD6 LH H HD7 附表2 集成3線8線譯碼器74HC138的功能表附表3 集成同步四位二進(jìn)制加計數(shù)器74LVC161的功能表輸 入輸 出清零預(yù)置使能時鐘預(yù)置數(shù)據(jù)輸入Q3Q2Q1Q0進(jìn)位CEPCETCPD3D2D1D0TCLLLLLLHLD3*D2*D1*D0*D3D2D1D0#HHL保 持#HHHL保 持LHHHH計 數(shù)#注:DN*表示 CP 脈沖上升沿之前瞬

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論