實(shí)驗(yàn)四ALU的設(shè)計(jì)與實(shí)現(xiàn)實(shí)驗(yàn)報(bào)告.docx_第1頁(yè)
實(shí)驗(yàn)四ALU的設(shè)計(jì)與實(shí)現(xiàn)實(shí)驗(yàn)報(bào)告.docx_第2頁(yè)
實(shí)驗(yàn)四ALU的設(shè)計(jì)與實(shí)現(xiàn)實(shí)驗(yàn)報(bào)告.docx_第3頁(yè)
實(shí)驗(yàn)四ALU的設(shè)計(jì)與實(shí)現(xiàn)實(shí)驗(yàn)報(bào)告.docx_第4頁(yè)
實(shí)驗(yàn)四ALU的設(shè)計(jì)與實(shí)現(xiàn)實(shí)驗(yàn)報(bào)告.docx_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

實(shí)驗(yàn)四 ALU的設(shè)計(jì)與實(shí)現(xiàn)實(shí)驗(yàn)報(bào)告姓名:阿迪蘭 13053004余樂(lè) 13052044 班級(jí):計(jì)算機(jī)2班實(shí)驗(yàn)四 ALU的設(shè)計(jì)與實(shí)現(xiàn)一、實(shí)驗(yàn)?zāi)康?、理解ALU的功能和其在處理器中的地位2、掌握ALU的結(jié)構(gòu)化(分模塊、分層次)的設(shè)計(jì)方法3、掌握ALU的Verilog 語(yǔ)言描述方法二、實(shí)驗(yàn)任務(wù)1、學(xué)習(xí)ALU的設(shè)計(jì)方法。2、用Verilog語(yǔ)言采用行為描述的方法完成74181的邏輯設(shè)計(jì) 。3、用Verilog語(yǔ)言采用結(jié)構(gòu)描述的方法完成74181的邏輯設(shè)計(jì)。4、學(xué)習(xí)用宏模塊的方法定制并調(diào)用 ALU 。74181功能表注意:“+”表示邏輯或,“加”表示數(shù)學(xué)加;邏輯非(?。┡c(按位)取反()的區(qū)別。module ALU_74181(input 3:0 a, input 3:0 b,input 3:0 s, input m,input cn, output 3:0 f,output aeqb, output c4,output p, output g ,);reg 3:0 result; wire 4:0temp; wire p0,p1,p2,p3; wire g0,g1,g2,g3; assign temp=s,m;always(temp or a or b)begincase (temp) 5b00000: result=a;5b00001: result=!a; 5b00010: result=a|b; 5b00011: result=(!a|b); 5b00100: result=(a|!b); 5b00101: result=!a&b; 5b00110: result=4b1111;5b00111: result=0; 5b01000: result=a+(a&!b); 5b01001: result=!(a&b); 5b01010: result=!b; 5b01011: result=(a|!b)+(a&!b); 5b01100: result=ab; 5b01101: result=a-b+4b1111; 5b01110: result=a&(!(b+4b1111); 5b01111: result=a&!b; 5b10000: result=a+a&b; 5b10001: result=(!a)|b; 5b10010: result=a+b; 5b10011: result=!(ab); 5b10100: result=(a|!b)+a&b; 5b10101: result=b; 5b10110: result=a&b+4b1111;5b10111: result=a&b; 5b11000: result=a+a; 5b11001: result=1;5b11010: result=(a|b)+a; 5b11011: result=(a|!b); 5b11100: result=(a|!b)+a; 5b11101: result=(a|b);5b11110: result=a+4b1111; 5b11111: result=a; endcaseassign f=result;assign g0=a0&b0; assign g1=a1&b1;assign g2=a2&b0;assign g3=a3&b0;assign p0=a0b0; assign p1=a1b1;assign p2=a2b2;assign p3=a3b3;assign c4=g3|(g2&p3)|(g1&p2&p3)|(g0&p0&p1&p2)|(cn&p0&p1&p2&p3);assign p=p0&p1&p2&p3;assign g=g3+g2&p3+g1&p2&p3+g0&p1&p2&p3;assign aeqb=(a=b)?1b1:1b0;endmodule五、實(shí)驗(yàn)思考題1. ALU的功能是什么,它在計(jì)算機(jī)系統(tǒng)中的地位如何?答:ALU是多功能算數(shù)邏輯運(yùn)算單元,不僅能進(jìn)行多種算術(shù)運(yùn)算和邏輯運(yùn)算,如與、或、非、異或循環(huán)、移位、求補(bǔ)、清零、加、減、乘、除等,而且具有先行進(jìn)位邏輯,從而能實(shí)現(xiàn)高速運(yùn)算。ALU是CPU的核心部分,也是CPU的重要組成部分。一臺(tái)計(jì)算機(jī)最主要的功能就是指向運(yùn)算的功能,而ALU恰恰具有這樣的功能,可以說(shuō)多功能運(yùn)算時(shí)據(jù)算計(jì)的靈魂,沒(méi)有運(yùn)算,計(jì)算機(jī)將不會(huì)具有如此強(qiáng)大的功能。2. ALU是典型的組合邏輯,為什么在實(shí)現(xiàn)中要加入時(shí)鐘信號(hào),其目的是什么?答:處于整機(jī)同步的需要,這樣可以保證ALU產(chǎn)生的結(jié)果能夠適時(shí)的送

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論