Buffer的認(rèn)識(shí)_第1頁
Buffer的認(rèn)識(shí)_第2頁
Buffer的認(rèn)識(shí)_第3頁
Buffer的認(rèn)識(shí)_第4頁
Buffer的認(rèn)識(shí)_第5頁
免費(fèi)預(yù)覽已結(jié)束,剩余1頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、Buffer的認(rèn)識(shí)一、Buffer的概念緩沖寄存器,又稱緩沖器緩沖器(Buffer):多用在總線上,提高驅(qū)動(dòng)能力、隔離前后級(jí),緩沖器多半有三態(tài)輸出功能。當(dāng)控制端有效時(shí),輸入端的信號(hào)直接送到輸出端,只起到緩沖功能;當(dāng)控制端無效時(shí),輸出端處于高阻浮空狀態(tài)。當(dāng)負(fù)載不具有非選通輸出為高阻特性時(shí),將起到隔離作用;當(dāng)總線的驅(qū)動(dòng)能力不夠驅(qū)動(dòng)負(fù)載時(shí),將起到驅(qū)動(dòng)作用。二、Buffer的分類及主要作用Buffer分輸入緩沖器和輸出緩沖器兩種。輸入緩沖器的作用是將外設(shè)送來的數(shù)據(jù)暫時(shí)存放,以便處理器將它取走;輸出緩沖器的作用是用來暫時(shí)存放處理器送往外設(shè)的數(shù)據(jù)。用于在初速度不同步的設(shè)備或者優(yōu)先級(jí)不同的設(shè)備之間傳輸數(shù)據(jù)的

2、區(qū)域。通過緩沖,可以使進(jìn)程之間的相互等待變少,從而使從速度慢的設(shè)備讀入數(shù)據(jù)時(shí),速度快的設(shè)備的操作進(jìn)程不發(fā)生間斷,有了數(shù)據(jù)緩沖器,就可以對(duì)高速工作的CPU與慢速工作的外設(shè)起協(xié)調(diào)和緩沖作用,實(shí)現(xiàn)數(shù)據(jù)或者時(shí)鐘的同步傳輸。三、緩沖器在數(shù)字系統(tǒng)中的用途(1)如果器件帶負(fù)載能力有限,可加一級(jí)帶驅(qū)動(dòng)器的緩沖器;(2)前后級(jí)間邏輯電平不同,可用電平轉(zhuǎn)換器加以匹配;(3)邏輯極性不同或需要將單性變量轉(zhuǎn)換為互補(bǔ)變量時(shí),加帶反相緩沖器;(4)需要將緩變信號(hào)變?yōu)檫呇囟盖托盘?hào)時(shí),加帶施密特電路的緩沖器(5)數(shù)據(jù)傳輸和處理中不同裝置間溫度和時(shí)間不同時(shí),加一級(jí)緩沖器進(jìn)行彌補(bǔ)等等。四、Buffer的實(shí)際應(yīng)用舉例 1. 74L

3、CX244FW推薦精選上圖是74LCX244FW用在復(fù)位電路中的實(shí)際應(yīng)用,要弄懂其具體的工作原理需查找相關(guān)的datasheet,以下是查找到datasheet中的具體要求:推薦精選 從以上的datasheet中可以理解到74LCX244FW芯片內(nèi)部是分為兩部分的輸入輸出:1A0-1A3與使能端口1/OE的取反相與后輸出1Y1-1Y3,2A0-2A3與使能端口2/OE的取反相與后輸出2Y1-2Y3。端口的輸入與輸出是對(duì)應(yīng)連接的,在以上圖中的應(yīng)用就是將一個(gè)Reset信號(hào)轉(zhuǎn)換為多路的Reset信號(hào),其采用的是從外部的一個(gè)Reset芯片的Reset信號(hào)輸出作為Buffer的某一路輸出,然后將Buffe

4、r的這一路輸出分作兩路,一路去應(yīng)用于某個(gè)芯片的復(fù)位信號(hào)而將另一路作為Buffer的另外一路的輸入,如此循環(huán)就將一個(gè)Reset信號(hào)轉(zhuǎn)換為了多路的Reset信號(hào),簡(jiǎn)化了電路的結(jié)構(gòu),而且由于電路中將兩個(gè)使能端口/OE全部拉低,所以輸入信號(hào)和輸出信號(hào)是相同的,至于Reset信號(hào)之間的時(shí)間差只是存在于經(jīng)過Buffer這一段,相對(duì)于電路傳輸?shù)臅r(shí)延,這應(yīng)該可以忽略不計(jì)吧!所以這也完成了所有芯片的Reset同步性。2.ICS83905 上圖是ICS83905在實(shí)際應(yīng)用中的電路圖,查找相關(guān)的datasheet如下:推薦精選FUNCTIONAL DIAGRAM: 從以上的datasheet中我們可以看出ICS83

5、905的轉(zhuǎn)換方式和74LCX244FW的轉(zhuǎn)換方式不同,74LCX244FW是一對(duì)一的轉(zhuǎn)換,而ICS83905是一轉(zhuǎn)多的轉(zhuǎn)換方式,ICS83905是由一個(gè)外部總體輸入端輸入然后轉(zhuǎn)換為BCLK0-BCLK5六路的輸出,只是BCLK0-BCLK4是和使能端ENABLE1的與運(yùn)算,而BCLK5是和使能端ENABLE2的與運(yùn)算。這樣的一轉(zhuǎn)多方式增加了電路時(shí)鐘的同步性,保證了數(shù)據(jù)傳輸?shù)耐?。由于此類芯片的?yīng)用所以電路中常常會(huì)出現(xiàn)以下電路:推薦精選 對(duì)于芯片的時(shí)鐘輸入常常會(huì)有兩種方式,一種是常用的那種使用晶振和匹配電容的時(shí)鐘輸入,而另外一種就是這種Buffer轉(zhuǎn)換出來的時(shí)鐘信號(hào)。電路中常常會(huì)同時(shí)預(yù)留這兩種時(shí)鐘輸入,所以在項(xiàng)目的測(cè)試中要特別注意使用Buffer的電路,以防漏測(cè),還有就是Buffer有很多的種類,在

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論