千兆位設(shè)備PCB的信號(hào)完整性設(shè)計(jì)_第1頁(yè)
千兆位設(shè)備PCB的信號(hào)完整性設(shè)計(jì)_第2頁(yè)
千兆位設(shè)備PCB的信號(hào)完整性設(shè)計(jì)_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、千兆位設(shè)備PCB的信號(hào)完整性設(shè)計(jì)本文主要討論在千兆位數(shù)據(jù)傳輸中需考慮的信號(hào)完整性設(shè)計(jì)問(wèn)題,同時(shí)介紹應(yīng)用PCB設(shè)計(jì)工具解決這些問(wèn)題的方法,如趨膚效應(yīng)和介質(zhì)損耗、過(guò)孔和連接器的影響、差分信號(hào)及布線 考慮、電源分配及 EMI 控制等。通訊與計(jì)算機(jī)技術(shù)的高速發(fā)展使得高速PCB設(shè)計(jì)進(jìn)入了千兆位領(lǐng)域,新的高速器件應(yīng)用使得如此高的速率在背板和單板上的長(zhǎng)距離傳輸成為可能,但與此同時(shí),PCB設(shè)計(jì)中的信號(hào)完整性問(wèn)題 (SI) 、電源完整性以及電磁兼容方面的問(wèn)題也更加突出。信號(hào)完整性是指信號(hào)在信號(hào)線上傳輸?shù)馁|(zhì)量,主要問(wèn)題包括反射、振蕩、時(shí)序、地彈和 串?dāng)_等。信號(hào)完整性差不是由某個(gè)單一因素導(dǎo)致,而是板級(jí)設(shè)計(jì)中多種因素

2、共同引起。在千 兆位設(shè)備的PCB板設(shè)計(jì)中,一個(gè)好的信號(hào)完整性設(shè)計(jì)要求工程師全面考慮器件、傳輸線互聯(lián) 方案、電源分配以及 EMC方面的問(wèn)題。高速PCB設(shè)計(jì)EDA工具已經(jīng)從單純的仿真驗(yàn)證發(fā)展到設(shè)計(jì)和驗(yàn)證相結(jié)合,幫助設(shè)計(jì)者在 設(shè)計(jì)早期設(shè)定規(guī)則以避免錯(cuò)誤而不是在設(shè)計(jì)后期發(fā)現(xiàn)問(wèn)題。隨著數(shù)據(jù)速率越來(lái)越高設(shè)計(jì)越來(lái) 越復(fù)雜,高速PCB系統(tǒng)分析工具變得更加必要,這些工具包括時(shí)序分析、信號(hào)完整性分析、 設(shè)計(jì)空間參數(shù)掃描分析、EMC設(shè)計(jì)、電源系統(tǒng)穩(wěn)定性分析等。這里我們將著重討論在千兆位 設(shè)備PCB設(shè)計(jì)中信號(hào)完整性分析應(yīng)考慮的一些問(wèn)題。高速器件與器件模型 盡管千兆位發(fā)送與接收元器件供應(yīng)商會(huì)提供有關(guān)芯片的設(shè)計(jì)資料,但是

3、器件供應(yīng)商對(duì)于 新器件信號(hào)完整性的了解也存在一個(gè)過(guò)程,這樣器件供應(yīng)商給出的設(shè)計(jì)指南可能并不成熟, 還有就是器件供應(yīng)商給出的設(shè)計(jì)約束條件通常都是非常苛刻的,對(duì)設(shè)計(jì)工程師來(lái)說(shuō)要滿足所 有的設(shè)計(jì)規(guī)則會(huì)非常困難。所以就需要信號(hào)完整性工程師運(yùn)用仿真分析工具對(duì)供應(yīng)商的約束 規(guī)則和實(shí)際設(shè)計(jì)進(jìn)行分析, 考察和優(yōu)化元器件選擇、 拓?fù)浣Y(jié)構(gòu)、 匹配方案、 匹配元器件的值, 并最終開(kāi)發(fā)出確保信號(hào)完整性的PCB布局布線規(guī)則。因此,千兆位信號(hào)的精確仿真分析變得十分重要,而器件模型在信號(hào)完整性分析工作中的作用也越來(lái)越得到重視。元器件模型通常包括 IBIS 模型和 Spice 模型。由于板級(jí)仿真只關(guān)心輸出管腳經(jīng)過(guò)互聯(lián)系 統(tǒng)到

4、輸入管腳的信號(hào)響應(yīng),同時(shí) IC 廠家不希望泄漏器件內(nèi)部詳細(xì)的電路信息,且晶體管級(jí) Spice模型仿真時(shí)間通常難以忍受,所以IBIS模型在高速PCB設(shè)計(jì)領(lǐng)域逐漸被越來(lái)越多的器件廠家和信號(hào)完整性工程師所接受。對(duì)于千兆位設(shè)備PCB系統(tǒng)的仿真,工程師經(jīng)常會(huì)對(duì)IBIS模型的精確性提出質(zhì)疑。當(dāng)器件 工作在晶體管的飽和與截止區(qū)時(shí), IBIS 模型缺乏足夠詳細(xì)的信息來(lái)描述, 在瞬態(tài)響應(yīng)的非線 性區(qū)域, 用 IBIS 模型仿真的結(jié)果不能像晶體管級(jí)模型那樣產(chǎn)生精確的響應(yīng)信息。然而, 對(duì)于ECL類型器件,可以得到和晶體管級(jí)模型仿真結(jié)果很吻合的IBIS模型,原因很簡(jiǎn)單,ECL驅(qū)動(dòng)器工作在晶體管的線性區(qū)域, 輸出波形更

5、接近于理想的波形, 按 IBIS 標(biāo)準(zhǔn)可以得到較為精 確的 IBIS 模型。隨著數(shù)據(jù)傳輸速率提高,在ECL技術(shù)基礎(chǔ)上發(fā)展起來(lái)的差分器件得到很大發(fā)展。LVDS標(biāo)準(zhǔn)和CML等使得千兆位信號(hào)傳輸成為可能。從上面的討論可知,由于電路結(jié)構(gòu)和相應(yīng)的差分 技術(shù)應(yīng)用, IBIS 標(biāo)準(zhǔn)仍然適用于千兆位系統(tǒng)的設(shè)計(jì)。 已發(fā)表的一些 IBIS 模型在 2.5Gbps LVDS 和CML設(shè)計(jì)中的應(yīng)用文章也證明了這一點(diǎn)。由于IBIS模型不適用于描述有源電路,對(duì)于許多有預(yù)加重電路進(jìn)行損耗補(bǔ)償?shù)腉bps器件, IBIS 模型并不合適。 因此, 在千兆位系統(tǒng)設(shè)計(jì)中, IBIS 模型只有在下列情況下才可以有 效工作:1差分器件工

6、作在放大區(qū) (線性 V-I 曲線)2器件沒(méi)有有源預(yù)加重電路3器件有預(yù)加重電路但是沒(méi)有啟動(dòng) ( 短的互聯(lián)系統(tǒng)下啟動(dòng)預(yù)加重功能可能導(dǎo)致更差的結(jié) 果)4器件有無(wú)源預(yù)加重電路,但是電路可以從器件的裸片上分離。數(shù)據(jù)速率在 10Gbps 或以上時(shí),輸出的波形更像正弦波,這時(shí)Spice 模型就更適用。損耗影響 當(dāng)信號(hào)頻率升高,傳輸線上的衰減就不可忽略。此時(shí)需要考慮由導(dǎo)體串連等效電阻和介 質(zhì)并聯(lián)等效電導(dǎo)引起的損耗,需使用有損傳輸線模型進(jìn)行分析。有損傳輸線等效模型如圖 1,從圖中可以看出,表征損耗的是等效串連電阻R 和等效并聯(lián)電導(dǎo)G等效串連電阻R是直流電阻和趨膚效應(yīng)引起的電阻,直流電阻為導(dǎo)體本身的電阻,由導(dǎo)體的

7、物理結(jié)構(gòu)和導(dǎo)體的電阻率決定。當(dāng)頻率升高,趨膚效應(yīng)開(kāi)始作用,趨膚效應(yīng)是當(dāng)高 頻信號(hào)通過(guò)導(dǎo)體時(shí),導(dǎo)體中的信號(hào)電流集中于導(dǎo)體表面的現(xiàn)象。在導(dǎo)體內(nèi)部,沿導(dǎo)體截面信 號(hào)電流密度呈指數(shù)衰減,電流密度減小為原來(lái) 1/e 時(shí)的深度叫趨膚深度。頻率越高,趨膚深 度越小,導(dǎo)致導(dǎo)體的電阻增加。趨膚深度與頻率的平方根成反比。等效并聯(lián)電導(dǎo) G也稱為介質(zhì)損耗(Dielectric Loss)。在低頻時(shí),等效并聯(lián)電導(dǎo)與介質(zhì)的 體電導(dǎo)率和等效電容有關(guān),而當(dāng)頻率升高時(shí),介質(zhì)損耗角開(kāi)始起主導(dǎo)作用。此時(shí)介質(zhì)電導(dǎo)率 由介質(zhì)損耗角和信號(hào)頻率決定。一般來(lái)說(shuō),當(dāng)頻率小于 1GHz時(shí),趨膚效應(yīng)損耗起主要作用,頻率在1GHz以上時(shí),介質(zhì)損耗占

8、據(jù)主導(dǎo)。在仿真軟件中可以設(shè)置介電常數(shù)、介質(zhì)損耗角、導(dǎo)體電導(dǎo)率以及截止頻率,軟件在仿真 時(shí)會(huì)根據(jù)傳輸線的結(jié)構(gòu)考慮趨膚效應(yīng)與介質(zhì)損耗的影響。如果仿真衰減,一定要根據(jù)信號(hào)的 帶寬設(shè)置相應(yīng)的截止頻率,帶寬由信號(hào)邊沿速率決定,許多622MHz信號(hào)與2.5GHz信號(hào)邊沿速率差別不大,另外在有損傳輸線的模型中也可以看到等效電阻和電導(dǎo)隨頻率變化而不同。從圖 2 中可看出,損耗使信號(hào)的上升沿變緩,即減小了信號(hào)的帶寬,并且損耗減小了信 號(hào)的幅度。從另一方面講,這對(duì)于抑制信號(hào)過(guò)沖是有好處的。傳輸線的串?dāng)_也會(huì)影響損耗,串?dāng)_決定于傳輸線物理結(jié)構(gòu)、耦合長(zhǎng)度、信號(hào)強(qiáng)度和邊沿 速率。在一定長(zhǎng)度后串?dāng)_會(huì)飽和,損耗卻不一定增加。

9、過(guò)孔和連接器的影響 過(guò)孔將信號(hào)輸送到板子的另一側(cè),板間的垂直金屬部分是不可控阻抗,而且從水平方向 變?yōu)榇怪狈较虻墓拯c(diǎn)是一個(gè)斷點(diǎn),會(huì)產(chǎn)生反射,應(yīng)盡量減少它的出現(xiàn)(圖3)。在千兆位系統(tǒng)設(shè)計(jì)仿真中,要考慮過(guò)孔的影響,需要有過(guò)孔模型。過(guò)孔的模型結(jié)構(gòu)為串連電阻R、電感L和并聯(lián)電容C形式。根據(jù)具體應(yīng)用和精度要求,可以采用多個(gè)RLC結(jié)構(gòu)并聯(lián)的形式,并考慮與其它導(dǎo)體間的耦合,此時(shí)過(guò)孔模型就是一個(gè)矩陣。過(guò)孔模型的獲取有兩種方法,一種是通過(guò)測(cè)試?yán)缤ㄟ^(guò)TDR來(lái)獲得,另一種可以通過(guò) 3D的場(chǎng)提取器 (Field Solver) 根據(jù)過(guò)孔的物理結(jié)構(gòu)來(lái)提取。過(guò)孔模型參數(shù)與PCB的材料、疊層、厚度、焊盤/反焊盤尺寸、以及

10、與其連接的連線的連 接方式有關(guān)。在仿真軟件中,根據(jù)精度要求可以設(shè)置不同的參數(shù),軟件會(huì)依據(jù)相應(yīng)的算法提 取過(guò)孔的模型并在仿真時(shí)考慮其影響。在千兆位系統(tǒng)PCB的設(shè)計(jì)中尤其要考慮連接器的影響,現(xiàn)在高速連接器技術(shù)的發(fā)展已經(jīng) 可以很好地保證信號(hào)傳輸時(shí)阻抗與地平面的連續(xù)性,設(shè)計(jì)中對(duì)連接器的仿真分析主要采用多線模型。連接器多線模型是在三維空間下,考慮管腳間的電感和電容耦合提取出來(lái)的模型。連接 器多線模型一般使用三維場(chǎng)提取器提取出RLGC矩陣,一般是Spice模型子電路形式。由于模型結(jié)構(gòu)復(fù)雜,提取和仿真分析時(shí)都需要較長(zhǎng)的時(shí)間。在 SpecctraQuest 軟件中,可以把連接 器的Spice模型編輯成Espi

11、ce模型,賦給器件或直接調(diào)用,也可以編輯成DML格式的封裝模型賦給器件使用。差分信號(hào)及布線考慮差分信號(hào)具有抗干擾強(qiáng)、 傳輸速率高的優(yōu)點(diǎn), 在千兆位信號(hào)傳輸中, 可以更好降低串?dāng)_、 EMI 等的影響,其耦合形式有邊沿耦合與上下耦合、松耦合和緊耦合等形式。邊沿耦合與上下耦合相比具有更好降低串?dāng)_、布線方便、加工簡(jiǎn)單等優(yōu)點(diǎn),上下耦合更 經(jīng)常應(yīng)用于布線密度大的 PCB 板。緊耦合相對(duì)于松耦合具有更好的抗干擾能力, 并能減小串 擾,松耦合則可更好控制差分走線阻抗的連續(xù)性。具體的差分走線規(guī)則要根據(jù)不同的情況考慮阻抗連續(xù)性、損耗、串?dāng)_、走線長(zhǎng)度差異等 的影響。差分線最好用眼圖來(lái)分析仿真結(jié)果。仿真軟件可以設(shè)定隨

12、機(jī)序列碼產(chǎn)生眼圖,并且 可以輸入抖動(dòng)與偏移參數(shù)分析其對(duì)眼圖的影響。電源分配與 EMC 數(shù)據(jù)傳輸速率的提高伴隨著更快的邊沿速率,需要在更寬的頻帶內(nèi)保證電源穩(wěn)定性。一 個(gè)高速系統(tǒng)可能會(huì)通過(guò)瞬態(tài)10A的電流,并且要求電源最大紋波 50mV也就是說(shuō)要保證一定頻率范圍內(nèi)電源分配網(wǎng)路的阻抗在5m&0mega以內(nèi),例如信號(hào)的上升時(shí)間小于0.5ns,要考慮的頻寬范圍達(dá) 1.0GHz。在千兆位系統(tǒng)設(shè)計(jì)中, 要避免同步噪聲(SSN)的干擾,保證電源分配系統(tǒng)在帶寬范圍內(nèi)具 有較低阻抗。一般在低頻段,采用去耦電容降低阻抗,高頻段主要考慮電源、地平面分布。圖 4 顯示了電源、地平面層考慮去耦電容和沒(méi)有考慮去耦電容影響時(shí),阻抗變化的頻率響應(yīng) 圖。SpecctraQuest 軟件可以分析由于封裝結(jié)構(gòu)造成的同步噪聲的影響,其中的PowerIntegrity(PI) 軟件采用頻域分析電源分配系統(tǒng), 可以有效地分析去耦電容數(shù)量與位置以及電 源、地平面的影響效果, 幫助工程師進(jìn)行去耦電容選擇以及放置位置、 布線和平面分布分析。EMC即電磁兼容性,產(chǎn)生的問(wèn)題包含

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論