TLV5638中文數(shù)據(jù)手冊_第1頁
TLV5638中文數(shù)據(jù)手冊_第2頁
TLV5638中文數(shù)據(jù)手冊_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、TLV5638中文數(shù)據(jù)手冊By Hi_Cracker whu2.7-V至5.5 V低功耗雙通道12位,具有內(nèi)部參考電壓和掉電模式的數(shù)模轉(zhuǎn)化器Features:雙通道12位電壓輸出DAC內(nèi)部參考電壓可編程穩(wěn)定時間可編程:快速模式下 1us低速模式下 3.5us與TMS320和SPIE串行端口兼容差分非線性度典型值<0.5 LSB 溫度單調(diào)性Applications數(shù)字伺服控制回路偏移和增益的數(shù)字調(diào)整工業(yè)過程控制機械和運動控制設(shè)備大容量存儲設(shè)備DescriptionTLV5638是一款雙通道12位電壓輸出DAC,具有靈活的3線串行接口。串行接口允許與TMS320和SPIE,QSPIE,Mic

2、rowireE通信協(xié)議的串行端口進行無縫連接。它是通過16位串行字符串來完成編程的,其中包含4位控制字和12個數(shù)據(jù)位。電阻串的輸出電壓經(jīng)由增益為2的軌對軌輸出緩沖器緩沖后輸出。該緩沖器具有AB類輸出級,因此,提高了穩(wěn)定性并減少了建立時間。DAC建立時間的可編程,使設(shè)計師能夠?qū)⑺俣扰c功耗進行最優(yōu)化的處理。憑借其片上可編程的精密電壓基準(zhǔn),TLV5638簡化了整個系統(tǒng)的設(shè)計。由于其源輸出能力可高達1 mA,所以其片上參考電壓也可以用來作為一個系統(tǒng)參考電壓使用。采用CMOS工藝實現(xiàn),該設(shè)備單電源工作,工作電壓從2.7 V至5.5 V。它的封裝形式是8-pin SOIC封裝,在標(biāo)準(zhǔn)的商用,工業(yè)和汽車溫度

3、范圍內(nèi)的應(yīng)用中,都大大減少了電路板空間。在軍用溫度范圍內(nèi)的應(yīng)用中,它采用了JG和FK封裝。Terminal FunctionsAGND:地CS:芯片選通。數(shù)字輸入低電平有效,用于使能/禁止輸入。DIN:串行數(shù)字輸入。OUTA:DAC A 通道模擬電壓輸出端OUTB:DAC A 通道模擬電壓輸出端REF:模擬參考電壓輸入輸出端SCLK:數(shù)字串行時鐘輸入端VDD:供電電壓輸入端APPLICATION INFORMATIONgeneral functionTLV5638是一個雙12位通道,基于串式電阻結(jié)構(gòu)的單電源供電DAC。它包括一個串行接口,速度模式和掉電模式可控邏輯,可編程內(nèi)部參考,電阻串,并具

4、有軌至軌輸出緩沖器。輸出電壓(滿刻度可以通過參考電壓確定)由下式給出:2 REF CODEoX1000v這里REF是基準(zhǔn)電壓,CODE是數(shù)字輸入值,范圍為從0x000到0xFFF。上電復(fù)位時把內(nèi)部鎖存器的值作為CODE的默認狀態(tài)(所有位零)。serial interfaceCS的下降沿開始一位一位的將數(shù)據(jù)裝入(從MSB位開始)內(nèi)部寄存器,每來一個SCLK下降沿,裝入一bit位數(shù)據(jù)。在16位數(shù)據(jù)已經(jīng)全部裝入或CS上升時,移位寄存器的內(nèi)容被移動到目標(biāo)鎖存器(DAC A,DAC B,BUFFER,CONTROL(控制),取決于在數(shù)據(jù)字中的控制位。關(guān)于SPIE和MicrowireE連接的注意事項:在控

5、制器啟動數(shù)據(jù)傳輸之前,軟件必須在FS引腳產(chǎn)生一個下降沿。如果字寬度是8位(SPIE,MicrowireE),必須在執(zhí)行編程TLV5638之前進行兩個寫操作。在寫操作(s)之后,在第16時鐘的上升沿,保持寄存器或控制寄存器會自動更新。serial clock frequency and update ratedata formatregister select bitsdata bits: DAC A, DAC B and BUFFERdata bits: CONTROLreference bitsExamples of operation注意:以上幾個內(nèi)容可以直接查看TI官方數(shù)據(jù)手冊linea

6、rity, offset, and gain error using single ended supplies當(dāng)放大器的操作電壓為單電源,電壓偏移仍然可以是正的或負的。一個正的偏移量,the output voltage changes on the first code change(?)。負的偏移時,the output voltage may not change with the first code(?),取決于電壓偏移的幅度。 輸出放大器試圖驅(qū)動輸出得到一個負電壓。然而,由于負電源軌接地,輸出電壓不能低于負電源軌上的電壓,故輸出鉗位為0 V。所以輸出電壓保持在零,直到輸入代碼值產(chǎn)

7、生足夠的正輸出電壓,以克服負的偏移電壓,故存在圖14中所示的轉(zhuǎn)移函數(shù)。(en數(shù)據(jù)手冊)產(chǎn)生這樣的斷點是偏移量錯誤,而不是線性誤差。如果輸出緩沖器可驅(qū)動得了,那么傳遞函數(shù)將可以達到地參考下面的虛線。對于DAC,線性度的測量是在偏移和滿量程誤差都得到調(diào)整之后或以某種方式彌補這些誤差之后,從全零輸入(所有輸入為0)到滿量程輸入(所有輸入1)區(qū)間范圍內(nèi)的線性程度。但是,單電源操作下不能對負偏移量在傳遞函數(shù)中產(chǎn)生的斷點做出調(diào)整。因此,線性度的測量測量范圍是滿量程代碼和最低的代碼之間能夠產(chǎn)生正輸出電壓的那一部分。definitions of specifications and terminologyin

8、tegral nonlinearity (INL):相對精度或積分非線性(INL),有時也稱為線性誤差,指的是實際輸出和零點和滿量程輸出曲線之間的的最大偏差,這里不包括零點誤差和滿量程誤差的影響。differential nonlinearity (DNL):差分非線性(DNL),有時也被稱為差分誤差,指的是任何兩相差1 LSB的相鄰代碼產(chǎn)生的理想幅度與實際測量幅度之間的差異。單調(diào)性是指在相同的方向上(或保持不變)輸出電壓的變化與數(shù)字輸入碼的變化之間的關(guān)系。zero-scale error (EZS)零刻度誤差被定義為數(shù)字輸入值0,與0 V輸出之間的偏差gain error (EG)增益誤差是DAC傳遞函數(shù)的斜率的誤差。total harmonic distortion (THD)THD是6次諧波分量值與基本信號的rms值的比率。 THD值的單位是分貝。signal-to-noise ratio + distortion (S/N+D)S / N + D是輸出信號的均方根值,與所有其他低于奈奎斯特頻率成分的雜散信號(包括諧

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論