晶振負(fù)載電容外匹配電容計(jì)算_第1頁(yè)
晶振負(fù)載電容外匹配電容計(jì)算_第2頁(yè)
晶振負(fù)載電容外匹配電容計(jì)算_第3頁(yè)
晶振負(fù)載電容外匹配電容計(jì)算_第4頁(yè)
晶振負(fù)載電容外匹配電容計(jì)算_第5頁(yè)
已閱讀5頁(yè),還剩3頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、對(duì)應(yīng)MCU口STM32F103XX)、WiFi口AP6212、AP6XXX)或USBHUB(FE1.1S、GL850G)一般需外部提供時(shí)鐘信號(hào),需要外掛一顆晶振,,皿晶振負(fù)載電容定義晶體元件的負(fù)載電容是指在電路中跨接晶體兩端的總的外界有效電容,是晶振要正常震蕩所需要的電容。如果從石英晶體插腳兩端向振蕩電路方向看進(jìn)去的全部有效電容為該振蕩電路加給石英晶體的負(fù)載電容。石英晶體的負(fù)載電容的定義如下式:其中:為晶體兩個(gè)管腳之間的寄生電容(又名晶振靜態(tài)電容或),在晶體的規(guī)格書上可以找到具體值,一般不等。如圖二是某的電氣參數(shù),其寄生電容典型值是(在表格中采用的是)。ElectricalSpecificat

2、ionsParameterSymbConditionMinTypMaxUnitsFrequencyKangeFq3032,768100KLHzJ-requencyToleranceFtFoAT%寸1020ppmTemperature?ciTi-cientKKEFTO-0.042??谒萴iingTemperatureToph-ED1(WCStorageTempefutureRn口群Tsro-20十7fJT:ShuntCapacitance(d0_S520MotionalCapacitanceClI24fFLoadCapacitanceCL-612.5Series圖、某晶體的電氣參數(shù)指的是晶體振蕩

3、電路輸入管腳到的總電容,其容值為以下三個(gè)部分的和。需加外晶振主芯片管腳芯到的寄生電容晶體震蕩電路走線到到的寄生電容電路上外增加的并聯(lián)到的外匹配電容CD指的是晶體振蕩電路輸入管腳到的總電容。容值為以下三個(gè)部分的和。需加外晶振主芯片管腳芯到的寄生電容晶體震蕩電路走線到到的寄生電容,電路上外增加的并聯(lián)到的外匹配電容圖中標(biāo)示出了,的的組成部分。圖2晶體振蕩電路的概要組成11晶體負(fù)載電容和頻偏之間的關(guān)系loadcapacitance)主要影響負(fù)載諧振頻率和等效負(fù)載諧振電,ic,12.5pF,16pF,20pF,30pF,;,3圖3晶振誤差一負(fù)載電容(負(fù)載電容)如圖所示,如果晶振兩端的等效電容與晶振標(biāo)稱的

4、負(fù)載電容存在差異時(shí),晶振輸出的諧振頻率將與標(biāo)稱工作的工作頻率產(chǎn)生一定偏差(又稱之為頻偏),所以合理匹配合適的外加電容使晶振兩端的等效電容等于或接近負(fù)載電容顯得十分重要。晶振負(fù)載電容外匹配電容C口及圖3晶振誤差一負(fù)載電容(負(fù)載電容)如圖所示,如果晶振兩端的等效電容與晶振標(biāo)稱的負(fù)載電容存在差異時(shí),晶振輸出的諧振頻率將與標(biāo)稱工作的工作頻率產(chǎn)生一定偏差(又稱之為頻偏),所以合理匹配合適的外加電容使晶振兩端的等效電容等于或接近負(fù)載電容顯得十分重要。晶振負(fù)載電容外匹配電容C口及CL2計(jì)算400200-300爰裝電容(pF)52RD-.-com假設(shè)我們需要計(jì)算的電路參數(shù)如下所述。芯片管腳的輸入電容如圖三所示

5、,;所需要采用的晶體規(guī)格如圖二所示,標(biāo)稱負(fù)載電容,晶體的寄生電容Table25-1InputCapacitanceCN56XXCN5020/CN500FInput(inpF)4,84點(diǎn)圖尚累同我們可以得到下式:12.5p尸主Cq*C12.5p尸主Cq*CCg+0.85QF52RD.con88所以最終的計(jì)算結(jié)果如下:的計(jì)算過(guò)程類似晶體布線時(shí)都會(huì)要求晶體盡量靠近振蕩電路,所以一般比較小,取號(hào)=號(hào)=12,5pF0.85pF=52RD.con例外情況:現(xiàn)在有很多芯片內(nèi)部已經(jīng)增加了補(bǔ)償電容(),所以在設(shè)計(jì)的時(shí)候,只需要選按照芯片推薦的負(fù)載電容值的選擇晶體即可,不需要額外再加電容。但是因?yàn)閷?shí)際設(shè)計(jì)的寄生電路的不確定性,最好還是預(yù)留的位置。C=C,cypress的帶RTC的nvsram,運(yùn)的是,cypress4).,.在XOXI,對(duì)于CMOSM到數(shù)十M歐之間.很多芯片,.,.晶體旁邊,.,.,經(jīng)形成了,,.PF到數(shù)十PF,.:,.,0.5,:1、使晶口、外部電容器(如果有口與IC之間的信號(hào)線盡可能保持最短。當(dāng)非常低的電流通過(guò)IC晶振振蕩器時(shí),如果線路太長(zhǎng),會(huì)使它對(duì)EMC

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論