




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
VLSI設(shè)計導(dǎo)論
清華大學(xué)計算機系
2023/1/131
集成電路與計算機
Design
Manufacture
Testing
Packaging
EDAToolsComputer2023/1/132
第一章概論
第一節(jié)引言信息產(chǎn)業(yè)值占國民經(jīng)濟(jì)總值的40%~60%是支柱微電子工業(yè)是國民經(jīng)濟(jì)信息化的基石集成電路是微電子技術(shù)的核心
2023/1/1331948年,美國貝爾實驗室發(fā)明了點接觸晶體管1949年,肖克利(W.Shockley)提出結(jié)型晶體管的設(shè)想1951年,制成了第一枚面結(jié)型的晶體管1930年,利利費爾德(Lillienfenld)和海爾(Heil)提出了利用半導(dǎo)體表面場效應(yīng)原理制造固體放大器40年代末,肖克利(W.Shockley)和皮爾遜(G.L.Pearson)研究了這個問題。1960年,卡恩格(D.Kanng)和阿塔納(M.M.Atalla)用熱氧化硅結(jié)構(gòu)制造了第一枚絕緣柵MOS晶體管。2023/1/1341952年,英國科學(xué)家達(dá)默提出電路集成化的最初設(shè)想。1959年,美國得克薩斯儀器公司的一位工程師基爾比,按照上述設(shè)想,制成了世界上第一塊集成電路。1959年,美國仙童公司赫爾尼等人發(fā)明的“平面工藝”,被移到集成電路的制作中,使集成電路很快從實驗室研制階段進(jìn)入工業(yè)生產(chǎn)階段。1959年,得克薩斯儀器公司首先宣布建成世界上第一條集成電路生產(chǎn)線。1962年,世界上出現(xiàn)了第一塊集成電路正式商品,這預(yù)示著第三代電子器件已正式登上電子學(xué)舞臺。2023/1/135一、集成電路的發(fā)展自從1959年集成電路誕生以來,經(jīng)歷了小規(guī)模(SSI)、中規(guī)模(MSI)、大規(guī)模(LSI)的發(fā)展過程,目前已進(jìn)入超大規(guī)模(VLSI)和甚大規(guī)模集成電路(ULSI)階段,進(jìn)入片上系統(tǒng)(SOC)的時代。第一代16位的8086芯片中,共容納了約2.8萬個晶體管。32位以上的586級計算機微處理器,如“奔騰”芯片內(nèi)的晶體管數(shù)目則高達(dá)500萬以上。目前一個芯片已經(jīng)可以集成上億個晶體管。目前商業(yè)化半導(dǎo)體芯片的線寬為0.09~0.13μm,今后發(fā)展的趨勢是0.065μm甚至0.045μm以下。
2023/1/136Moore’sLawandFutureICTechnologiesMooreLaw---芯片集成度每18個月將翻一番。---至少還會適用15年!(firstpublishedin1965)1997NationalTechnologyRoadmapforSemiconductors2023/1/137
集成電路的發(fā)展特點九十年代以來,集成電路工藝發(fā)展非常迅速,已從亞微米(0.5到1微米)、深亞微米(小于0.5微米)到超深亞微米或納米(小于0.25微米)。其主要特點:特征尺寸越來越小芯片面積越來越大單片上的晶體管數(shù)越來越多時鐘頻率越來越高電源電壓越來越低布線層數(shù)越來越多
I/O引線越來越多2023/1/138
表1發(fā)展規(guī)劃代次的指標(biāo)年份
199719992001200320062009 2012最小線寬
0.25
0.18
0.15
0.13
0.10
0.07
0.01(μm)DRAM容量256M1G1G~4G4G16G64G256G
每片晶體管數(shù)11
21
40
76
200
520
1400(M)
芯片尺寸300440385430520620750 (平方毫米)
頻率(兆赫)750120014001600200025003000
金屬化層層數(shù)
66-77 7 7-88-99
最低供電電壓
1.8-2.5
11.5-1.8
1.2-1.5
1.2-1.5
0.9-1.2
0.6-0.9
0.5-0.6(v)
最大晶圓直徑
200300
300
300
300
450
450
(mm)2023/1/139
工藝特征尺寸2023/1/1310
單個芯片上的晶體管數(shù)2023/1/1311
芯片面積2023/1/1312
電源電壓
2023/1/1313
金屬布線層數(shù)2023/1/1314
時鐘頻率2023/1/1315集成電路朝著幾個方向發(fā)展:一是在發(fā)展微細(xì)加工技術(shù)的基礎(chǔ)上,開發(fā)超高速、超高集成度的電路。二是迅速、全面地利用已達(dá)到的或已成熟的工藝技術(shù)、設(shè)計技術(shù)、封裝技術(shù)和測試技術(shù)等發(fā)展各種專用集成電路(ASIC)。三是開發(fā)產(chǎn)品的電路規(guī)模增加。四是開發(fā)產(chǎn)品的復(fù)雜程度加深。五是開發(fā)產(chǎn)品的上市時限緊迫。
2023/1/1316
器件及互連線延遲00.511.522.533.54199719992001200320062009延遲值(ns)器件內(nèi)部延遲2厘米連線延遲(優(yōu)化)2厘米連線延遲(未優(yōu)化)2厘米連線延遲約束2023/1/1317
市場窗口
2023/1/1318
世界集成電路產(chǎn)業(yè)發(fā)展現(xiàn)狀世界集成電路加工工藝水平為0.13微米,正在向0.09微米過渡。系統(tǒng)芯片(SOC)正在成為集成電路產(chǎn)品的主流。超大規(guī)模集成電路IP復(fù)用(IPReuse)水平日益提高。集成電路設(shè)計業(yè)、制造業(yè)、封裝業(yè)三業(yè)并舉,相對游離。設(shè)計能力滯后于制造工藝,設(shè)計工具落后于設(shè)計水平。2023/1/1319二、集成電路設(shè)計與EDA軟件工具集成電路產(chǎn)業(yè)是以市場、設(shè)計、制造、應(yīng)用為主要環(huán)節(jié)的系統(tǒng)工程。設(shè)計是連接市場和制造之間的橋梁,是集成電路產(chǎn)品開發(fā)的入口。成功的產(chǎn)品來源于成功的設(shè)計。成功的設(shè)計取決于優(yōu)秀的設(shè)計工具。
2023/1/1320
IC設(shè)計的發(fā)展設(shè)計附屬于制造,手工設(shè)計。設(shè)計業(yè)獨立,F(xiàn)abless,DesignHouse。設(shè)計追求時間和成品率。SOC+IP+VDSM+大規(guī)模的設(shè)計。2023/1/1321
2023/1/1322集成電路計算機輔助設(shè)計的發(fā)展70年代,第一代的ICCAD系統(tǒng)為IC設(shè)計師提供方便的版圖編輯、設(shè)計驗證和數(shù)據(jù)轉(zhuǎn)換等功能。80年代,ICCAD技術(shù)進(jìn)入了第二代,為設(shè)計師提供了方便的原理圖編輯、仿真和物理版圖的布圖、驗證功能。90年代,ICCAD技術(shù)進(jìn)入了第三代,包括有系統(tǒng)級的設(shè)計及驗證工具。目前,第四代ICCAD工具―EDA工具正在研發(fā)中,主要是面向VDSM工藝、IP核復(fù)用和SOC設(shè)計。
2023/1/1323
ICCAD的發(fā)展第一代:七十年代以Applicon,Calma,CompterVision為代表的版圖編輯+DRC。第二代:八十年代以Mentor,Daisy,Valid為代表的ICCAD系統(tǒng),原理圖輸入、模擬、分析、自動布圖及驗證。第三代:九十年代以Cadence,Synopsys,Avant!等為代表的EDA系統(tǒng),包括有系統(tǒng)級的設(shè)計工具。第四代:正在研制面向VDSM+SOC+IP的新一代EDA系統(tǒng)。Cadence,Synopsys,Magma.
設(shè)計工具改進(jìn)所增加的設(shè)計能力必須超過工藝增長速度,才能適應(yīng)工藝的快速發(fā)展。2023/1/1324目前EDA面臨的關(guān)鍵問題:(1)設(shè)計方法學(xué)的研究:理論和設(shè)計流程。(2)IP核的復(fù)用技術(shù)。(3)功耗、噪聲和電遷移的分析工具。(4)超深亞微米的布圖設(shè)計工具。(5)針對大規(guī)模芯片的阻、容、感提取工具。(6)MFD可制造性設(shè)計工具。(7)復(fù)雜芯片的物理驗證、形式驗證工具。(8)確認(rèn)和測試工具。2023/1/1325三、VLSI設(shè)計步驟1、系統(tǒng)規(guī)范化說明(SystemSpecification)
包括系統(tǒng)功能、性能、物理尺寸、設(shè)計模式、制造工藝、設(shè)計周期、設(shè)計費用等等。2、功能設(shè)計及描述(FunctionDesign)
將系統(tǒng)功能的實現(xiàn)方案設(shè)計并用VHDL等硬件描述語言描述出來。3、寄存器傳輸級設(shè)計(RTLDesign)
將系統(tǒng)功能結(jié)構(gòu)化,確定系統(tǒng)的時序,給出系統(tǒng)的狀態(tài)圖及各子模塊之間的數(shù)據(jù)流圖。4、邏輯設(shè)計(LogicDesign)
通常以文本、原理圖、邏輯圖表示設(shè)計結(jié)果,有時也采用布爾表達(dá)式來表示設(shè)計結(jié)果。2023/1/13264、電路設(shè)計(CircuitDesign)
電路設(shè)計是將邏輯設(shè)計表達(dá)式轉(zhuǎn)換成電路實現(xiàn)。5、物理設(shè)計(Ph
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 個人私下合同樣本
- 2025年04月內(nèi)蒙古鄂爾多斯市科學(xué)技術(shù)協(xié)會所屬事業(yè)單位引進(jìn)高層次人才6人筆試歷年典型考題(歷年真題考點)解題思路附帶答案詳解
- 寫業(yè)務(wù)合同標(biāo)準(zhǔn)文本
- 公益展館出租合同樣本
- app開發(fā)服務(wù)合同樣本
- 農(nóng)家豆腐供貨合同樣本
- 農(nóng)村放水用工合同標(biāo)準(zhǔn)文本
- 關(guān)于手機使用合同樣本
- 養(yǎng)老顧問合同樣本
- 互聯(lián)網(wǎng) 合作合同樣本
- 2025-2030全球及中國軍事無線電系統(tǒng)行業(yè)市場現(xiàn)狀供需分析及市場深度研究發(fā)展前景及規(guī)劃可行性分析研究報告
- 配電工程施工方案
- 2025年中國光纖放大器行業(yè)競爭格局及市場發(fā)展?jié)摿︻A(yù)測報告
- 護(hù)理禮儀中的稱呼禮儀
- 2025年浙江紡織服裝職業(yè)技術(shù)學(xué)院單招職業(yè)適應(yīng)性測試題庫新版
- 2025年河南省安陽市安陽縣九年級中考一模數(shù)學(xué)試題(原卷版+解析版)
- CNAS-CC190-2021 能源管理體系認(rèn)證機構(gòu)要求
- 2024年河北省普通高中學(xué)業(yè)水平選擇性考試物理試題含答案
- Unit 4 Healthy food(說課稿)-2024-2025學(xué)年人教PEP版(2024)英語三年級下冊
- 海棠河外來植物防治與紅樹林濕地恢復(fù)項目環(huán)評報告書
- 牧運通備案辦理流程
評論
0/150
提交評論