中興微電子技術(shù)_第1頁
中興微電子技術(shù)_第2頁
中興微電子技術(shù)_第3頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

兼容設(shè)計說明概 RGMII接口延 概ZX2AA500和ZX5201是中興微電子的第一代和第二代單口以太網(wǎng)PHY,功硬件設(shè)ZX2AA500:0 1andwideL140ZX5201ZX2AA500QFN56腳封裝,封裝尺寸、大小和引腳定義完全兼容。硬件的差異主要是數(shù)字電壓。ZX2AA500的數(shù)字電壓為0.9V,ZX5201的數(shù)字電壓為1.1V。兩顆內(nèi)部集成了開關(guān)電源模塊,如果采用圖1所示內(nèi)部電源供電方案,相應(yīng)單板可無需修改直接使用ZX2AA500或者ZX5201,對應(yīng)的DVDD供電會因為的0.9V1.1VZX2AA500ZX2AA500:0 1andwideL1401+34 0圖 +34 0圖 軟件驅(qū)的PHY地址。兩顆內(nèi)部對PHY地址的使用略有差異。對ZX2AA500,LED2/LED1/LED0上采樣的信息對應(yīng)PHY地址的bit2/bit1/bit0,最高兩位地址為00,支持的PHY地址范圍為0到7;ZX5201需要占用兩個PHY地址,LED2/LED1/LED0上采樣的三位地址對應(yīng)PHY地址的bit3/bit32/bit1,內(nèi)部將PHY地址的最bit4為0,最低位bit0為0對應(yīng)PHY的內(nèi)部地址空間,為1對應(yīng)擴展地址空間。實際使用的PHY 占 占 2*n和2*n+1兩個地址ZX2AA5001個PHYAddressreg30作為頁面寄存器,0IEEE802.3規(guī)定的PHY標(biāo)準(zhǔn)寄存器及擴展寄存器,1RGMII接口、LED等配置寄存器。以上實例phy_addr=n。ZX5201使用2個PHYAddress來達到分頁的效果。占用兩個PHY地址,分別為phy_addr_L,phy_addr_Hphy_addr_LIEEE802.3規(guī)定的PHY標(biāo)準(zhǔn)寄存器及擴展寄存nar_2*n1以便根據(jù)不同的方式對功能進行配置。對上例,可以分別地址n和2*n的PHY地址上ID寄存器。如果地址n上讀到ZX2AA500ID,則表示當(dāng)前所使用為ZX2AA500,如果2*n的PHY地址上讀到ZX5201的ID則表示當(dāng)前使用的為ZX5201。如果返回值為全1,則表示PHY不存在。兩個的PHYID分別如下地址2)ZX2AA500: ZX5201 RGMIIRX方向配置延時模式時,內(nèi)部對RXCLOCK延時1.5~2ns,到達管腳的RX對RXCLOCK不做延時,到達管腳的RXCLOCK和RXD,RXCTL邊沿對齊,需要片TX方向配置延時模式時,內(nèi)部對TXCLOCK延時1.5~2ns,到達管腳的對TXCLOCK不做延時,到達管腳的TXCLOCK和TXD,TXCTL邊沿對齊,需要片

1RGMIITX接口時序(正常模式

2RGMIITX接口時序(延時模式

3RGMIIRX接口時序(正常模式

4RGMIIRX接口時序(延時模式ZX2AA500RGMII延時配置mdio_write(phy_addr,30,1) //writepageregistertord_data=mdio_read(phy_addr,17); //readregister17,bit1:rx,bit2tx,1=enabledmdio_write(phy_addr,30,0); //switchbacktopage0mdio_write(phy_addr,30,1); //switchtopage1rd_data=mdio_read(phy_addr,17); //readregisterdatard_data=rd_data|0x6; //enabletxandrxdelayorbelowmdio_write(phy_addr,17,rd_data); //writebackdatatoregistermdio_write(phy_addr,30,0); //switchbacktopage0mdio_write(phy_addr,30,1); //switchtopage1rd_data=mdio_read(phy_addr,17); //readregisterdatard_data=rd_data&0xfff9; //disabletxandrxdelaymdio_write(phy_addr,17 //writebackdatatomdio_write(phy_addr,30,0) //switchbacktopageZX5201RGMII延時配置 //bit3:txdelay,bit2rxdelay,rd_data=rd_data|0x000c;mdio_writephy_addr_H22rd_data);rd_data=rd_data&0xfff3;mdio_writephy_addr_H22rd_data);ZX5201/ZX2AA500在使用同樣硬件單板時,ZX5201ZX2AA500MDIO地址和不同的配置phy_type=1; //該值為1表示當(dāng)前PHY為zx5201,為0表示zx2aa500consthw_mdio_addr= //單板設(shè)計LED2/LED1/LED0上下拉決定,此處假定為1staticphy_mdio_addr=0; //外部phy使用的mdio地址,全局變量,初值任意rd_data=mdio_read(2*hw_mdio_addr,2) //IDif(rd_data==0x84b9) //本板焊接的是ZX5201phy_type=phy_mdio_addr=2*//關(guān)閉延時rd_data=mdio_read(phy_mdio_addr1,22)rd_data=rd_data&0xfff3;mdio_write(phy_mdio_addr122rd_data);}rd_data=mdio_read(hw_mdio_addr,2) //再次IDif(rd_data==0x0381) //本板焊接的是ZX2AA500phy_mdio_addr=//mdio_write(phy_mdio_addr,30,1); //switchtopage1rd_data=mdio_read(phy_mdio_addr,17); //readregisterdatard_data=rd_data&0xfff9; //disabletxandrxdelaymdio_write(phy_mdio_addr,17,rd_d

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論