第9單元觸發(fā)器和時(shí)序邏輯電路_第1頁(yè)
第9單元觸發(fā)器和時(shí)序邏輯電路_第2頁(yè)
第9單元觸發(fā)器和時(shí)序邏輯電路_第3頁(yè)
第9單元觸發(fā)器和時(shí)序邏輯電路_第4頁(yè)
第9單元觸發(fā)器和時(shí)序邏輯電路_第5頁(yè)
已閱讀5頁(yè),還剩48頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

【學(xué)習(xí)目標(biāo)】1.了解時(shí)序邏輯電路的特點(diǎn),熟悉時(shí)序邏輯電路的一般分析、設(shè)計(jì)方法。2.掌握各種RS觸發(fā)器、JK觸發(fā)器和D觸發(fā)器的邏輯功能。3.能熟練分析寄存器電路,掌握常用中規(guī)模集成移位寄存器的引腳排列圖、電路功能及應(yīng)用。4.能熟練分析計(jì)數(shù)器電路,掌握常用中規(guī)模集成計(jì)數(shù)器的引腳排列圖、電路功能及應(yīng)用。5.掌握應(yīng)用電路仿真軟件設(shè)計(jì)同步時(shí)序邏輯電路的技能。第9單元觸發(fā)器與時(shí)序邏輯電路項(xiàng)目一雙穩(wěn)態(tài)觸發(fā)器功能測(cè)試及應(yīng)用項(xiàng)目三計(jì)數(shù)器的識(shí)別及功能測(cè)項(xiàng)目二寄存器的功能測(cè)試及應(yīng)用觸發(fā)器是構(gòu)成時(shí)序邏輯電路的基本邏輯部件。它有兩個(gè)穩(wěn)定的狀態(tài):0狀態(tài)和1狀態(tài);不同的輸入情況下,它可以被置成0狀態(tài)或1狀態(tài);當(dāng)輸入信號(hào)消失后,所置成的狀態(tài)能夠保持不變。根據(jù)邏輯功能的不同,觸發(fā)器可以分為RS觸發(fā)器、D觸發(fā)器、JK觸發(fā)器、T和T′觸發(fā)器;按照結(jié)構(gòu)形式的不同,又可分為基本RS觸發(fā)器、同步觸發(fā)器、主從觸發(fā)器和邊沿觸發(fā)器。項(xiàng)目一雙穩(wěn)態(tài)觸發(fā)器功能測(cè)試及應(yīng)用(一)RS觸發(fā)器1.基本RS觸發(fā)器(1)基本RS觸發(fā)器的電路結(jié)構(gòu)及邏輯符號(hào)(2)基本RS觸發(fā)器的邏輯功能。輸

入輸出功

述010置0101置111保持00不定不允許表示現(xiàn)態(tài),是指觸發(fā)器接受輸入信號(hào)之前的狀態(tài),即觸發(fā)器原來(lái)的穩(wěn)定狀態(tài);表示次態(tài),是指觸發(fā)器接受輸入信號(hào)之后所處的狀態(tài)。

(1)觸發(fā)器的次態(tài)不僅與輸入信號(hào)狀態(tài)有關(guān),而且與觸發(fā)器原來(lái)的狀態(tài)有關(guān)。(2)電路具有兩個(gè)穩(wěn)定狀態(tài),在無(wú)外來(lái)觸發(fā)信號(hào)作用時(shí),電路將保持原狀態(tài)不變。(3)在外加觸發(fā)信號(hào)有效時(shí),電路可以觸發(fā)翻轉(zhuǎn),實(shí)現(xiàn)置0或置1。(4)在穩(wěn)定狀態(tài)下兩個(gè)輸出端的狀態(tài)和必須是互補(bǔ)關(guān)系,即有約束條件?;綬S觸發(fā)器的特點(diǎn)CP=0時(shí),觸發(fā)器保持原來(lái)狀態(tài)不變。CP=1時(shí),工作情況與基本RS觸發(fā)器相同。2.同步(鐘控)RS觸發(fā)器輸

入輸

出觸發(fā)器功能描述CPRS01×××1直接置10直接置01011100保持011置1100置011不定不允許同步RS觸發(fā)器的邏輯功能表(3)同步RS觸發(fā)器的主要特點(diǎn)①

時(shí)鐘電平控制。在CP=1期間接收輸入信號(hào),CP=0時(shí)狀態(tài)保持不變,與基本RS觸發(fā)器相比,對(duì)觸發(fā)器狀態(tài)的轉(zhuǎn)變?cè)黾恿藭r(shí)間控制。②R、S之間有約束。不允許出現(xiàn)R和S同時(shí)為1的情況,否則會(huì)使觸發(fā)器處于不確定的狀態(tài)。③

輸入信號(hào)在CP=1期間若多次發(fā)生變化,則觸發(fā)器的狀態(tài)也會(huì)多次發(fā)生變化,這種現(xiàn)象稱為“空翻”。(4)同步RS觸發(fā)器的波形圖。設(shè)觸發(fā)器的現(xiàn)態(tài)為0態(tài),根據(jù)給定的時(shí)鐘脈沖CP和R、S的波形,可畫(huà)出同步RS觸發(fā)器輸出端的波形(二)D觸發(fā)器1.同步(鐘控)D觸發(fā)器CP=0時(shí),觸發(fā)器狀態(tài)保持不變,CP=1時(shí),根據(jù)同步RS觸發(fā)器的邏輯功能可知,如果D=0,則R=1,S=0,觸發(fā)器置0;如果D=1,則R=0,S=1,觸發(fā)器置1。在數(shù)字電路中,凡在CP時(shí)鐘脈沖控制下,根據(jù)輸入信號(hào)D情況的不同,具有置0、置1功能的電路,都稱為D觸發(fā)器。同步D觸發(fā)器的特征方程為

(CP

=1期間有效)

2.邊沿D觸發(fā)器邊沿D觸發(fā)器具有在時(shí)鐘脈沖上升沿(或下降沿)觸發(fā)的持點(diǎn),其邏輯功能為:輸出端Q的狀態(tài)隨著輸入端D的狀態(tài)而變化,但總比輸入端狀態(tài)的變化晚一步,即某個(gè)時(shí)鐘脈沖來(lái)到之后Q的狀態(tài)和該脈沖來(lái)到之前D的狀態(tài)一樣。特征方程為 Qn+1

=D(CP上升沿觸發(fā))波形圖3.集成D觸發(fā)器(三)JK觸發(fā)器1.主從JK觸發(fā)器(1)主從JK觸發(fā)器的電路結(jié)構(gòu)及邏輯符號(hào)(2)主從JK觸發(fā)器的邏輯功能。輸

入輸

出觸發(fā)器功能描述CPJK01×××1直接置1100直接置011↓00保持010置0101置111翻轉(zhuǎn)JK觸發(fā)器的特性方程為

JK觸發(fā)器的波形圖具有CP=1期間接收輸入信號(hào),CP下降沿到來(lái)時(shí)觸發(fā)翻轉(zhuǎn)的特點(diǎn),避免了空翻現(xiàn)象的發(fā)生。2.集成邊沿JK觸發(fā)器(1)邊沿JK觸發(fā)器的電路結(jié)構(gòu)及邏輯符號(hào)(2)邊沿JK觸發(fā)器的邏輯功能。輸

入輸

出觸發(fā)器功能描述CPJK01×××1直接置0100直接置100↑00保持010置0101置111翻轉(zhuǎn)(3)邊沿JK觸發(fā)器的特點(diǎn)。①邊沿觸發(fā),無(wú)一次變化問(wèn)題。②功能齊全,使用方便靈活。③抗干擾能力極強(qiáng),工作速度很高。(4)將JK觸發(fā)器轉(zhuǎn)換為T和觸發(fā)器

將JK觸發(fā)器的J、K端并接在一起,作為一個(gè)輸入端(T)的觸發(fā)器稱為T觸發(fā)器。輸

入輸

出功能描述CPT01××0直接置0101直接置111↓0保持1翻轉(zhuǎn)當(dāng)T

=

1時(shí),T觸發(fā)器變成了觸發(fā)器。

(5)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)D觸發(fā)器的特性方程為

項(xiàng)目二寄存器的功能測(cè)試及應(yīng)用數(shù)字系統(tǒng)中暫時(shí)存放數(shù)碼的邏輯部件稱為寄存器。寄存器按功能不同分為數(shù)碼寄存器(數(shù)據(jù)寄存器)和移位寄存器兩大類。數(shù)碼寄存器只能并行送入數(shù)據(jù)\并行輸出數(shù)據(jù)。移位寄存器中的數(shù)據(jù)可以在移位脈沖作用下依次逐位右移或左移,數(shù)據(jù)既可以并行輸入、并行輸出,也可以串行輸入、串行輸出,還可以并行輸入、串行輸出,串行輸入、并行輸出,十分靈活,用途也很廣。(一)數(shù)碼寄存器1.?dāng)?shù)碼寄存器D觸發(fā)器組成的數(shù)碼寄存器送數(shù)控制時(shí)鐘脈沖CP上升沿到來(lái),加在并行數(shù)據(jù)輸入端的數(shù)據(jù)D0~D3就立即被送入寄存器中,即有(二)移位寄存器1.移位寄存器(1)4位右移移位寄存器電路(2)4位左移移位寄存器電路2.集成雙向移位寄存器集成雙向移位寄存器74LS194的引腳排列及邏輯功能示意圖如下圖所示。該寄存器數(shù)據(jù)的輸入、輸出均有并行和串行方式,Q3和Q0兼作左、右移串行輸出端。M1、M0為工作方式控制端,M1M0的4種取值(00、01、10、11)決定了寄存器的邏輯功能。項(xiàng)目三計(jì)數(shù)器的識(shí)別及功能測(cè)試計(jì)數(shù)器可按以下幾種情況分類。①按計(jì)數(shù)體制分,有二進(jìn)制計(jì)數(shù)器、十進(jìn)制計(jì)數(shù)器和任意進(jìn)制計(jì)數(shù)器。②按計(jì)數(shù)器中的數(shù)字增減趨勢(shì)分,有加計(jì)數(shù)器、減計(jì)數(shù)器、加/減(可逆)計(jì)數(shù)器。③按工作方式(計(jì)數(shù)器中的觸發(fā)器是否同時(shí)翻轉(zhuǎn))分,有異步計(jì)數(shù)器和同步計(jì)數(shù)器。(一)計(jì)數(shù)器1.二進(jìn)制計(jì)數(shù)器(1)異步二進(jìn)制計(jì)數(shù)器異步計(jì)數(shù)器的計(jì)數(shù)脈沖CP不是同時(shí)加到各位觸發(fā)器上。最低位觸發(fā)器由計(jì)數(shù)脈沖觸發(fā)翻轉(zhuǎn),其他各位觸發(fā)器由相鄰低位觸發(fā)器輸出的進(jìn)位脈沖來(lái)觸發(fā),各位觸發(fā)器狀態(tài)變換的時(shí)間先后不一,只有在前級(jí)觸發(fā)器翻轉(zhuǎn)后,后級(jí)觸發(fā)器才能翻轉(zhuǎn)。這種引入計(jì)數(shù)脈沖的方式稱為異步工作方式。①電路組成②工作原理在計(jì)數(shù)脈沖的作用下,計(jì)數(shù)器狀態(tài)從000變到111,再回到000。按照3位二進(jìn)制加法計(jì)數(shù)規(guī)律循環(huán)計(jì)數(shù),最多計(jì)8個(gè)狀態(tài)。3個(gè)觸發(fā)器輸出即為3位二進(jìn)制數(shù),故該電路稱為三位異步二進(jìn)制加法計(jì)數(shù)器。

計(jì)數(shù)脈沖CP000010012010301141005101611071118000三位異步二進(jìn)制加法計(jì)數(shù)器的狀態(tài)表三位異步二進(jìn)制加法計(jì)數(shù)器的時(shí)序圖由時(shí)序圖可以看出,CP、、、各信號(hào)的頻率依次降低1/2,故計(jì)數(shù)器又稱為分頻器。、、各波形頻率依次為CP脈沖的二分頻、四分頻、八分頻。(2)異步二進(jìn)制減法計(jì)數(shù)器將三位加法計(jì)數(shù)器中低位觸發(fā)器的輸出端依次接至相鄰高位觸發(fā)器的控制端C,可構(gòu)成三位異步二進(jìn)制減法計(jì)數(shù)器.三位二進(jìn)制異步減法計(jì)數(shù)器狀態(tài)表000011112110310141005011601070018000三位異步二進(jìn)制減法計(jì)數(shù)器的時(shí)序圖2.十進(jìn)制計(jì)數(shù)器十進(jìn)制計(jì)數(shù)器是在二進(jìn)制計(jì)數(shù)器的基礎(chǔ)上得到的,因此也稱為二—十進(jìn)制計(jì)數(shù)器。四位二進(jìn)制計(jì)數(shù)器有16個(gè)穩(wěn)定狀態(tài)(0000~1111),可用其中的十個(gè)狀態(tài)分別對(duì)應(yīng)每一位十進(jìn)制數(shù)的0~9共10個(gè)數(shù)碼。這種用一組四位二進(jìn)制數(shù)來(lái)表示一位十進(jìn)制數(shù)的編碼方式稱BCD碼。常用的BCD碼是“8421”碼,它用0000~1001前10種狀態(tài)表示0~9十個(gè)數(shù)碼。8421碼十進(jìn)制加法計(jì)數(shù)器狀態(tài)表CP8421碼十

進(jìn)

數(shù)0000001000112001023001134010045010156011067011178100089100191000000。

選用4個(gè)下降沿觸發(fā)的JK觸發(fā)器F0、F1、F2、F3構(gòu)成電路,采用同步觸發(fā)方式,分析狀態(tài)表9-20可知,該十進(jìn)制計(jì)數(shù)器電路應(yīng)具有以下電路特點(diǎn)。從狀態(tài)表可以看出,與二進(jìn)制加法計(jì)數(shù)器相比較,第10個(gè)脈沖到來(lái)后不是由“1001”變成“1010”,而是恢復(fù)到“0000”狀態(tài),即要求第二位觸發(fā)器F1不能翻轉(zhuǎn),保持“0”態(tài),第四位觸發(fā)器應(yīng)翻轉(zhuǎn)為“0”態(tài)。十進(jìn)制計(jì)數(shù)器電路應(yīng)具有以下電路特點(diǎn)。

一位同步十進(jìn)制加法計(jì)數(shù)器的邏輯電路圖(二)集成計(jì)數(shù)器1.集成異步二—五—十進(jìn)制計(jì)數(shù)器74LS290(1)74LS290的內(nèi)部電路74LS290的內(nèi)部電路由4個(gè)觸發(fā)器組成,由F0構(gòu)成二進(jìn)制計(jì)數(shù)器,由F1、F2、F3構(gòu)成五進(jìn)制計(jì)數(shù)器,能實(shí)現(xiàn)異步二進(jìn)制、五進(jìn)制、十進(jìn)制計(jì)數(shù)功能。通過(guò)變換外部電路它可以靈活地組成其他各種進(jìn)制的計(jì)數(shù)器。(2)74LS290的引腳排列圖及邏輯功能示意圖(3)74LS290的引腳功能(4)74LS290的邏輯功能(5)74LS290的應(yīng)用二進(jìn)制計(jì)數(shù)器電路五進(jìn)制計(jì)數(shù)器電路8421碼十進(jìn)制計(jì)數(shù)器電路兩片74LS290構(gòu)成的100進(jìn)制加法計(jì)數(shù)器2.集成同步二進(jìn)制加法計(jì)數(shù)器74LS161(1)74LS161的引腳排列圖及邏輯功能示意圖(2)74LS161的各引腳功能(3)74LS161的邏輯功能輸

入輸

出×0×××0000(異步清零)↑10××(同步置數(shù))↑1111計(jì)數(shù)×110×保持×11×0保持集成同步計(jì)數(shù)器74LS161的主要功能如下解:①用異步清零法。異步清零法是利用計(jì)數(shù)器的清零端使M進(jìn)制計(jì)數(shù)器在順序計(jì)數(shù)過(guò)程中跳越M—N個(gè)狀態(tài)(M>N)提前清零,使計(jì)數(shù)器構(gòu)成N進(jìn)制計(jì)數(shù)器。電路連接如圖所示。令因?yàn)镹

=

7,而且清零不需要CP配合,七進(jìn)制計(jì)數(shù)器狀態(tài)中的0111

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論