中職專用7.1 第一節(jié) 組合邏輯電路 電子課件 電學(xué)基礎(chǔ)與技能_第1頁
中職專用7.1 第一節(jié) 組合邏輯電路 電子課件 電學(xué)基礎(chǔ)與技能_第2頁
中職專用7.1 第一節(jié) 組合邏輯電路 電子課件 電學(xué)基礎(chǔ)與技能_第3頁
中職專用7.1 第一節(jié) 組合邏輯電路 電子課件 電學(xué)基礎(chǔ)與技能_第4頁
中職專用7.1 第一節(jié) 組合邏輯電路 電子課件 電學(xué)基礎(chǔ)與技能_第5頁
已閱讀5頁,還剩17頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

中職專用7.1第一節(jié)組合邏輯電路電子課件高教版電學(xué)基礎(chǔ)與技能第七章數(shù)字電子電路數(shù)字電子電路是現(xiàn)代電氣設(shè)備中不可或缺的重要部分,嚴(yán)格地說可分為數(shù)字邏輯電路和脈沖電路,前者主要研究數(shù)字信號(hào)的編碼、運(yùn)算、記憶、計(jì)數(shù)、存儲(chǔ)、分配、測(cè)量和傳輸;后者主要研究脈沖的產(chǎn)生、變換和測(cè)量。數(shù)字電子電路電路比較簡(jiǎn)單、抗干擾能力強(qiáng)、精度高、易于集成,在通信、自動(dòng)控制、測(cè)量、計(jì)算機(jī)、航天、汽車、家用電器、日常電子小產(chǎn)品等領(lǐng)域的應(yīng)用日益廣泛。第一節(jié)組合邏輯電路

數(shù)字邏輯電路按功能可分為組合邏輯電路和時(shí)序邏輯電路,前者沒有記憶功能,側(cè)重強(qiáng)調(diào)輸入與輸出間的因果關(guān)系;后者有記憶功能,輸出不僅取決于當(dāng)時(shí)的輸入,而且還與電路的過去狀態(tài)相關(guān)。數(shù)字邏輯電路在結(jié)構(gòu)、分析方法、功能、特點(diǎn)等方面均不同于模擬電子電路,邏輯門電路和觸發(fā)器電路是它的兩種基本單元。關(guān)注的已不是具體電路中的每個(gè)元件的電氣性能,而是整個(gè)電路的邏輯功能;分析的工具是邏輯代數(shù);功能表示用的是真值表、邏輯表達(dá)式和波形圖。第一部分觀察與探究

一、器材:二、操作與觀察:

三、探究:第二部分基礎(chǔ)知識(shí)導(dǎo)讀

一、數(shù)字信號(hào)與數(shù)制(一)數(shù)字信號(hào)(二)晶體管的開關(guān)特性晶體管的開關(guān)特性,簡(jiǎn)介見表7-1-1。二極管三極管開啟時(shí)間關(guān)斷時(shí)間(三)數(shù)制數(shù)制就是數(shù)的進(jìn)位制,按照進(jìn)位規(guī)律的不同,形成不同進(jìn)制的計(jì)數(shù)制式。常用的是十進(jìn)制,數(shù)字電子電路中廣泛應(yīng)用的是二進(jìn)制、八進(jìn)制和十六進(jìn)制,它們之間也可以相互轉(zhuǎn)換,簡(jiǎn)介見表7-1-2。構(gòu)成計(jì)數(shù)規(guī)律按權(quán)展開式相互轉(zhuǎn)換(四)8421碼二、邏輯門電路數(shù)字電子電路中的各種開關(guān)電路就像“門”一樣,依一定的條件“開”或“關(guān)”,所以稱為“門”電路。它一般有多個(gè)輸入端、一個(gè)輸出端,輸出的結(jié)果與輸入的條件之間有一定的因果關(guān)系。通常,把反映“條件”和“結(jié)果”之間的關(guān)系稱為邏輯關(guān)系。因而又稱為邏輯門電路,是數(shù)字邏輯電路的基本單元。在邏輯電路中,電位的高低常用高電平、低電平來描述,單位為伏(V)。一般規(guī)定用1表示高電平,用0表示低電平,稱為正邏輯體制,反之稱為負(fù)邏輯體制。這里的1和0不是數(shù)學(xué)中表示的量,而只是表示兩種對(duì)立的邏輯狀態(tài)符號(hào),稱為邏輯1和邏輯0。對(duì)于同一邏輯電路,可以采用正邏輯,也可以采用負(fù)邏輯,但各自的表達(dá)是不相同的,即不可交替使用。以下無特殊說明,一律采用正邏輯。(一)邏輯函數(shù)邏輯函數(shù)簡(jiǎn)介見表7-1-4。概念數(shù)值表示形式特點(diǎn)(二)三種基本邏輯關(guān)系最基本的邏輯關(guān)系有三種,即與邏輯、或邏輯、非邏輯,簡(jiǎn)介見表7-1-5。定義事件舉例真值表表達(dá)式邏輯關(guān)系(三)基本邏輯門電路能實(shí)現(xiàn)最基本邏輯關(guān)系的門電路,對(duì)應(yīng)的是與門電路、或門電路、非門電路,簡(jiǎn)介見表7-1-6。電路實(shí)例電壓關(guān)系邏輯符號(hào)波形圖舉例說明集成電路舉例(四)復(fù)合邏輯門電路將基本邏輯門電路經(jīng)過組合,可以構(gòu)成一些復(fù)合邏輯門電路。常用的復(fù)合邏輯門電路,簡(jiǎn)介見表7-1-7。邏輯電路邏輯符號(hào)表達(dá)式真值表功能波形圖舉例(五)集成邏輯門電路邏輯門電路可以用電阻器、電容器、二極管、三極管等分立元件構(gòu)成,也可以將所有器件及連接導(dǎo)線制作在同一塊半導(dǎo)體基片上構(gòu)成集成邏輯門電路。對(duì)于集成邏輯門電路,主要了解它的邏輯功能、外部特性及主要參數(shù),以便應(yīng)用。常用主要產(chǎn)品系列簡(jiǎn)介見表7-1-8。子系列名稱型號(hào)功耗工作電壓(V)電路舉例比較說明主要參數(shù)注意事項(xiàng)三、組合邏輯電路組合邏輯電路由沒有反饋回路的邏輯門電路構(gòu)成,在任何時(shí)刻產(chǎn)生的穩(wěn)定輸出信號(hào)僅僅取決于該時(shí)刻的輸入信號(hào),而與輸入信號(hào)作用前電路的狀態(tài)無關(guān)。其邏輯關(guān)系可用邏輯函數(shù)的形式來描述,反之,一個(gè)邏輯函數(shù)形式,總有與之對(duì)應(yīng)的組合邏輯電路。

(一)邏輯代數(shù)1.運(yùn)算規(guī)律邏輯代數(shù)的運(yùn)算規(guī)律,見表7-1-9。運(yùn)算法則基本定律布爾簡(jiǎn)介

2.化簡(jiǎn)及運(yùn)用邏輯代數(shù)與普通代數(shù)有許多相同之處,其化簡(jiǎn)與運(yùn)用見表7-1-10?;?jiǎn)方法應(yīng)用(二)常用組合邏輯電路常用的組合邏輯電路單元器件有編碼器、譯碼器、數(shù)碼顯示器、加法器等,簡(jiǎn)介見表7-1-11。編碼器譯碼器數(shù)碼顯示器加法器第三部分技能實(shí)訓(xùn)指導(dǎo)

項(xiàng)目一:邏輯筆的使用一、目的:二、器材:三、認(rèn)知訓(xùn)練:LP-1型邏輯筆的使用,見表7-1-12。外形功能操作四、注意:項(xiàng)目二:用萬用表檢測(cè)數(shù)字集成電路一、目的:二、器材:三、操作與觀察:四、注意事

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論